G06F — Обработка цифровых данных с помощью электрических устройств
Двухразрядный двоичный умножитель инжекционного типа
Номер патента: 1150626
Опубликовано: 15.04.1985
МПК: G06F 7/52
Метки: двоичный, двухразрядный, инжекционного, типа, умножитель
...коллектором девятого транзистора, второй коллектор которого соединен с вторым коллектором второготранзистора, второй коллектор пятого 5транзистора соединен с базой десятого транзистора, коллектор которого соединен с выходом второгостаршего разряда умножителя, входыстаршего и младшего разрядов первого операнда которого соединенысоответственно с базами первого идевятого транзисторов, а входы старшего и младшего разрядов второгооперанда - с базами второго и . 15третьего транзисторов соответственноэмиттеры всех п-р-и-транзисторовсоединены с шиной нулевого потенциала, первые коллекторы. второго,четвертого, пятого, шестого, седьмого, восьмого и одиннадцатого транзисторов, вторые коллекторы первогои третьего транзисторов и базы де,сятого...
Цифровой управляющий автомат
Номер патента: 1150627
Опубликовано: 15.04.1985
Авторы: Архангельский, Лифшиц, Соловьев
МПК: G06F 9/00
Метки: автомат, управляющий, цифровой
...и подключены к второй группе входов шифратора выходных сигналов, выходы кбторого являются выходами автомата, второй подавтомат содержит группу мультиплексоров, причем выходы шифратора второго подавтомата соединены с информационными входами соответствующих мультиплексоров группы, управляющие входы которых соединены с входами соответствующих дешнфраторов состояний группы второго подавтомата и выходами соответствующих ЭК-триггеров регистра второго подавтомата, Э- и К-входы которых соединены с выходами соответствующих мультиплексоров группы, выходы дешифратора состоя- . ний первого подавтомата соединены со стробирующими входами соответствующих дешифраторов состояний группы второго подавтомата и третьими входами элементов И группы...
Устройство для моделирования процесса обслуживания заявок с различными приоритетами
Номер патента: 1150628
Опубликовано: 15.04.1985
Авторы: Адерихин, Еременко, Калинкин
Метки: заявок, моделирования, обслуживания, приоритетами, процесса, различными
...ИЛИ, третий триггер, дваблока формирования временных интервалов и генератор счетных импульсов,каждая модель обслуживающего прибора дополнительно содержит элемент Ии триггер, причем в каждой моделиобслуживающего прибора выход триггера подключен к первому входу элемента И, выход которого соединен с входом установки в "1" триггера и входом запуска генератора импульсовсо случайным интервалом следования, 15выход которого подключен к входуустановки в"О" триггера модели обслуживающего прибора, выход генератора счетных импульсов соединенс первым входом второго элемента И 20и вторым входом третьего элемента И,выходы второго и третьего элементов И подключены соответственнок входу запуска блоков формированиявременных интервалов, выходы которых...
Устройство для ввода информации
Номер патента: 1151942
Опубликовано: 23.04.1985
Авторы: Новиков, Рафалькес, Сабо, Соловов, Шипяцкий
МПК: G06F 3/02
Метки: ввода, информации
...второго сдвигающего регистра соединен с информационным входом коммутатора абонентов, выходы которого являются информационными выходами устройства, третий выход синхронизатора соединен с синхровходом первого сдвигающего регистра.Кроме того коммутатор абонентов содержит переключатели, триггеры и элементы И, выходы которых являются выходами коммутатора, первые входы - информационным входом коммутатора, вторые входы подключены к выходам триггеров, вход установки в 1 первого и вход установки в О последнего триггеров являются одним управляющим входом коммутатора, неподвижные контакты переключателей являются другими управляющими входами коммутатора, подвижные контакты переключателей соединены с входами установки в О всех триггеров, кроме...
Устройство для ввода информации
Номер патента: 1151946
Опубликовано: 23.04.1985
Авторы: Белый, Левицкий, Юзевич
МПК: G06F 3/05
Метки: ввода, информации
...устройства, содержит второй регистр, второй элемент ИЛИ, мультиплексор и блок регистров, входы второй и третьей групп которого и входы первой и второй групп цифроаналогового преобразователя подключены к выходам первого и второго реверсивных счетчиков соответственно выходы блока компараторов подключены к входам первого регистра и первого элемента ИЛИ, входам первых групп второго регистра и блока регистров, выходы первой, Второй и третьей групп которого подключены к Входам первой, второй и третьей групп мультиплексора, выходы которого являются выходами первой группы устройства, первый выход блока управления подключен к первым входам первого реверсивного счетчика, первого.и второго регистров, Выходы второго регистра подключены к Входам...
Устройство для отображения информации на экране видеоконтрольного блока
Номер патента: 1151947
Опубликовано: 23.04.1985
МПК: G06F 3/153
Метки: блока, видеоконтрольного, информации, отображения, экране
...5 адреса З 5 принимает значения от кода адреса первой ячейки в блоке 7 памяти, куда записывают первое слово массива и с которой начинают цикл отображения, до кода адреса последней ячейки, в 4 О которую записывают последнее слово из массива слов, предназначенных для отображения. Для считывания иэ блока 7 памяти слов и их последующей обработки для отображения блок 1 ф 5 управления вырабатывает разнесенные во времени управляющие сигналы, например, сигнал "Считывание" слова, установки кода на первый счетчик 5 адреса, переключение через блок50 10 выбора адреса блока 8 коммутации адресов в положение, обеспечивающее подключение первого счетчика адреса к адресному регистру блока 7 памяти, затем производит отсчет времени для отработки цикла...
Преобразователь кода системы остаточных классов в позиционный код
Номер патента: 1151948
Опубликовано: 23.04.1985
Авторы: Болтков, Хлевной, Червяков, Швецов
МПК: G06F 5/00
Метки: классов, код, кода, остаточных, позиционный, системы
...базисыдля новой СОК, определяемой из соотношений 1 - 2В, Ь 1 (шоа Р);11В 0 (Бой Р 1)В г1 (пюс Рг ) (5)и величикы В 1 и Вг есть постоянныедля конкретно заданной СОК;г - величина ранга числа А.Такии образом, процесс переводачисла из СОК в позиционную системусчисления сводится к сведению числаостатков, которыин представляетсячисло в СОК, к двум остаткам, которые в последующем преобразуются впозиционную систему счисления с помощью метода ортогональных базисов.Аналогично разбиение систеиы оснований СОК может быть произведено ина большее число групп.Предлагаемое устройство работаетследующим образом,В начальный момент времени числоА, представленное остатками 1 г,.д в однопоэнционнои кодено шинаи 11 заносится во входнойрегистр 1....
Многофункциональный логический модуль
Номер патента: 1151949
Опубликовано: 23.04.1985
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...и следующего элемента ИЛИгруппы, выход последнего элементаНЕРАВНОЗНАЧНОСТЬ группы подключенк вторым входам последнего элемента И группы и первого элемента ИЛИгруппы, выходы элементов И группы,элементов ИЛИ группы, элементов Ии ИЛИ подключены к информационнымвходам мультиплексора.1 115Изобретение относится к автомати ке и вычислительной технике и предназначено для реализации путем подачи констант "0" и "1" на настроечные входы произвольных формул5 в базисе И, ИЛИ, НЕ из трех букв.Цель изобретения - повышение быстродействия,На чертеже приведена схема многофункционального логического моду- О ля. 1949 с Т а б л и ц а 1 Г.1: 1:. " 0 0 0 0 0 О 0 0 1 О. 0 0 0 0 0 0 1 0 1 1 1 1 0 0 1 0 0 0 О 1 1 1 1 0 0 О Из табл. 1 следует, что эта...
Устройство для определения значений булевых функций
Номер патента: 1151950
Опубликовано: 23.04.1985
Автор: Сидоренко
МПК: G06F 7/00
Метки: булевых, значений, функций
...триггера, причем шины значения аргумента и признака аргумента устройства подключены к входам элемента сложения по модулю два, выход которого подключен к первому входу элемента И, второй вход которого подключен к шине синхронизации устройства, а выход - к нулевому входу первого триггера, единичный вход которого соединен с выходом элемента ИЛИ, первый вход которого соединен с шиной начальной установки устройства н с нулевым входом второго триггера, выход которого является выходом устройства, в качестве второго триггера использован тактируемый фронтом ЗК-триггер, 3 вход которого соединен с выходом первого триггера, К вход подключен к шине значения "О" устройства, а тактовый вход соединен с вторым. входом элемента ИЛИ и шиной кода...
Цифровой дискриминатор
Номер патента: 1151951
Опубликовано: 23.04.1985
Авторы: Вайсман, Иванов, Ситников, Штейнберг
МПК: G06F 7/02
Метки: дискриминатор, цифровой
...второй счетчик выполнен реверсивным и в дискриминатор введены переключатель задания количества уровней дискриминации, два злемента И-НЕ, триггер и дополнительная, схема сравнения, причем выходы второго счетчика подключены к первой группе входов дополнительной схемы сравнения, вторая группа входов которой соединена с выходами переключателя задания количества уровней дискриминации, а выход подключен к входу установки в нулевое состояние триггера, вход установки в единичное состояние кото" рого соединен с выходом обратного переноса второго счетчика, входы сум " мирования и вычитания которого соединены с выходами соответственно первого и второго элементов И-НЕ, первые входы которых объединены и951 4Формируемый на выходе счетчика 6...
Устройство для сортировки чисел
Номер патента: 1151952
Опубликовано: 23.04.1985
Авторы: Богумирский, Сычев, Яцук
МПК: G06F 7/06
Метки: сортировки, чисел
...регистра,. адресные входы устройства подключены к входам узла формирования границы, выход конца интервала которого подключен к первому входу элемента И, а вход изменения адреса - к первому выходу распределителя импульсов, второй выход которого соединен с входом опроса узла анализа результата, информационный вход которого подключен к выходу зцакового разряда вычитателя, выход разрешения выдачи узла анализа результата соединен с вторым входом элемента ИЛИ, а выход разрешения счета - со счетным входом счетчика и вторым входом элемента И, в узел управления введены триггер и элемент И, первый вход которого соединен с выходом генератора импульсов, вшход подключен к входу распределителя импульсов, а второй вход соединен с прямым выходом...
Устройство для вычисления сумм парных произведений
Номер патента: 1151953
Опубликовано: 23.04.1985
Авторы: Зорин, Каневский, Лозинский
МПК: G06F 7/38
Метки: вычисления, парных, произведений, сумм
...накапливающего сумматора 5 соединены с шиной 55тактового входа устройства.ВНщцщ Заказ 2324/37Филиал,ППП "Патент",1 115Изобретение относится к вычислительной технике и может быть использовано при построении специализированных вычислительных систем для вычисления выражений вида АВ+АВ++А,ВкаЦель изобретения - уменьшение количества оборудования устройства,На чертеже показана блок-схема устройства. 10Многовходовой сумматор может быть реализован различными способаии. Например, он может быть синтезирован по логическим уравнением К-входового сумматора, 15В расширение серии К 1802 начинается выпуск микросхем четырехвходового сумматора на 4 разряда, в состав которога входят 4 входных регистра, комбинационный четырех- д , входовой сумматор и...
Устройство для деления
Номер патента: 1151955
Опубликовано: 23.04.1985
Авторы: Баранов, Кремез, Лачугин, Мордашов, Роздобара
МПК: G06F 7/49
Метки: деления
...сигналУС 1 "Устройство свободно" ( = пуск),Для выполнения деления на входы устПр име р. а) (А) = 010100(А)0 = 011111 1111 00110011 010001. 1111 ф 00011111 4 00100111 -ф 001010 где а; =- 10,1); о - основание. системы счисле 955 4ройства подается следующая информация: на входы 8 и 9 - соответственно модули 1 кодов делимого и делителя, на вход 10 - признак системы счисления, в которой выполняется деление, -1 ф (1 -система счисления) или 1 (двоичная классическая система счисления), на вход 11 - сигнал "Пуск", на вход 12 - серия синхроимлульсов 10, по которой тактируется переход узла 25 из одного состояния в другое. По сигналу "Пуск" узел 25 переходит в состояние С 1 (Е = пуск) и на управляющих шинах 15 и 16 вырабатывается сигнал УС 2, по...
Устройство для возведения в квадрат
Номер патента: 1151956
Опубликовано: 23.04.1985
Авторы: Беляев, Корниенко, Ткаченко
МПК: G06F 7/552
Метки: возведения, квадрат
...второй вход четвертого элемента И первого разряда регистра преобразования соединен с выходом элемента ИЛИ ь-го разряда регистра преобразования, вторые входы четвертого элемента И и сумматора по модулю два 1-го разряда которого соединены с прямым выходом 1-го1151 3разряда регистра основания (1 =1,где К - разрядность аргумента)прямой выход (К)-го разряда регистра основания соединен с вторыми входами четвертого элемента И и сумматора по модулю два К-го разряда регистра преобразования, вторые вхо-. ды четвертого элемента И и сумматора по модулю два (К)-го разряда которого соединены с инверсным вы ходом (К)-го разряда регистра основания, выход второго элемента И в 1-м разряде. преобразования сое-" динен со счетным входом...
Устройство для вычисления квадратного корня
Номер патента: 1151957
Опубликовано: 23.04.1985
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...И соединен с вторым информационным входом .второгокоммутатора, первый и второй управляющие входы которого соединены содноименными входами первого коммутатора и подключены к первому и второму выходам блока управления соответственно, третий управляющий входпервого коммутатора соединен с третьимвыходом блока управления, вторые3 1151гера блока управления и является вторым выходом блока управления, выходтретьего триггера блока управленияявляется третьим и четвертым выходамиблока управления и соединен с первымвходом третьего элемента И блокауправления и входом счетчика, выходкоторого соединен с вторым входомтретьего элемента И блока управления, выход третьего элемента И блока уп д равления соединен с вторым входом элемента ИЛИ блока...
Умножитель частоты
Номер патента: 1151959
Опубликовано: 23.04.1985
МПК: G06F 7/68
Метки: умножитель, частоты
...разрядные выходы - с входами регистра 18Входы второй группы сумматора 26 соединены соответственно с разрядными выходами 5 О шестого регистра 27 и разрядными .входами регистра 20, Информационные входы регистра 27 соединены соответственно с разрядными выходами регистра 24, а вход разрешения записи регистра 27 подключен к выходу элемента И 9, к входу установки в "0" триггера 21 и к входу установки в 59 1"1" третьего триггера 28, Входы синхронизации триггеров 21 и 28 соединены с выходом элемента НЕ 8, Элемент И 9 первым входом соединен с прямым выходом триггера 21, а вторым входом - с инверсным выходом триггера 28.Тактирующий блок .7 представляет собой синхронизируемую импульсами генератора 1 схему привязки и содержит два В -триггера 5 и...
Микропрограммное устройство управления
Номер патента: 1151960
Опубликовано: 23.04.1985
Авторы: Ключко, Королев, Кузнецов, Николаев, Сорока, Тимонькин, Харченко
МПК: G06F 9/22
Метки: микропрограммное
...делятся на Кчастей, причем каждая часть, еслиона является информативной (ненулевой), хранится в отдельной линейке блока памяти. Неинформативные(нулевые) части в блоке памяти нехранятся, Последняя информативнаячасть микрокоманды отмечается нулевой меткой.На фиг, 1 приведена функциональная схема предлагаемого микропрограммного устройства управления; нафиг, 2 - пример упаковки информации в известном и предлагаемом устройствах,Микропрограммное устройство управления содержит (фиг, 1) формирователь 1 адреса, состоящий из группыэлементов И 2 и группы элементовСУММА ПО МОДУЛЮ ДВА 3, счетчик 4адреса, первый дешифратор 5, блок 6памяти микрокоманд, первую - К-югруппы элементов И 7. 1-7.К соответственно, регистр 8 микрокоманд с полями: адресным 8.1,...
Устройство микропрограммного управления
Номер патента: 1151961
Опубликовано: 23.04.1985
МПК: G06F 9/22
Метки: микропрограммного
...способа обращения к блоку 2 памяти адресов возврата имеет место четыре режима, представленных в таблице, где 3 - состояние реверсивного счетчика 3, Отметим особенности каждого из режимов,1. Переход внутриподпрограммный. Здесь состояние реверсивного счетчика не изменяется. Одно из полуслов заменяется содержимым из поля 20 сло961 4емую подпрограмму. Для исключения стирания адреса возврата в процессе выхода из подпрограммы запись в блок 2 блокируется путем формирования запрета в виде высокого уровня на входе элемента ИЛИ-НЕ 11, Инверсия адреса команды входа в подпрограмму при этом осуществляется с помощью двух групп сумматоров по модулю два 12 и 13, которые по сиг - налу 27 становятся инверторами.Рассмотрим теперь подрежимы работы...
Микропрограммное устройство управления
Номер патента: 1151962
Опубликовано: 23.04.1985
МПК: G06F 9/22
Метки: микропрограммное
...управляющими входами блока, первый информационный вход коммутатора соединен с выходом сумматора, вход переноса которого подключен к шине единичного потенциала, второй информационный вход коммутатора является информационным входом блока.На фиг. 1 приведена структурная схема предлагаемого микропрограммного устройства управления; на фиг,2 функциональная схема блока проверки условий; на Фиг, 3 - функциональная схема блока формирования адреса; на фиг. 4 и 5 - соответственно граф-схема микропрограммы и принцип ее размещения в блоках памяти предлагаемого устройства; на фиг, 6 принцип размещения в блокахпамяти предлагаемого устройства микропро. - граммы, приведенной в описании известного устройства 3 ; на фиг 7 размещение этой микропрограммы в...
Многотактное микропрограммное устройство управления
Номер патента: 1151963
Опубликовано: 23.04.1985
Авторы: Кирсанов, Остроумов, Сидоренко, Тимонькин, Ткаченко, Харченко, Шереметьев
МПК: G06F 9/22
Метки: микропрограммное, многотактное
...входами триггеров первойгруппы, нулевые выходы которых соединены с входами первого элемента И,выход счетчика соединен с входомдешифратора, в выходов которогоОч=1,2 где е - количество многотактных микроопераций) соединеныс входами установки в "О" соответствующих щ триггеров первой группывведены вторая группа триггеров,группа элементов И, вторая группаэлементов ИЛИ, коммутатор, мультиплексор, триггер пуска, второй элемент И, первый и второй элементыИЛИ и одновибратор, причем вход пуска устройства соединен с первымвходом первого элемента ИПИ и с входом элемента задержки, выход которого соединен с первьм входом второго элемента ИПИ и с входом установки в "1" триггера пуска, выход которого соединен с входом запуска генератора тактовых...
Устройство переменного приоритета
Номер патента: 1151964
Опубликовано: 23.04.1985
Авторы: Ганитулин, Красильников, Попов
МПК: G06F 9/50
Метки: переменного, приоритета
...регистр 1 запросов, группу запросных входов 2устройства, группу элементов И 3,группу элементов И 4, группу элементов И 5, группу элементов И б,группу элементов И 7, группу элементов ИЛИ В, группу элементов ИЛИ 9,дешифратор 10, группу информационных выходов 11 устройства, триггер 12, управляющие входы 13 устройства; регистр 14, группу кодовых входов 15 устройства, дешифратор 16.Рассмотрим связи и назначение элементов устройства.По запросным входам 2 абоненты посылают запросы, которые Фиксируются в соответствующих разрядах регистра 1 запросов. Разрядность регистра 1 равна числу абонентов, причем номер разряда регистра определяет аппаратурно жестко заданный приоритет абоненту, подключенному к данному разряду. Обычно приоритет...
Устройство для распределения заявок по процессорам
Номер патента: 1151965
Опубликовано: 23.04.1985
Авторы: Заяц, Малецкий, Невский
МПК: G06F 9/50
Метки: заявок, процессорам, распределения
...входов 33 заявок устройства, .управляющий вход каждого из регистров хранения группы соединен с выходом одноименного элемента И группы, блок управления содержит два элемента ИЛИ и первый 40 элемент И, группа выходов регистра готовности соединена с входами первого элемента ИЛИ блока управления, каждый выход регистра готовности соединен с первым входом однотщен ного блока элементов И первой груйпы, вторые входы блоков элементов И первой группы соединены с входами элемента ИЛИ и с выходами. регистра сдвига, выход элемента ИЛИ соединен 50 с первым входом первого элемента И блока управления, первый и второй входы элемента И соединены соответственно с выходами элемента ИПИ и с первым выходом группы выходов 55 регистра сдвига, выход первого...
Устройство для распределения заданий процессорам
Номер патента: 1151966
Опубликовано: 23.04.1985
Авторы: Семенова, Тимонькин, Ткаченко, Харченко, Ярмонов
МПК: G06F 9/50
Метки: заданий, процессорам, распределения
...И-ИЛИ группы соединен ссоответствующим выходом группывыходов блока элементов И, группавыходов каждого блока элементовИ-ИЛИ группы соединена с группойинформационных входов одноименногорегистра обслуживания группы, группавыходов каждого регистра обслуживания группы, кроме последнего, соединена с второй группой выходов сле 3 1151 дуннцего блока элементов И-ИЛИ группы, группа выходов последнего регистра обслуживания группы соединена свторой группой входов первого блока элементов И-ИЛИ группы, группа 5 выходов каждого регистра обслуживания группы соединена с группой входов одноименного дешифратора группы и с группой входов одноименного блока элементов И группы, каждый выход группы выходов регистра готовности процессоров соединен...
Имитатор абонента
Номер патента: 1151967
Опубликовано: 23.04.1985
Авторы: Афанасьев, Олесов, Тужилин, Шпиев
МПК: G06F 11/00, G06N 1/00
...записи информации в регистр 3 информации. Элемент И 23 служит для выдачи сигнала ошибки в соответствии с алгоритмом связи внешнего устройства,Триггер 28 готовности служит для указания о готовности устройства к работе с блоком сопряжения. Триггер 29 управления служит для указания о готовности устройства воспринимать информацию от блока сопряжения,Функциональная схема блока коммутации (фиг. 4) состоит из группы элементов И-ИЛИ 31, элемента НЕ 32,Элементы И-ИЛИ 31 служат для коммутации шин 6 и 7 в зависимости3 1151от сигнала на первой шине 6 и сигнала с выхода элемента НЕ 32, которыеустанавливают режим работы устройства.Имитатор 33 подключается шинами7 и 9 к устройству 34 сопряжения,связанному с каналом 35 ввода-выводаЭВМ шинами 36 и 37,...
Устройство для фиксации сбоев
Номер патента: 1151968
Опубликовано: 23.04.1985
Авторы: Водолазкий, Конищев, Костюченко, Матов
МПК: G06F 11/16
...группу выходов идентификации сбоев устройства, выходыокончания выборки блоков памятигруппы соединены с выходами установки в "0" соответствующих разрядов первого регистра и соответствующими входами второго элемента ИЛИ, прямой и инверсный выходы триггераявляются соответственно выходаминеисправности и исправности устройства,На фиг, 1 изображена структурнаясхема устройства для фиксации сбоев;1на фиг. 2 - структурная схема одногоиз вариантов блока памяти.Устройство для фиксации сбоев(фиг. 1) содержит группу 1 входов 15устройства, первую группу 2 элементовИ, первый регистр 3, содержащий группу 4 триггеров, второй регистр 5,содержащий группу 6 триггеров, первый элемент ИЛИ 7, триггер 8, элемент И 9, вторую группу 10 элементовИ, третью группу...
Устройство для защиты от ошибок в памяти
Номер патента: 1151969
Опубликовано: 23.04.1985
Авторы: Бабанин, Егоров, Пеньков, Петров, Солоницын, Типикин
МПК: G06F 11/08
...буферной памяти БКС сра". зу же поступают в блок 4 формирования синдромов, в котором за 37 тактов параллельно вычисляются по девять синдромов для каждого БКС.Блок 5 вычисления определителей (фиг. 4) поочередно обрабатывает каж - дое БКС в отдельности, Для каждого БКС вычисляются значения главного и частных определителей линейной системы уравнений, коэффициенты по" линома ошибок, и проводится быстрая классификация типов ошибок, в резуль тате которой формируются массивы выводимых данных. В конце цикла работы блока 5 из его памяти считываются значения тех определителей и коэффициентов полинома ошибок, которые соответствуют имеющемуся в обработанном БКС числу ошибок.Определители вычисляются для известной линейной системы...
Устройство для определения альтернативной совокупности чисел в системе остаточных классов
Номер патента: 1151970
Опубликовано: 23.04.1985
Авторы: Ключко, Краснобаев, Николаев, Шемякин
МПК: G06F 11/08
Метки: альтернативной, классов, остаточных, системе, совокупности, чисел
...работающее по данным основаниям, что требует значительных аппаратурных затрат и свидетельствует о неэффективности контроля.Цель изобретения - повьппение коэффициента использования оборудования.Поставленная цель достигается тем, что устройство для определения 45 альтернативной совокупности чисел в системе остаточных классов, содержащее блок нулевизации, блок памяти и блок анализа, причем вход операнда устройства соединен с входом 50 блока нулевизации, выход которого соединен с входом блока анализа, первый и второй выходы которого соединены соответственно с первым адресным входом блока памяти и выходом от сутствия. ошибки устройства, выход блоха памяти является информационным выходом устройства, содержит вычитатель по модулю и блок...
Устройство для задания тестов
Номер патента: 1151971
Опубликовано: 23.04.1985
Авторы: Каммозев, Никулин, Тютерев
МПК: G06F 11/16
...что снижаетдостоверность контроля.Цель изобретения - повьипениедостоверности контроля,Поставленная цель достигаетсятем, что в устройство для заданиятестов, содержащее генератор импульсов, два элемента И, два элемента ИЛИ, счетчик, причем выходгенератора импульсов соединен с пер-вым входом первого элемента И, выход 5 Окоторого .соединен со счетным входомсчетчика, выход второго элемента Исоединен с первым входом первого. элемента ИЛИ, выход второго элемента ИЛИ соединен с вторым входом 55первого элемента И, введены регистрсдвига, группа элементов ИЛИ, триггеркоммутатор, причем выход генератора где щ = К + 0-1 при К +1 -2 п. В = К +- 1-1 при К+8-2,управляющие входы коммутатора соединены соответственно с вторыми входами элементов И...
Устройство для включения и перезапуска микропроцессора при сбоях питания
Номер патента: 1151972
Опубликовано: 23.04.1985
Авторы: Вяльшин, Морозов, Ходырев
МПК: G06F 11/22
Метки: включения, микропроцессора, перезапуска, питания, сбоях
...система в течение заранее за данного интервала времени не подтверждает, что она установлена в исходное, состояние устройство выраба 972 3ть 1 вает повторный импульс сброса. Импульсы сброса поступают в микропроцессорную систему до тех пор, пока последняя не подтверждает, что она установлена в исходное состояние.Недостатками извесного устройства являются большие аппаратурные затраты и низкая надежность.Цельизобретения - сокращение аппаратурных затрат и повышение надежности .устройства.Поставленная цель достигается тем, что в устройство, содержащее разрядный диод, катод которого является входом контролируемого напряжения устройства, а анод через первый зарядный конденсатор соединен с шиной логического нуля, триггер, прямым...
Устройство для тестового контроля электромеханических блоков
Номер патента: 1151973
Опубликовано: 23.04.1985
МПК: G06F 11/26
Метки: блоков, тестового, электромеханических
...выхода блока 3 памяти загружается код временного интервала, определяющий промежуток времени, в течение. которого контролируемый электромеханический блок должен выполнить операции, задаваемые входным контрольным набором.Через время, необходимое для загрузки таймера, на выходе элемента 12 задержки блока 1 управления появляется сигнал, который осуществляет за. пуск таймера 6 и разрешает прохождение входного контрольного набора с третьего информационного выхода блока 3 памяти через элементы И 2: группы на выход устройства.Ответная реакция контролируемого электромеханического блока, поступившая на вход устройства, сравнивается в блоке 4 сравнения с эталонным набором с второго информационного ацхода блока 3 памяти. При обнулении...