G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для приоритетного подключения источников информации к магистрали
Номер патента: 860073
Опубликовано: 30.08.1981
Автор: Захаров
МПК: G06F 13/36, G06F 9/50
Метки: информации, источников, магистрали, подключения, приоритетного
...выдатьложный сигнал, который может привести к подключению данного источникак магистрали одновременно с болееприоритетным источником, что не допустимо. Все указанное является недостатком, обуславливает низкую на- Идежность устройства.Цель изобретения - повышение надежности устройства.Поставленная цель достигается 4 ем,что в каждый канал устройства для 9приоритетного подключения источниковинформации к магистрали введен пороговый элемент, вход и выход которогосоединены соответственно с выходомэлемента задержки канала и со Вхо 4дом первого диодного элемента согласования электрических сигналов канала.Структурная схема устройства приведена на чертеже.Устройство содержит диодные элементы 1-4 согласования электрическихсигналов, диодный...
Устройство для фиксации сбоев
Номер патента: 860074
Опубликовано: 30.08.1981
Автор: Друз
МПК: G06F 11/20
...на всех последующих входах. Такимобразом, блок приоритета Формируетвыходной сигнал только на одном выходе,соответствующем входу с большимприоритетом. Линия 4 задержки обеспечинает прохождение сигналон с выхода блока приоритета по окончании переходных процессов в устройстве.Каждому иэ контролируемых сигналовнеисправностей в блоке 7 памяти соответствует зона, которая определяется начальным и конечным адресами соответствующих ячеек памяти, кудапредварительно записывается информация,Фодержащаяпризнак контролируемойнеисправности цепи (номер,наименование), признаки вероятных неисправныхэлементов, рекомендации по устранениюсбоев и т.п.Устройство работает следующим ббраэом.Сигналы сбоев в виде импульсовпоступают на единичные входы разрядов...
Устройство для отладки тестов
Номер патента: 860076
Опубликовано: 30.08.1981
Авторы: Меттер, Мороз, Филиппов
МПК: G06F 11/26
...контроле узла 8 с помощью вычислительной системы 1.Устройство работает следующим образом.В штатный разъем выислительной системы 1 взамен контролируемого узла 8 подключается адаптером 2 многоканальное устройство 3 тестового контроля, ко второму адаптеру 7 которого подключается контролируемый узел 8. Блок 12 памяти ныдает на регистр 11 первый тестовый набор, задающий характер первого дефекта:номер канала, н котором имитируется: дефект, и нид коммутируемого дефек Формула изобретения 45 ния достоверности контроля, в устрой 55 рядон регистра 11 поступает на дешиф та, Номер канала задается состояниемлогическая "1" в первых разрядах регистра 11, связанных с первым коммутатором 6, а вид дефекта (обрыв,короткое замыкание, дребезг, неполный...
Процессор микропрограммируемой эвм
Номер патента: 860077
Опубликовано: 30.08.1981
Авторы: Барабанов, Карпман, Самофалова, Якуба, Ярошук
МПК: G06F 15/00
Метки: микропрограммируемой, процессор, эвм
...вход ивторой выход данных блока сопряжениясоеДинены с шиной данных, а первыеуправляющие входы регистра адресамикрокоманды, блока адресации арифметическо-логического блока, регистров левого и правого операнда, блоканастройки, регистров общего назначения, блока сдвига, блока адреса поляданных, блока типа и длины поля данных, блоков буферной памяти, блокамодификации, блока установки перено- .са, блока установки типа и длины поля данных, блока пропуска микрокоманды, блока сопряжения, а также управляющий выход регистра мнкрокоман- фОды соединены с шиной управления,введено устройство стековой памяти,первый вход данных которого соединенсо вторым выходом данных блока сдвига, третий вход данных - с первым55выходом данных блока настройки,...
Устройство для решения дифференциальных уравнений
Номер патента: 860078
Опубликовано: 30.08.1981
МПК: G06F 17/13
Метки: дифференциальных, решения, уравнений
...сумматор 7,выход 8, информационные входы 9,10 и тактовый вход 11,Первый регистр 1 служит для хранения и выдачи на К -ой итерации текущего решенияи записи получен 1ного решения О"Второй регистр 2 предназначен дляхранения и выдачи начального условияО" при итерировании на И-ом времен, ном слое и записи полученного решения по окончании итераций в качестве начального условия для (и 4)-говременного слоя.Третий регистр 3 служит для хранения текущего значения начального усло вияО вовремя контрольного тестироУнаниФ.Четвертый регистр 4 служит дляхранения текущего решения О" во время контрольного тестирования. 60 Блок 5 ввода предназначен дляввода в устройство информации о решении в соседних, подключенных к данному устройству, 65 Блок б...
Таблично-алгоритмический функциональный преобразователь
Номер патента: 860079
Опубликовано: 30.08.1981
Авторы: Бойчев, Корнейчук, Отрышко, Тарасенко, Торошанко
МПК: G06F 17/10
Метки: таблично-алгоритмический, функциональный
...Р .Они поступают на соответствующие блоки 3 памяти, где согласно данномузначению аргумента по ао 6 Р выбираются значения функции по тому же модулю, умноженные на ортогональный базис. С выходов блоков 3 значенияФункции поступают на входы многовхо.-,дового сумматора 4 по модулю, гдепроизводится их сложение. На выходесумматора 4 формируется значение исходной функции 1(х) в позиционнойсистемеПри разрядности входного регистра 16 двоичных разрядов степени полинома п 10 и разрядности коэффициентов аппроксимирующего полинома О 2 Э двоичных разрядов объем таблицыдля реализации предлагаемого устройства порядка 4 К слов. Это меньше,чЕм двоичная таблица в 2" =64 Кслов.При этом используется диапазон 40 простых чисел в качестве модулей....
Устройство для определения дисперсии
Номер патента: 860080
Опубликовано: 30.08.1981
МПК: G06F 17/18
Метки: дисперсии
...3.9. Формирование в арифметическом блоке 3 величины.,МЗапись величины Миз арифметичес-о кого блока 3 в буферный регистр 10.11. Запись величинысо знаком из приемного регистра б в регистр первого операнда арифметического блока 3 и суюы величины,15 , 4 со знаком из регистра 7 суюы замеренных величин в регистр второго операнда арифметического блока 3.12. Получение в арифметическом блоке 3 алгебраической суммы зайерен- Я ных величин.13. Запись суммы замеренных величин из арифметического блока 3 в буферный регистр 9 и в регистр 7 сучавы замеренных величин. 214. Запись суммы замеренных величин иэ буферного регистра 9, содержимого счетчика замеров 11 в регистры арифметического блока 3.15. Получение в арифметическом З блоке 3 величины М.16....
Статистический анализатор
Номер патента: 860081
Опубликовано: 30.08.1981
Автор: Жулев
МПК: G06F 17/18
Метки: анализатор, статистический
...подключены к аналого-цифровому преобразователю 1 и блоку 2 .выделения экстремумов.Анализатор имеет два режима работы, определяемые переключателем 11. В положении 1 переключателя анализируются размахи от минимумов (- ) к максимумам 1,+) Я -, а в положении П - размахи Я,+ - . Рассмотрим работу анализатора в первом режиме. В исходном состоянии регистры 3 и 4 и блок б регистрации обнулены. Исследуемый процеСс х(+) с помощью аналого-цифрового преобразователя (АЦП) 1 непрерывно с периодом выборки, определяемым блоком 14 синхронизации, преобразуется в код. Кодовые значения процесса анализируются в блок 2 выделения экстремумов. Для исключения влияния переходных процессов моменты аналого-цифрового преобразования и формирования импульсов...
Стохастический интегратор
Номер патента: 860082
Опубликовано: 30.08.1981
Авторы: Брюхомицкий, Мельник
Метки: интегратор, стохастический
...входу 1 устройства, а прямой выход не подключен к блоку 3. Кроме того, дополнительный нулевой разряд не имеет блока 17 Формирования переноса. Поэтовму он не содержит элементов И 1011, 12, ИЛИ .13, 1 15 и элемента НЕ 16 . Вход 5 блока формирования переноса первого разряда подклю.чен к источнику постоянного сигналалогической единицы.Старший и-ый разряд не имеет блока 17 и формирования переноса элементов ИЛИ 13 н и 14 и входа 7 И, в силуэтого отпадает также необходимостьв элементе ИЛИ 15 н.Упоминаемый в формуле изобретенияиндекс порядкового номера разряда реверсивного счетчика К имеет следующие пределы изменения: 2,3 п,Устройство работает следующим образом,Перед началом процесса интегрирования в реверсивный счетчик заноситсяначальное...
Устройство для регистрации гальванических связей
Номер патента: 860083
Опубликовано: 30.08.1981
Автор: Шуть
МПК: G06F 17/40
Метки: гальванических, регистрации, связей
...В этом случае возбуждающее напряжение с единичногоплеча триггера 20 через диод Д 31 поступает на первый контакт проверяемого изделия б и с него через гальваническую связь на К-контакт. С К-контакта возбуждающее напряжение поступает на второй вход элемента И 33,Одновременно распределитель 1 возбуждает К-линию информационных шин 15 На первый вход элемента И 33 приходит сигнал, который открывает этот элемент, и потенциал возбуждения сего выхода поступает на вход элемента И 27Так как опрос К-контакта сопровождается.сигналом Чт на шине 7,то на выходе г 27 появляется сиг"нал, который через элемент ИЛИ 28 поступает на шину 12, а затем в распределитель 1. Сигнал на шине 12 информирует распределитель 1 о том,что на опрашиваемом контакте, в...
Устройство для формирования импульсных последовательностей с заданным законом изменения фазы
Номер патента: 862134
Опубликовано: 07.09.1981
МПК: G06F 1/02
Метки: заданным, законом, изменения, импульсных, последовательностей, фазы, формирования
...что до начала ЛЧМ-сигнала все нако.- пители обнулены и в каждом из них происходит: запаздывание на 1 такт, код Фазы КЧ, сигнала меняется пос 1следующему алгоритму: К= Ос 5(1 -1), 1= 0,1 с 2,3, Юс 1 В случае ограниченной емкости накопителя 10 кода фазы (И=-128) законизменения кода фазы К Ч,; представлен на фиг, 4,а,В моменты переполнения накопителя 10 кода Фазы (1=17,24, 29, 33, 37,40 н т.д. )на выходе разряда переполКения возникают импульсы, которыевместе с первым импульсом, поступающим от генератора 2 синхросигналовна элеМент ИЛИ 11, образуют последовательность, показанную на фиг. 4,б(здесь предполагается, что регистр 4не вносит задержки).Поскольку в данном примере длявсех 1, соответствующих моментам переполнения, условия (3)...
Устройство для ввода информации
Номер патента: 862135
Опубликовано: 07.09.1981
Авторы: Братальский, Златников, Катковская, Кутынин, Лобанова, Пусенков, Суханов
МПК: G06F 3/00
Метки: ввода, информации
...По шине 11 от абонентапоступают сигналы тактовой частоты,с помощью которых осуществляетсясинхронизация при приеме информациив регистр 1,Регистр 1 состоит иэ.приемнойчасти и схемы разрешения приема,выполненной в виде дешифратора. Навход 12 регистра 1 поступают инфор.мационные сигналы от внешнего устройства. Заполнение регистра происходит по управляющим сигналам свыхода 13 блока 2.Так как информация, поступающаяот внешнего устройства, кодируетсяразличным образом, т.е. отличаетсяпорядком следования весов разрядови количеством бит в физической единице информации, то и слово данных,выдаваемое в ЭВИ, может иметь различную длину, Формат слова данных формируется с помощью управляющих сигналов на выхаде 14 блока 2, При заполнении регистра 1...
Устройство для ввода информации
Номер патента: 862136
Опубликовано: 07.09.1981
МПК: G06F 3/02
Метки: ввода, информации
...сигналов 11,период следования которых вЗ раэбольше периода следований импульсов,поступающих с блока управления 5.Эти импульсы через элемент ИЛИ 8,последовательно запуская блок управ-,з лений 5, подсчитываются счетчиком Э,в который уже занесено общее числоВведенных в регистр 4 символов переда-ваемого сообщения,При достижении в счетчике 9 чисола И на его выходе Формируется сигнал, который перебрасывает триггер10 в исходное состояние, передавайзапрещающий потенциал на второй входэлемента И 12 и прекращая поступление тактовых импульсов с блока 11.Таким образок, в регистре 4 информа-,ция размещается в соответствии с принятым Форматом,Во всех режимах работы если привводе информации шифратор 3 обнару 20 жит ошибку во входном сигнале,...
Устройство для ввода информации
Номер патента: 862137
Опубликовано: 07.09.1981
Авторы: Волошин, Попов, Чеботаев
МПК: G06F 3/03
Метки: ввода, информации
...переписи введенного символа, который через управляющий выход поступает на один из входов элемента И 10, При наличии на втором входе элемента И 10 сигнала управления, сопровождающего каждый записываемый в блок 7 код символа, триг гер 8 устанавливается в исходное состояние. Анализ состояния триггера 8 осуществляется блоком 5 после записи в блок 7 каждого введенного с блока 1 кода символа. В случае, сбоя в блоке 5 при обработке введенного кода символа триггер 8 к моменту очередного цикла анализа его состояния блоком 5 остается в установленном состоянии. В этом случае блок 5 осуществляет выборку из блока 4 кода специального символа сигнализации сбойной ситуации и выдает его в выделенную ячейку табло блока б.Выдача каждого кода символа из...
Устройство для вывода данных
Номер патента: 862138
Опубликовано: 07.09.1981
Авторы: Витковский, Овчарук
МПК: G06F 3/12
...структурная схема предлагаемого устройства.Устройство содержит пульт управления 1, клавиатурой 2 и блоком управления 3 клавиатурой, блок выбора режима работы 4, первый и второй блоки совпадения 5 и 6, элемент ИЛИ 7, блок постоянной памяти 8, второй блок управления 9, первый блок управления 10, дисплей 11, блок выбора адреса 12, блок оперативной памяти 13 и арифетический блок 14,Устройство работает следующим образом.По первому сигналу с пульта управления 1, блок выбора режима работы 4 дает разрешение на работу первого блока совпадения 5 и второго блока управления 9, В блоке постоянной памяти 8 хранятся таблицы, фрагменты данных, макеты текстовых документов и т, п, По второму сигналу с пульта управления. 1, поступающему в первый блок...
Устройство для нормализации чисел
Номер патента: 862139
Опубликовано: 07.09.1981
Авторы: Гамаюн, Назарук, Семотюк
МПК: G06F 7/38
Метки: нормализации, чисел
...регистра 2 соединен с четвертым входом регистра множителя-остатка 3, выход которого соединен с четвертым входом сумматора 2. Второй выход регистра 1 соединен со вторым входом регистра множителя-остатка 3 и вторым входом коммутатора 14, выход которого соединен с вторым входом сумматора 2, четвертый выход которого соединен по закону двоичной.инверсии относительно номеров разрядов с вторым входом преобразователя 11 и с первым входом группы элементов ,И 12, Второй выход регистра множителя-остатка 3 соединен с.третьим входом группы элементов И 12 и по закону двоичной инверсии относительно номеров разрядов (фиг, 3) с входом преобразователя 11, выход которого по закону двоичной инверсии относительно номеров разрядов соединен с третьим входом...
Устройство для алгебраического сложения кодов целых комплексных чисел
Номер патента: 862140
Опубликовано: 07.09.1981
Автор: Цупрев
МПК: G06F 7/49
Метки: алгебраического, кодов, комплексных, сложения, целых, чисел
...1 и 2 предназначены дляприема и хранения кодов операндовперед выполнением операцйй сложенияили вычитания,Блоки 7-9 элементов,Ии блок 10элементов ИЛИ предназначены для пере.дачи операндов на сумматор 11,Сумматор 11 в системе счисленияс основанием р -1+ предназначендля суммирования кодов.Элементы 4-7 задержки предназначены для организации вычислительного процесса.Устройство работает следующим образом.После приема операндов в регистры 1 и 2 подается сигнал на вход 12(если необходимо выполнить операциюсложения) или на вход 13 (если необходимо вычесть,из первого операндавторой). Онерация сложения 6 устройстве выполняется так же, как и впрототипе.При выполнении операции вычитания сигнал подается на вход 13. Поэтому сигналу на сумматор 11 в...
Микропрограммное устройство управления
Номер патента: 862141
Опубликовано: 07.09.1981
Автор: Шапиро
МПК: G06F 9/22
Метки: микропрограммное
...сигнал, которыйпо второму выходу 21(22) запоминающего блока 9(10) установит триггер2(1) н противоположное, т.е. в единичное состояние, При этом элементИ 12(11) заблокируется, состояниесчетчика 18 с приходом следующеготактового импульса не изменится иполупериод следования тактовых импульсов будет Т.Таким образом, предложенное устфо ройство позволяет в й раз сократитьвремя задержкиЭ при переходе отнечетной (четной) микрокоманды кнечетной (четной) за счет сокращения полупериода следования тактовых 45 импульсов. Формула изобретения элементов И соединены с соответствующими входами дополнительного .элемента ИЛИ, выход которого соединен свходом счетчика; Выход задающегогенератора соединен с входом распределителя импульсов.На чертеже приведена...
Многоканальное приоритетное устройство
Номер патента: 862142
Опубликовано: 07.09.1981
Автор: Брик
МПК: G06F 9/50
Метки: многоканальное, приоритетное
...запрещающий потенциал,При поступлении сигнала запроса только от 1-го источника информации, на выходе элемента И-НЕ 1 1-го блока появляется отрицательный потенциал, поступающий на вход элемента НЕ 4 и второй вход элемента И-НЕ 3. В этом случае на втором входе элемента И 5 этого блока установится положительный разрешакщий потенциал. При подаче на вход 8 устройства сигнала опроса он последовательно распространяется по цепи опроса до 1-го блока, запрещая прохождениесигналов запроса от источников информации с более высоким по отношению к 1-му приоритетом, т,е. от 1-го до (1-1)"го путем подачи отрицательного потенциала на втОрой вход элемента И-НЕ 1 соответствующих блоков.Дальнейшее распространение сигнала опроса запрещается наличием...
Устройство для обнаружения и исправления ошибок в системе остаточных классов
Номер патента: 862143
Опубликовано: 07.09.1981
Автор: Чачанашвили
МПК: G06F 11/10
Метки: исправления, классов, обнаружения, остаточных, ошибок, системе
...условие (6) выполняется для всехоснований надсистемы, то на всех прямых Выходах блоков.2 появляются выходные сигналы, которые поступают навход элемента И 9. Выход под сигналэлемента И 9 является признаком правильности числа. Если же в. каком К -мя основании надсистему произошла ошибнка, то на инверсном выходе К -го блока 2 появится выходной сигнал, который пройдя через блок 10, явитсяпризнаком наличия одиночной ошибки,Я Сигнал "Одиночная ошибка" даст раз30:(0,0,2),60=(0,0,4),90= 0,0,6)120=(0,0,1),150=(0,0,3),180=(0,0,5)35=(0,5,0),70=(0,4,0),105=(0,3,0) 45140=(0,2,0),175=(Ою 1,0),42=(2,0,0)84=(4,0,0),126=(1,0,0),168=(3,0,0) Таблица возможных ошибок в подсистеме имеет вид 50а д.1. 5 2 5,4 4 3,4 б3,2 11,2 3 1 5 2,4 3 4 5 б 1,33 7...
Микропрограммный процессор с контролем
Номер патента: 862144
Опубликовано: 07.09.1981
Авторы: Барбаш, Самарский, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/20
Метки: контролем, микропрограммный, процессор
...в первый регистр адреса 13.На первый вход операционного блока 1 поступает операционная часть считанной микрокоманды с поля микро- команд 17 регистра микрокоманд 15.С поля логических условий 18 регистра микрокоманд 15 считывается адрес исполняемой микрокоманды, который поступает на первый вход шестого элемента И 27. В это время на его второй вход. поступает сигнал с выхода чтения микрокоманд 6 через элемент задержки 26, а на третий вход - единичный сигнал с нулевого выхода триггера признака 24. Адрес выполняемой микрокоманды через второй элемент ИЛИ 28 поступает на первый вход 40 блока сравнения 39. После записи адреса выполняемой микро- команды во второй регистр адреса 30 через время 7 на первый вход пятого элемента И 31 поступит...
Устройство для определения максимальных путей в графах
Номер патента: 862145
Опубликовано: 07.09.1981
Авторы: Гайдуков, Кильчик, Назаров, Титов
МПК: G06F 17/00, G06G 7/122
Метки: графах, максимальных, путей
...элемента И, выход которого со-.единен с информационными входами элементов И первой и второй групп. Вымодели сети элементы ИЛИ-НЕ 2 -2,генератор тактовых импульсов 3, элемент И 4 по числу столбцов матрицы,вторую группу элементов И 5 -5,счетчики ("весов" дуг) б -би, триггеры управления 7 -7 и, первую груп-.пу элементов И 8. -8 и, регистрирующиесчетчики 9 -9, элемент ИЛИ 10, пусковой вход устройства 11 и триггеры121 по числу строк и столбцов матричной модели сети, где 1,1 = 1, и( И- число вершин в моделируемомграфе),Устройство работает следующим 50образом,Первоначально в модель 1 заносится информация о топологии моделируемого графа (сети), При этом триггеры 12 , которые являются формирова,цтелями дуг, устанавливаются в единичное...
Цифровой генератор ортогональных функций
Номер патента: 864274
Опубликовано: 15.09.1981
Авторы: Зенцов, Недосекин, Чернявский
МПК: G06F 1/02
Метки: генератор, ортогональных, функций, цифровой
...к выходу одноразрядногорегистра сдвига и первому входу вто" 4На Фиг. 1 представлена функционнальная схема цифрового генератора ортогональных функций; на Фиг. 2 - кусочно-линейные ортогональные функции.Генератор содержит регистр 1 сдвига номера функции, регистр 2 аргумента, регистр Э сдвига аргумента, одноразрядный регистр 4 сдвига, блок 5 преобразования прямого кода в дополнительный, триггеры бр 7 р сумматор по модулю т 1 ва 8, элемент И 9, блок 1 О Формирования пачек импульсов, .триггер 1, арифметический узел 12, элемент И 13, сумматор по модулю два 14, вход тактовых импульсов 5, выходы 1 б,В предлагаемом генераторе в соот. ветствии с заданным номером вычисляются значения функций Хаара, Шаудера и кусочно-линейных ортогональных функ...
Устройство для выделения двоичных кодовых комбинаций произвольного веса
Номер патента: 864277
Опубликовано: 15.09.1981
Автор: Зюркалов
МПК: G06F 5/00
Метки: веса, выделения, двоичных, кодовых, комбинаций, произвольного
...от нуля до2 М" 1. Формула изобретения иия кодовых комбинаций произвольноговеса.Поставленная цель достигается тем,что устройство для выделения двоичныхкодовых комбинаций произвольного весасодержащее элемент сложения по модулюдва и два пороговых элемента, содержит Мпороговых элементов, 2 М элементов И и элемент НЕ (2 М-разрядностьвходной информации), причем выход каждого 1-го (1 - "1, 2.М) пороговогоэлемента подключен к первым входам каждого из двух элементов И 1-ой пары,вторые входы первых элементов И каждой 1-ой парыподключены к выходуэлемента сложения по модулю два и повходу элемента НЕ, выход которогоподключен ко вторым входам вторых элементов И каждой 1-ой пары, входы устройства подключены ко входам пороговыэлементов и ко входам...
Устройство для сравнения чисел
Номер патента: 864279
Опубликовано: 15.09.1981
МПК: G06F 7/04
...низкого уровня "0", который запирает соответствующий элементИ 8 (состояние выходов сумм при этомне имеет значения), а также элементывсе остальные И 8. Таким образом, навыходах элементов И 8 и формируются 4сигналы "0", которые на выходе элемента НЕ-И 9 формируют сигнал "1",На выходе элемента НЕ-И 9 формируется сигнал У 4 также при равенстве кодов верхнего предела и контролируемой величины, но при этом на выходах сумм сумматора 6 формируются сигналы "1" (так как это сумма прямого и обратного кода одной и той же величины) и, следовательно, на выходе элемента И-НЕ 7 формируется сигнал "О", который запирает. элемент И 8, 9, а на выходе переноса сумматора б формируется сигнал У 4, который поступает на вход соответствующего элементаИ 8, а...
Устройство для сравнения двух п-разрядных чисел
Номер патента: 864280
Опубликовано: 15.09.1981
МПК: G06F 7/04
Метки: двух, п-разрядных, сравнения, чисел
...нуль.Соотношение шины переноса сумматора и выходкой шины элемента И-НЕ при различных соотношениях сравнивае-, мых чисел в группе следующие (см.таблицу). Состояние шин переноса сумматоров групп н выходов соответствующих схем И-НЕ анализируются МП, причем, если суиматором старшей группы разрядов сравниваемых чисел определяется неравенство, то результат сравнения трап- Зз слируется на выход устройства сравнения.Иодуль перехода (фиг. 2) содержит управляющие входы 6 и , две груп-, пы информационных входов К- Кр К 40 и управляющие выходыи Ц , На управляющие входы 61 и 3 ИП 7, 10 поступает информация о результате сравнения разрядов чисел в предыдущих старших группах. При этом, если в пре" 4 з дыдущих группах определеко неравенство...
Устройство для сдвига
Номер патента: 864281
Опубликовано: 15.09.1981
Авторы: Белков, Братальский, Людоговский
МПК: G06F 7/38
Метки: сдвига
...единицы, коммутаурры 5, входныешины 6, управляющие шины 7 кода сдвига выходные шины 8.Выходы сдвигателей 1 соединены совходными шинами б, Выходы сдвигателей5соединены со входами сцвигдтелейпричбм )-й выход 1-го сдвигателя 1 соеди иенс 1-мвходом 1-го сдвигателя 2. Выходы., сдвигателей 2 соединень с вьходнымишинами 8, причем )-й выход го сдвигателя 2 соединен с .1-1 Яп+)-йвыходной шиной 8, управляющие входысдвигателей 1 соединены с управляющими шинами 7 младших разрядов кодасдвига, Входы первьи групп коммутаторов 5 и входы узла 4 прибавления единицы,соединены с шинами 7 старших разрядов кода сдвига. Входы вторых групп коммутаторов 5 соединены с выходами узла 4.Входы узла 3 маски соединень с,шинами 407 младших разрядов кода сдвига,...
Вычислительный модуль
Номер патента: 864282
Опубликовано: 15.09.1981
Авторы: Аспидов, Козюминский, Мищенко, Семашко
МПК: G06F 7/38
Метки: вычислительный, модуль
...Первый вход элемента равнозначности 1 соединен с управляющим входом 11 модуля, а его второй вход - с информационным входом 8, а выход пятого элемента равнознач 4282 В В А+В Р А Р Р А В ЪВ 4ности 1 соединен со входом элементаИ 6, второй вход которого соециненс выходом элемента равнозначности 2,первый вход которого соединен с управляющим входом 12 устройства, а второй - с информационным входом 8 устройства. Выход элемента равнозначности 2 соединен со входом элементаИ 7, другой вход которого соединенсо входом элемента равнозначности3, первый вход которого соединен синформационным входом 8 устройства,а второй вход - со входом переноса10 модуля, Выходы элементов И 6 и 7соединены с первыми входами элементов равнозначности 4 и 5...
Устройство для суммирования
Номер патента: 864283
Опубликовано: 15.09.1981
Авторы: Белявский, Иваськив, Харам
МПК: G06F 7/49
Метки: суммирования
...операциисуммирования по щодг;+ - идентификатор операциисуммирования по щод 1;1 - идентификатор округления 1 до ближайшего,меньшего целого значения,П р и м е р 1, Позиционная система счисления, г = 10.Выполним операцию суммирования надчислами А = 885, В = 739.Первое слагаемое885Второе слагаемое7396241 тактДлина сквозного переноса в данном,случае составляет 3 разряда,П р и м е р 2. Избыточная (4,10)система счисления.Выполним операцию суммирования надчисламиА = 18645, В = 9937Первое слагаемоеданного разрядаВторое слагаемоеФданного разряда 9937Промежуточнаясумма по шодг 11330Первое слагаемоепредыдущего разряда 86450Второе слагаемоепредыдущего разряда 99370Результат суммы 54460Длина сквозного переноса не превышает 1 разряд, т.е....
Цифровой функциональный генератор
Номер патента: 864284
Опубликовано: 15.09.1981
Авторы: Абдуллин, Толокновский
МПК: G06F 7/544
Метки: генератор, функциональный, цифровой
...триггеров 1618 - нулевое. С приходом командыи иПуск ключ 2 открывается и частотагенератора 1 поступает на вход делителя 3 н далее вход счетчика 4 аргумента, выход которого подключен квходу останова ключа, Одновременночастота генератора 1 поступает навход делителя.5 аргумента, и через З 5 элемент 8 задержки на вход делителя9 длины участка и далее на вход реверсивного счетчика 11 участков, насчетный вход триггера 10 и на первыйвход элемента И 15. Триггер 10, ус" ф 0 танавливаясь в единичное состояниепо прямому выходу открывает реверсивный счетчик 11 участков, а по инверсному выходу блокируетая, С инверсныхвыходов делителя 5 аргумента. частота 45 подается на первые входы группы 64элементов И, которые открываются еди-"нииным потенциалом...