G06F — Обработка цифровых данных с помощью электрических устройств

Страница 260

Устройство для сравнения чисел

Загрузка...

Номер патента: 938280

Опубликовано: 23.06.1982

Автор: Кондратов

МПК: G06F 7/02

Метки: сравнения, чисел

...число11=С + 1 А 1-В, где С - емкость ре -версивного счетчика, при этом состояние старшего разряда указываетна то, какой из модулей чисел былбольшим, Так, например, еслиА(1 В,реверсивный счетчик 1 перейдет через нулевое состояние и на прямомвыходе старшего разряда установитсявысокий уронень, при 1 А ИВсостояние старшего разряда останется прежним.Сравнение полученного в реверсивном счетчике 1 числа В. с заданной величиной допуска а осуществляется следующим образом.Величина допуска в параллельнос коде поступает на информационные входы счетчика 8. При поступлении импульса на вход 12 управления это о число записывается в счетчик 8, при этом триггеры 9 и 1 О устанавливаются в нулевое состояние, По окончании импульса на всех входах элемента И...

Устройство для определения принадлежности числа заданному интервалу

Загрузка...

Номер патента: 938281

Опубликовано: 23.06.1982

Авторы: Борисов, Сидашенко, Тароянц

МПК: G06F 7/02

Метки: заданному, интервалу, принадлежности, числа

...2 -функциональная схема преобразователя двоичного кода в параллельныйунитарный кодУстройство содержитпреобразователь 1 двоичного кода в параллельныйунитарный код, и элементов И 2 и иэлементов НЕ 3 по числу задаваемыхинтервалов, причем преобразователь1 имеет п входов 4 по числу разрядоввходной (измеренной) величины и Квыходов 5, где К( 2 -1, те из выхо 35дов 5-5-К, нумерация которыхсоответствует десятичным значениямнижних границ всех заданных интервалов, подсоединены к первым входам40соответствующих элементов И 2, а теиз этих же выходов, нумерация которых соответствует увеличенным на единицу десятичным значениям верхнихграниц всех заданных интервалов, подсоединены через элементы НЕ 3 к вто 45рым входам соответствующих элементов И...

Устройство для умножения двоичных чисел

Загрузка...

Номер патента: 938282

Опубликовано: 23.06.1982

Авторы: Березенко, Гладыш, Калинин, Корягин, Репетюк

МПК: G06F 7/52

Метки: двоичных, умножения, чисел

...формировании произ.ведения сигнал переноса отсутствущ ет. В устройстве сигнал переносавозникает в выходном сумматоре 4только в момент сложения частичныхпроизведений при объединении модулей, при этом сигнал переноса с выхо33да 19 модуля 14 поступает на вход 8модуля 15.По второму такту на входе 20 результат сложения в виде тридцатидвухразрядного произведения запоминается в регистре 18. При поступленииновых операндов с темпом, равнымодному такту работы устройства, полный цикл работы повторяется,Объединение модулей осуществля 45ется подключением выходов 10 старших разрядов произведения модуля12 к входам 8 модуля 13, при этомвыходы 10 модуля 13 соединены с входами 8 модуля 14 и т.д.В отличие от известного в предла"фф гаемом устройстве...

Микропрограммное устройство управления

Загрузка...

Номер патента: 938283

Опубликовано: 23.06.1982

Авторы: Байда, Барбаш, Белов, Корниенко, Сидоренко, Тимонькин, Ткачев, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропрограммное

...блоков 37 и 38 памяти. К моменту выдачи инФормации из блоков памяти триггер 19 сигналом с элемента 22 задержки 1 устанавливается в единичное состояние и отпирает элементы И 8, 6 и 7, атакже элементы И 3 и 4. Так как в ре.гистре 34 установлен нулевой код, ав блоке 38 памяти будет опрошенапустая ячейка, через элементы И 8, 6и 7 на выходы 58, 59 и 57 поступаетнулевой код. Из блока 37 памяти будет сцитан первый сегмент первоймикрокоманды. При этом адрес следующЕй, т.е. второй микрокоманды, свыхода 45 блока 37 памяти через открытый элемент И 3 поступает на регистр32 адреса, а операционная часть первого сегмента первой микрокомандычерез открытый элемент И 4 поступает на дополнительный регистр 33.В следующем такте на вход 42 уст"ройства...

Устройство для побитовой обработки чисел, представленных в форме с плавающей запятой

Загрузка...

Номер патента: 938284

Опубликовано: 23.06.1982

Авторы: Карцев, Лещинский, Лушпин, Миллер, Пахунов

МПК: G06F 15/00

Метки: запятой, плавающей, побитовой, представленных, форме, чисел

...соединены с первым и вторым информационными входами четвертого коммутатора соответственно, выход которого соединен с входом седьмого регистра сдвига, выход которого соединен с вторым информацион ным входом второго арифметико-логического блока.Первый арифметико-логический блок содержит элемент И, сумматор, два триггера, элемент НЕ и коммутатор, выход которого соединен с выходом блока,.первый информационный вход коммутатора соединен с входом элемент та НЕ и инбормааионным выходом сумматора, выход переноса которого соединен с входом переноса сумматора, первый информационный вход которого соединен с первым информационным входом блока, второй информационный и управляющий входы блока соединены с первым и вторым входами элемента И...

Устройство для матричных вычислений

Загрузка...

Номер патента: 938286

Опубликовано: 23.06.1982

Автор: Левин

МПК: G06F 17/10, G06F 17/16

Метки: вычислений, матричных

...числа, получаемого в счетчике 12 импульсов.Число инверсий из счетчика 12 импульсов переносится в блок 1 О вывода.При вычислении определителя матрицы, т.е. когда индексами элементовперестановки являются вторые индексы элементов матрицы, четкость перестановки дает соответствующему членуматрицы знак "плюс", а нечетностьзнак "минус".В режиме определения транспозиций переключатель 9 устанавливается в положение б.Исходная перестановка вводитсяв блок 6 ввода аналогично предыдущему режиму работы, причем коды индексов вводимой перестановки в ячейке запоминающего блока 7 располагаются последовательно, начиная сячейки с номером 1, М 1,По команде с блока 1 управленияс помощью .коммутатора 5 из блока 7выбирается код индекса а...

Устройство для синхронизации вычислительной системы

Загрузка...

Номер патента: 940148

Опубликовано: 30.06.1982

Авторы: Еремеева, Маркитан, Хельвас

МПК: G06F 1/04

Метки: вычислительной, синхронизации, системы

...интервала времени обеспечивает синхронную работу нескольких распределителей импульсов, то только один иэ нихработает в режиме управления,а остальные - в режиме синхронизации.Режим работы распределителей импульсов определяются управляющимисигналами, устанавливаемыми на шинах 21 и 22,Генератором 1 тактовых импульсовформируется серия тактовых импульсов, из которых распределителями2 и 3 импульсов формируются сериисинхронизирующих импульсов ТИ 1-ТИ 8,управляющие .работой процессоров вычислительной системы.Устройство синхронизации работаетво всех трех режимах следующим образом,Автономный режим устанавливаетсяразрешающим потенциалом на шине 22и запрещающим потенциалом на шине21, которыми закрываются элементыИ 6-9, 12 и 13 и отключаются...

Устройство для ввода информации

Загрузка...

Номер патента: 940149

Опубликовано: 30.06.1982

Авторы: Изотов, Чесноков

МПК: G06F 3/02

Метки: ввода, информации

...счет- фа чик 9. Старший разряд первого счетчика 3 вырабатывает импульс синхронизации в тот момент, когда его младшие разряды находятся в нулевом состоянии. Импульс синхронизации по вто- рой линии связи 7 поступает в приемник 8 информации на установочные входы второго счетчика 9, сбрасывая его в нулевое состояние, Тем самым достигается синхронная работа 2 ф первого и второго счетчиков 3 и 9. Компаратор 1.0 вырабатывает сигнал логического нуля, когда на его входе присутствуют импульсы, поступающие по первой линии 6 связи. 2При срабатывании коммутационного элемента (нажатии клавиши) происходит соединение одной из горизонтальных шин с соответствующей вертикальной шиной матрицы 1. В тот момент, зв когда на выходе дешифратора 4,...

Устройство для вывода цифровой информации

Загрузка...

Номер патента: 940153

Опубликовано: 30.06.1982

Авторы: Ордынцев, Синицина

МПК: G06F 3/14

Метки: вывода, информации, цифровой

...третий и четвертый входы которой соединены соответственно с третьим и первым выходами клавиатуры, второй вход первого элемента И соединен с 15 четвертым входом устройства.На чертеже изображена структурная схема устройства.Устройство состоит иэ клавиатуры 1, первой схемы 2 сравнения, пер о вого триггера 3, первого элемента И 4, группы элементов И 5-8, элемента 9 задержки, первого дешифратора 10, второго дешифратора 11, первого блока 12 ключей, второго блока 13 клю" 25 чей, третьего блока 14 ключей, второй схемы 15 сравнения, дисплея 16, второго триггера 17, второго элемен" та И 18, первого входа 19, на который поступает информация с аналого- зо цифрового преобразователя, второго входа 20, соединенного с шинами, несущими код...

Умножитель частоты следования импульсов

Загрузка...

Номер патента: 940154

Опубликовано: 30.06.1982

Авторы: Дец, Куликов

МПК: G06F 7/52

Метки: импульсов, следования, умножитель, частоты

...счетчик 11 импульсов, ключи 12-1 5, дополнительный опорный генератор 1 6, триггеры 1 7 и 1 8.Умножитель частоты работает следующим образом.Входной сигнал с частотой(фиг, 2 с 1) поступает на в:;од формирова 50 теля 8, который формирует из него поспьдовательность коротких прямоугольных импульсов (фнг, 2 о) длительностью С с периодом Т . Блок 9 из каждого импульса формирует пару импульсов55 (фиг. 2 В, , ), сдвинутых во времени на величину Т, первый из этих импульсов (фнг. 29) поступает на управляющие входы блока 3 и один из входов триггера 10 для перевода числа предыдущего измерения из счетчика 2 в регистр 4 и одновременной установки триггера 10 в такоесостояние (фиг. 2 д ), нри котором ключ13 открывается, а ключ 12...

Устройство для вычисления элементарных функций

Загрузка...

Номер патента: 940155

Опубликовано: 30.06.1982

Автор: Аристов

МПК: G06F 7/544

Метки: вычисления, функций, элементарных

...с третьими входами второго и третьего элементов И, четвертым выходом блока и тактирующими входами первого и второго триггеров.На фиг. 1 представлена блок-схема устройства; на фиг. 2 - схема блока нормализации числа; на фиг. 3 - схема блока управления.Устройство содержит первый 1, второй 2, третий 3, четвертый М и пятый 5 регистры, первый 6 и второй 7 блоки сдвига, блок 8 памяти, первый 9, второй 10, третий 11, четвертый 12 и пятый 13 сумматоры, блок 14 управления, счетчик 15 и блок 16 анализа состояния, состоящий из регистра 17 кода операций, дешифратора 18 и блока 19 нормализации числа. Первый, второй и третий выходы блока 19 нормализации7 9401 числа соединены соответственно с адресным, знаковым и управляющим выходами...

Генератор последовательности случайных чисел

Загрузка...

Номер патента: 940156

Опубликовано: 30.06.1982

Авторы: Король, Коротков, Титов, Чепрунова, Чубатов

МПК: G06F 7/58

Метки: генератор, последовательности, случайных, чисел

...дажепри предельных значениях флуктуацийисточника шума.Генератор содержит источникшума, Формирователь 2 импульсов, элемент И 3, генератор 4 тактовых импульсов, триггер 5, счетчик 6, О-тригИгер 7,Выход источника 3 шума соединенс входом формирователя 2, выполненного, например, в виде последовательно соединенных ограничителяпо уровню и ждущего мультивибратора,Выход Формирователя 2 соединен с одним из входов элемента И 3. Выходгенератора 4 тактовых имупльсов соединен со счетным входом триггера 545и с вторым входом элемента И 3. Вцход элемента И 3 соединен с входомсчетчика 6, который переводится доначала работы в исходное состояние(обнуляется и устанавливается коэффициент счета Й, определяющий качество формируемой последовательности).Выход...

Генератор псевдослучайных узкополосных сигналов

Загрузка...

Номер патента: 940157

Опубликовано: 30.06.1982

Автор: Ким

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, сигналов, узкополосных

...чисел. Причем нулевой разряд последовательности используется как знаковый (О соответствует плюсу, а 1 - минусу числа) и поступает на вход первого сумматора 1 непосредственно. При этом на выходе коммутатора 3 имеем новую последовательность С( в ), где и порядковый номер числа с выхода датчика 2 псевдослучайных чисел; Е - частота сиены чисел. В первом сумматоре происходит операция алгебраического сложения потока чисел С( в ) сс числом Н, хранящемся в первом регистре 4 кода, образуя при этом новую смещенную последовательность5 9401Вновь сформированная числовая последовательность поступает на входВ второго сумматора 5. В исходномсостоянии второй регистр 6 кода обнулен и на выходе второго сумматора 5 5имеем число 9,В момент прихода...

Микропрограммное устройство управления

Загрузка...

Номер патента: 940158

Опубликовано: 30.06.1982

Авторы: Белов, Беркович, Монахов, Русак

МПК: G06F 9/22

Метки: микропрограммное

...одновременно обрабатыватьсяна разных тактах обработки командтри команды К 1, К 2, К 3. Действия длякаждого такта обработки управляютсясоответствующими полями 11- 17 регист вра 10 микрокоманды. Выдача сигналовпо внешним выходам устройства, которые управляют схемами, выполняющимидействия тактов обработки командыэа пределами устройства, осуществляется с полей 11- 17 регистра 10 черезбуферные регистры 20-28, причем микрокоманда выбирается из блока 9 на регистр 10 и далее на регистры 20-28каждый машинный цикл Т.30Все шесть тактов обработки команды,:Выполняются обычно за счет действиячетырех типов микрокоманд М, ОП, ХМи ХОП. Микрокоманды типа М управляют модификацией адреса операнда ивыполняют такты команды Т 1, Т 2, Т 3,35Т 4, если...

Микропрограммное устройство управления с контролем

Загрузка...

Номер патента: 940159

Опубликовано: 30.06.1982

Авторы: Кульбак, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/22

Метки: контролем, микропрограммное

...при срав" нении адресных частей предыдущей и последующей микрокоманд контролируемого автомата,.В устройстве контролируется ход программы следующим образом. Очередной тактовый импульс поступает через синхронизирующий вход 4 устройства на вторые входы элементов И 6 группы и разрешает запись адреса микро- команды с выходов регистра 13 адреса на буферный регистр 7. Этот же имфпульс, поступивший через первый элемент И 1 на блок 15 памяти микрокоманд, вызывает считывание очередной микрокоманды, По окончании считыва-. ния микрокоманды на регистре 13 адреса устанавливается адрес очередной микрокоманды, и тактовый импульс, вызвавший считывание микрокоманды, через элемент 5 задержки поступает .на схему сравнения. Происходит сравнение...

Устройство для контроля и коррекции информации

Загрузка...

Номер патента: 940160

Опубликовано: 30.06.1982

Авторы: Аверьянов, Верига, Овсянников, Погодаев, Яловега

МПК: G06F 11/08

Метки: информации, коррекции

...информационного слова, прочитанного из оперативной памяти. Для этой цели вход формирователя, представляющий информационное слово, подключается к входаи элементов 44-47 контроля четности. Выходы элементов 44, определяющие контрольные разряды по паритету, подключаются к вторым выходам фор" мирователя, а выходы элементов 47, определяющие контрольное слово, соединяются с первыми выходами формирователя0 8входы дешифратора 6. Если контрольные слова совпали, то дешифратор 6 на выходе 34 вырабатывает сигнал отсутствия ошибки, который поступает на входы второй и третьей групп элементов И-ИЛИ 21 и 22, разрешая выдачу разрядов паритета с выходов формирователя 4 и информационного слова с единичных выходов регистра 2 на шины 32 и 31 для...

Фильтр сбоев

Загрузка...

Номер патента: 940161

Опубликовано: 30.06.1982

Авторы: Борисенко, Поликовский, Якубович

МПК: G06F 11/24

Метки: сбоев, фильтр

...и четвертого сумматоров.На чертеже приведена блок-схема фильтра сбоев.Фильтр сбоев состоит иэ четырех коммутаторов 1-4, пяти запоминающих устройств 5-9, пяти сумматоров 10-14,940161 5мажорирующего устройства 15 и генератора 16 тактовых импульсов. Входомфильтра является информационный входкоммутатора 1, а выходом - выход мажорирующего устройства 15. Выходы 5коммутатора 1 через запоминающиеустройства 5-7 соединены с входамикоммутатора 2. Первый выход коммутатора 2 через сумматори 10 и 11 подключен к первым двум входам мажорирующего устройства 15, второй выходкоммутатора 2 через сумматоры 12 и13 соединен с третьим и четвертымвходами мажорирующего устройствапятый вход которого соединен с третьим выходом коммутатора 2. Выход...

Устройство для контроля схем сравнения

Загрузка...

Номер патента: 940162

Опубликовано: 30.06.1982

Автор: Шадрин

МПК: G06F 11/26

Метки: сравнения, схем

...1 Осипнала сравнения с задаваемым соответствуюцими. триггерами управления, Вэтом случае блок формирования сигналаошибки вьщает ложный сигнал, Укаэанныйнедостаток обусловлен тем, что в извесьном устройстве число А формируется первым регистром сдвига, а число В - вторым. Регистры непосредственно связаныс входами проверяемой схемы сравнения,следовательно, они определяют, какой сит нал будет на выходе этой схемы. В то .время информацию о том, какой долженбыть сигнал на выходе схемы сравнениязадают триггеры, состояния которых .в общем случае не зависят от состояний цуказанных регистров сдвига.Цель изобретения - повышение надежности работы устройства,Поставленная цель достигается тем,что в устройство для контроля схем срав кения, содержащее...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 940163

Опубликовано: 30.06.1982

Автор: Павлов

МПК: G06F 11/26

Метки: логических, узлов

...а памя.ти 9 и 10 в зависимости от значенияэтото сигнала работают в режиме записиинформации или считывания.Перед началом работы устройства впамяти 9 и 10 необходимо записатьинформацию об алгоритме работы, т. е.настроить устройство для проверки конкретной аппаратуры. При этом сигнал ло гического нуля,с соответствующего входа устройства запрещает прохождение иьпульсов от генератора 1 через элементИ 15 на счетчик 2 и приводит триггеры 163 411 и 12 и счетчик 2 в исходное состояние, Затем на входах устройства устанавливаются сигналы логической единицы. При этом импульсы с генератора 1 через элемент И 15 поступают на вход счетчика 2, откуда в параллельном коде на дешифратор 6 подается число отсчитанных импульсов, в результате на входы...

Устройство для распределения заданий процессорам

Загрузка...

Номер патента: 940164

Опубликовано: 30.06.1982

Авторы: Афанасьев, Комаров, Титов

МПК: G06F 9/455, G06F 9/50

Метки: заданий, процессорам, распределения

...происходит определение величин максимальныхпутей из данной вершины до конечнойвершины графа, описывающего набор информационно-связанных задач, При этомс появлением пускового сигнале на входе 20 схемы 17 начального пуска импульсы с выхода генератора 15 поступают на входы элементов И 4 и 7, а далеена все счетчики 8, так как в исходном З 5состоянии все триггеры 6 находятся внулевом состояниИ, а управляемые входыэлементов И 7 подключены к нулевьгмвыходам трютеров 6. Кроме того, счетные импульсы поступают через элементыИ 4 на те счетчики 5, дпя которых тригогеры 2 одноименной строки матрицы находятся в нулевом состоянии. Поэтомуна выходе соответствукаих элементовИЛИ-НЕ 3 появляется высокий потенциал,благодаря чему на управляемом...

Устройство для функционального преобразования упорядоченного массива чисел

Загрузка...

Номер патента: 940165

Опубликовано: 30.06.1982

Автор: Боюн

МПК: G06F 17/10

Метки: массива, преобразования, упорядоченного, функционального, чисел

...2 адреса устанавливается номер первой ячейки памяти, из которой считывается первое значение аргумента, Равенство кодов в регистре 3 числа и счетчике 5 нарушается, е результате чего схема 4 сравнения снимает разрешающий потенциал с элемента И 15 блока 8 и через элемент НЕ 17 открывает элемент И 16, через который начинают проходить тактовые импульсы с входа 11 на выход 14 блока 8 управления к сцетчику 5 и функциональному генератору 6. Прохождение тактовых импульсов на выход 14 блока 8 продолжается до сравнения кодов в счетчике 5 и регистре 3, после цего схема 4 сравнения закрывает элемент И 16 и открывает элемент И 15 блока 8, разрешая чтение кода функции через группу 7 элементов И из функционального генератора б, соответствую щего...

Устройство для вычисления булевых дифференциалов

Загрузка...

Номер патента: 940166

Опубликовано: 30.06.1982

Авторы: Дергачев, Лысенко, Огородов, Скибенко

МПК: G06F 17/10

Метки: булевых, вычисления, дифференциалов

...соединены следующим образом. Первые,0166 6входы 1-ой Функциональной ячейки12.0 соединены с 1-м разрядом первой группы входов 1, вторые входыс 1-м разрядом второй группы входовЦ, выходы функциональных ячеек соединены с входами элемента И 12.1, выход которого является выходом схемыразрешения записифункциональнаяячейка 12.0 состоит из элементов10 ИЛИ 12.2, И 12.3, НЕ 12.1, соединенныхследующим образом. Выходы элементаИ 12.3 соединены с первым 3 и вторым1 входом Функциональной ячейки, выход элемента И 12.3 соединен с первым1 з входом элемента ИЛИ 12.2, второйТ 1 вход ячейки соединен через элементНЕ 12.ч с вторым входом элементаИЛИ 12. 2.Устройство работает следующим об 20 разом.Устройство содержит две шины 2 и13 управления. Знацение сигналов...

Устройство для решения систем линейных алгебраических уравнений

Загрузка...

Номер патента: 940167

Опубликовано: 30.06.1982

Авторы: Долголенко, Корочкин, Кофто, Луцкий, Нагорный

МПК: G06F 17/12

Метки: алгебраических, линейных, решения, систем, уравнений

...И-ИПИ, 0 первые, вторые, третьи и четвертые входы которых соединены соответственно с выходами четырех старших разрядов сумматора"вычитателя, с инверсным выходом управляющего триг-15 гера, с выходами четырех старших разрядов первого регистра и с прямым выходом управляющего триггера.На.чертеже показана структурная схема 1-го и (+1)-го каскадов уст ройства.Каждый каскад устройства состоит из(Р+2)-разрядного первого регистра 11, выходы которого соединены с первыми входамиР+2)-разрядного 5 сумматора-вычитателя 2. 1, к вторым входам которого подключены выходы Р-разрядного второго регистра 3 , 1 соединенные также и с входами второго регистра следующего каскада З 0 3, 1+1,причем выход старшего разряда регистра 3,соединен с входами трех старших...

Устройство для выполнения быстрого преобразования фурье

Загрузка...

Номер патента: 940168

Опубликовано: 30.06.1982

Авторы: Ерухимович, Зелькин, Казаков

МПК: G06F 17/14

Метки: быстрого, выполнения, преобразования, фурье

...блоке 11 реализуютсябазовые операции БПФ(4+4) (з) , р( )САфн(К ге Аг,оицгде й - число отсчетов;ДО 1 -й комплексный отсчет в ф-ойф итерапиьц, 7 9401информационными входами 38 и 39 ус;тройства,Б качестве реккурентного регистра 1сдвига в процессоре используется и -раз;рядный регистр сдвпга с линейной обратной связью, реализованной на сумматорах по модулю два.Регистр 1 сдвига, блок 3 элементовИ, коммутаторы 34 - 37, регистры 3033 образуют преобразователь двоичныхчисел Д"регистров в псевдослучайныеОпоследовательности,Регистр 1 сдипа, блок 2 элементовИ, селекторы 12 и 13, бпок 4 элементов ИЛИ образуют формирователь экспоненциальных коэффициентов БПФ Ф Р" .Регистр 1 сдвига, сумматоры 5 и 6по модулю два, элементы И 7 - 9 составляют...

Функциональный преобразователь

Загрузка...

Номер патента: 940169

Опубликовано: 30.06.1982

Авторы: Кончак, Нечаев, Садыхов, Чеголин

МПК: G06F 17/14

Метки: функциональный

...в зависимости от вида матрицы 2" поступает непосредственно на сигнальные входы клюцей 1 или в инвертированномвиде на сигнальные входы ключей 2. ,Работой ключей 1 и 2 управляет ре.гистр 4 сдвига, выходы разрядов которого в зависимости от вида матрицы Хподключены к управляющим входам1соответствующих ключей 1 и 2. Послеприхода с шины 9 на вход регистра4 и импульсов на выходах интеграторов 5 формируются коэфФициенты преобразования по 2 которые в блоках6 суммируются в соответствии с весоавыми значениями строк матрицы 2(нулевым весам в матрице соответствуют бесконечно большие значения весо" вых резисторов, т.е. отключение со"ответствующих входов блоков 6), врезультате чего на выходах основных блоков 6 взвешенного суммирования будут...

Анализатор спектра фурье

Загрузка...

Номер патента: 940170

Опубликовано: 30.06.1982

Автор: Гусев

МПК: G01R 23/00, G06F 17/14

Метки: анализатор, спектра, фурье

...выборки, Остальной массив спектра, не представляющий интереса, исключают из вычислений. Осуществить; узкую сле дяшую фильтрацию сигнала можно двояко: либо с помощью гетеродинипования, либо с помощью цифровой фильтрации, В указанных 20 задачах использование гетеродгнных анализаторов нецелесообразно, так как оператор имеет дело с двумя приборами, кроме того, возникает проблема2масштабирования сигналов при переходе от одного прибора к другому. К тому же, нестабильность гетеродина вносит дополнительную частотную погрешность, в результате отслеживается гармоника. несколью смещенная относительно заданной. Следует указать также, что при юнтроле одного объекта используется одновременно лишь один прибор. Устройствам, способным вычислять...

Коррелометр

Загрузка...

Номер патента: 940171

Опубликовано: 30.06.1982

Авторы: Билинский, Краузе, Микельсон

МПК: G06F 17/15

Метки: коррелометр

...осуществления этих испытаний.Коррелометр содержит два канала, в каждом из которых блок 1 согг 1 асования соединен с первым входом компаратора 2 сравнения и первым входом блока 3 компараторов, к второму входу которого через цифро-аналоговый преобразователь (ЦАП) 4 подключен выход генератора 5 псевдослучайных чисел. Выход блока З,компараторов первого канала через блок 6 задержки, а выход блока 3 компараторов второго канала непосредственно соединены с соответствующими входами блока 7 умножения, Выход генератора 8 псевдослучайных чисел в первом канале и выход генератора 5 псевдослучайных чисел во втором канале соединены с первыми входами соответствукзцих сумматоров 9, вторые входы которых подключены к выходу блока 10 постоянной...

Цифровой коррелятор

Загрузка...

Номер патента: 940172

Опубликовано: 30.06.1982

Авторы: Анисимов, Литман

МПК: G06F 17/15

Метки: коррелятор, цифровой

...устранить, избыточность количества выборок, участвующих в процессе вычисления ординаты ВКФ, и, как следствие этого, увеличить быстродействие коррелятора. На чертеже изображен цифровой коррелятор.Коррелятор содержит последовательно соединенные блок 1 синхронизации, адресный счетчик 2, блок 3 памяти ад5 940172 6 Цифровой коррелятор, содержащий блок умножения, входы которого подключены соответственно к выходам пер; ресов (БПА), сумматор 4, первый блок 12 памяти. Таким образом, осуществля" 5 элементов И, блок 6 элементов ИЛИ, ется выбор и выборок (из массива ) пе вый блок 7 памяти и блок 8 умноже;, входного сигнала. В следующем циклеРния, триггер 9, прямым выходом под- вычисления очереднои орди аты Ф ключенный через блок 10 элементов 5...

Цифровой полигональный аппроксиматор

Загрузка...

Номер патента: 940173

Опубликовано: 30.06.1982

Автор: Штейнберг

МПК: G06F 17/17

Метки: аппроксиматор, полигональный, цифровой

...задач и надежность устройства.Бель изобретения - расширение класса решаемых задач за счет возможности масштабирования угловых коэффициентов,.Поставленная цель достигается тем, что в цифровой полигональный аппроксиматор, содержащий блок памяти, дешифратор, первую группу элементов И, первый элемент ИЛИ, счетчик аргумента и счетчик результата, причем выходы счетчика аргу мента соединены с информационными входами элементов И первой группы, выходы которых соединены с входами первого элемента ИЛИ, дополнительно введены сумматор, вторая группа элементов И и второй элемент ИЛИ, управляющие и информационные входы и выходы элементов И второй группы соединены соответственно с управляющим входом аппроксиматора,оставитель А. Зоринехред И,...

Устройство для определения среднего значения случайного процесса

Загрузка...

Номер патента: 940174

Опубликовано: 30.06.1982

Авторы: Живилов, Прянишников, Сметанин

МПК: G06F 17/18

Метки: значения, процесса, случайного, среднего

...импульсов, регулируемый делитель 9 частоты, первый счетчик 10, ключ 11 и второй счетчик 12.Устройство работает следующим образом.В исходном состоянии блоки 2 и усреднения установлены в нулевое состояние, в счетчике 1 О установлен начальный код, например, соответствующий минимально возможному коэффициенту деления регулируемого делителя 9 частоты, в счетчике 12 установлен код величины начального объема усредняемой выборки, а в блоке 6 формирования заданной погрешности назначена величина требуемой относительной погрешности измерения среднего значения.В блоке 2 усреднения по дискретной выборке формируется грубая оценка среднего значения, В блоке 4 усред- нения формируется среднее значение выборочной последовательности, центрированной в...