G06F — Обработка цифровых данных с помощью электрических устройств

Страница 391

Арифметическое устройство

Загрузка...

Номер патента: 1193661

Опубликовано: 23.11.1985

Авторы: Бабушкин, Братальский, Златников, Рябуха, Сыроватский

МПК: G06F 7/38

Метки: арифметическое

...5 и 11 выполняют сдвиг влево при нулевом значении входа направления сдвига и вправо при единичном.Арифметическое устройство работает следующим образом, 5 10 15 20 25 ф 30 35 40 45 50 55 Комплексные числа, над которыми выполняются операции сложения-вычитания, размещаются в блоке 1 местной памяти. Каждое комплексное число (например,.число А) хранится в одной ячейке памяти и представляется мантиссой вещественной части (ВеА), мантиссой мнимой части (1 шА) и порядком (ПА) общим для вещественной и мнимой частей числа.Под управлением счетчика 2 адресов операндов осуществляется выборка из блока 1 местной памяти первого А и второго В операндов и выдача их в блок 3 выравнивания. При этом порядки первого ПА и второго ПВ чи-, сел поступают...

Устройство для вычисления модуля комплексного числа

Загрузка...

Номер патента: 1193662

Опубликовано: 23.11.1985

Авторы: Дрозд, Панченко, Полин, Соколов, Стручев

МПК: G06F 7/38

Метки: вычисления, комплексного, модуля, числа

...10 по модулю три, первыйд сумматор 11 по модулю два,второ сумматор 12 по модулю два, блок 13 свертки по модулю три.Устройство работает следующим образом.В начальный момент времени в регистры 1 и 2 и регистры,З и 4 контрольных разрядов заносятся соотв тственно н-разрядные мантиссы прямых кодов деиствительной а и мнимой "о составляющих комплексного числа и контрольные разряды по моду.дю три этих мантисс 1 са и 1 сЬ.На выходе сумматор 7 определяется результат М 1 сложения кода действительной составляющей со сдвинутым вправо на один разряд кодом мнимой составляющей, т.е.М 1 = о+ 1/2 Ь.Йладшй разряд Ь кода Ь, не участвующий в образовании числа М 1, подается на первый информационный вход второго коммутатора 9.На выходе третьего сумматора 7...

Сумматор уплотненных кодов

Загрузка...

Номер патента: 1193663

Опубликовано: 23.11.1985

Автор: Фет

МПК: G06F 7/50

Метки: кодов, сумматор, уплотненных

...еслипредварительно описать работу преобразователя 1 двоичного кода в уплотненный код.Под уплотненным кодом понимается такое представление числа Б пооснованию й, при котором из (й)-горазряда числа Б разрядов занимаютединицы, расположенные слитнойгруппой. Например, при й = 10 число 6 выглядит как 111111000, а число 3 как 111000000. Преобразова-тель 1 осуществляет уплотнение единиц, расположенных на входе в произвольных разрядах. Ячейка 11 реализует логические функции г = ч г,ч= ч + г, где г и ч - логическиепеременные на входах 14 и 15 соответственно, а г и ч - двоичные193663 3 5 1 О 15 20 25 ЭО 3540 45 50 55 функции, вырабатываемые на выходах16 и 17 соответственно.Исходный произвольный код поступает на входы 14 ячеек 11 первого(левого)...

Устройство для сложения и вычитания

Загрузка...

Номер патента: 1193664

Опубликовано: 23.11.1985

Авторы: Демьянчук, Кожемяко, Мартынюк, Юдин

МПК: G06F 7/50

Метки: вычитания, сложения

...содержит сумматор-вычитатель 1,регистр 2 и блок 3 управления. Знаковые разряды сумматора-вычитате 1 и регистра 2 связаны соответственно с входами 4 и 5 блока 3 управления, на вход 6 которого подается код операции с входа кода операции устройства. Выходы 7 и 8 блока Эуправления соединены соответственно с входами разрешения записи иразрешения считывания сумматоравычитателя 1, а выходы 9 и 10 - суправляющими входами разрешениязаписи и разрешения считывания .регйстра 2. Выход заема старшего разря,да сумматора-вычитателя 1 подключенк входу 11 блока 3 управления,вход 12 которого соединен с входомзапуска, а выход 13 соединен с информационным входом знакового разряда сумматора .вычитателя 1. Входы 14 регистра 2 соединены с входами второго...

Устройство для суммирования двоичных чисел

Загрузка...

Номер патента: 1193665

Опубликовано: 23.11.1985

Авторы: Домбровский, Дуда

МПК: G06F 7/50

Метки: двоичных, суммирования, чисел

...содержит параллельный сумматор 1, элементы И 2-4, ИЛИ 5 и 6 и ЗАПРЕТ 7 и 8. Устройство содержит входные числовые шины 9 и 10 слагаемых и входные шины 11 и 12 знаков, а также входы 13 и 14 задания режима и выходную числовую шину 15, выходную шину 16 знака,Устройство для суммирования двоичных чисел работает следующим образом.Числа А и В, поступающие на соот" ветствующие входные шины 9,11 и 10,12 устройства, представлены и числовыми и двумя знаковыми разрядами, а результат С на шинах 15 и 16 устройства представлен также и числовыми и двумя знаковыми разрядами. При этомчисла А и В, поступающие на соответствующие шины 9, 11 и 10,12 устройства, кодируются обратными или дополнительными модифицированными кодами, а результат С на шинах 15 и 16...

Устройство для формирования знака результата последовательного сложения

Загрузка...

Номер патента: 1193666

Опубликовано: 23.11.1985

Авторы: Андреев, Астахов, Пожидаев, Фролов

МПК: G06F 7/50

Метки: знака, последовательного, результата, сложения, формирования

...входом25 знака второго операнда (Зн В)устройства, входом 26 признака. операции (ОП) устройства и выходомэлемента И 6,Регистр 1 служит для храненияпервого операнда А (уменьшаемого ,регистр 2 - для хранения второгооперанда В (вычитаемого ).На информационные входы сумматора-вычитателя 4 с выходов регистров 1 и 2 разряды операндов поступают в последовательном виде, начинаяс младшего.Блок 3 вырабатывает на своемвыходе сигнал в виде импульса (Тп),который соответствует моменту обра-.ботки старшего разряда и-разрядныхоперандов. Зависимость значений выходов сумматора 7 от входов представляется следующим образом: Р = (Ч 19 А) (ВчР)ЧВР,1 Ч 2 Ч (Ч 1 ЭВ) кх(АЧРо )Ч АР о Ч 2 При единичном уровне сигнала Ч,нулевом Ч 2, происходит вычитание=...

Устройство для умножения -разрядных чисел

Загрузка...

Номер патента: 1193667

Опубликовано: 23.11.1985

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: разрядных, умножения, чисел

...- повышениебыстродействия устройства,На чертеже изображена структурная схема предлагаемого устройствадля умноженияЬ-разряднык чисел( для случая ь= 4).Устройство содержит регистр 1множимого, регистр 2 множителя,накапливающий сумматор 3 (выполненныйв виде сумматора с запоминаниемпереносов ), комбинационный сумматор4, группу элементов ИЛИ 5, матрицуэлементов И 6, группу элементов И 7группу элементов 8 задержки, .элементИЛИ 9, вход 10 начала операции,выход 11 конца операции,Устройство работает следующимобразом.Пусть требуется умножить и-разрядное множимое Х на и-разрядныймножитель 7 = 747 5 УУ= 1010. В исходном состояний в регистре 1 множимого хранится двоичный код числаХ без знака, в регистре 2 множителя - двоичный код числа У без...

Устройство для умножения

Загрузка...

Номер патента: 1193668

Опубликовано: 23.11.1985

Авторы: Биушкин, Герасимов

МПК: G06F 7/52

Метки: умножения

...схема блока управления,Устройство содержит регистр 1 20множимого регистр 2 множителя, первый регистр. 3 произведения, умножитель 4, вычитатель 5, коммутатор 6,схему 7 сравнения, блок 8 управления,входы мнбжимого 9 и множителя 1 О устройства, выход 11 результата устройства, входы начальной установки 12, пуска 13, тактовых импульсов14 устройства, выход 15 подтверждения приема операндов устройства,блок 16 памяти, второй регистр 17произведения, вход 18 подтверждениявыдачи результата устройства, выходы готовности 19 результата и готовности 20 к приему операндов устройства 30 Блок управления содержит элементы ИЛИ 21-23, элемент ИЛИ-НЕ 24, ,элемент И 25элемент 26 задержки, триггеры 27-30, вход 31 и выходы 32 ф 1 и ЭЭ блока...

Цифровой преобразователь элементарных функций

Загрузка...

Номер патента: 1193669

Опубликовано: 23.11.1985

Авторы: Батршин, Дудыкевич, Котыло, Пархуць, Стрилецкий

МПК: G06F 7/544

Метки: функций, цифровой, элементарных

...5 схема цифрового преобразователя; на фиг.2 - один из вариантов реализации импульсного вычислителя; на фиг.3 - вариант реализации импульсного сумматора. 10Цифровой функциональный преобразователь содержит информационный вход 1, счетчики 2-5, реверсивный счетчик 6, группы 7 и 8 импульсно- потенциальных элементов И, элементы 5 ИЛИ 9 и 10, элемент ИЛИ 11 с входами 12 и 13, импульсный вычитатель 14 с первым 5 и вторым 16 входами и выходом 17, импульсный сумматор 18 с первым 19 и вторым 20 входами и вы ходом 2 1, элемент 22 задержки.Импульсный вычитатель содержит 13-триггер 23 и элемент ИПИ 24, а импульсный сумматор - элемент 25 задержки и элемент ИЛИ 26. 25Работа импульсного вычитателя 14 подробно иллюстрирована временными диаграммами...

Устройство для вычисления гиперболического тангенса

Загрузка...

Номер патента: 1193671

Опубликовано: 23.11.1985

Авторы: Батршин, Глущенко, Дудыкевич, Котыло, Стрилецкий

МПК: G06F 7/548

Метки: вычисления, гиперболического, тангенса

...вход1.-го элемента И второй группы подключен к выходу (р) -го разрядавторого счетчика (1 =О, ь -1 гдеи - разрядность счетчиков ).1193671 хдзО (2 ф -2 ш)-м 2 е2о Составитель А.ЗоринРедактор С.Саенко . Техред И,Асталош Корректор Л,Патай Заказ 7316/52 Тираж 709 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5филиал ППП "Патент", г. Ужгород, ул.Проектная, 4 Устройство относится к автоматике, вычислительной и измерительнойтехнике и может быть использованов системах автоматического управления и контроля, в частности в цифровых линеаризирующих устройствах, атакже устройствах аппаратной реали"зации средств математического обеспечения ЭЦВМ,Цель изобретения - упрощение уст...

Числоимпульсный квадратор

Загрузка...

Номер патента: 1193672

Опубликовано: 23.11.1985

Автор: Добрыдень

МПК: G06F 7/552

Метки: квадратор, числоимпульсный

...Тогда одновременно с ближайшим во времени импульсов 5с выхода генератора 1 формируетсяолин короткий импульс на выходе формирователя 2. Этот импульс поступает через элеяент ИЛИ 6 и коммутатор 8 на счетный вход счетчика 9, записывая в него "1", а также на входыустановки в "0" триггера 5 и счетчика 1 О, подтверждая их нулевое состояние. Поскольку выход элемента ИЛИ 6 является выходом квадратора, этот же импульс поступает на выход устройства. Таким образом, поступление на вход квадратора первого импульса вызывает формирование на его выходе одного импульса ( согласно равенству 1 =1 ), а сам квадратор переходит вйсостояние ожидания очередного (не первого ) входного импульса: в счетчике 9 содержится число, равное числу обработанных...

Управляемый генератор потоков случайных событий

Загрузка...

Номер патента: 1193673

Опубликовано: 23.11.1985

Авторы: Баканович, Волковец

МПК: G06F 7/58

Метки: генератор, потоков, случайных, событий, управляемый

...сложных систем, припостроении автоматизированных испытательных комплексов, стохастическихвычислителей и моделей.Цель изобретения - расширениефункциональных возможностей управляемого генератора потоков случайных 10событий путем обеспечения возможности формирования потоков с требуемымикоэффициентами корреляции.На фиг. 1 .приведена функциональная схема предлагаемого генератора; 15иа фиг. 2 - временная диаграмма,иллюстрирующая работу генератора.Генератор содержит многоканальныйисточник 1 пуассоновских потоков импульсов, многоканальный источник 2 20детектированных интервалов времени,группу элементов И 3, дешифратор 4,первый регистр 5 памяти, первый счетчик 6, элемент ИЛИ 7, генератор 8импульсов, второй счетчик 9, первый 25мультиплексор...

Аналого-цифровой интегратор синусоидальных сигналов

Загрузка...

Номер патента: 1193674

Опубликовано: 23.11.1985

Авторы: Коекин, Манько, Наугольных, Сависько, Спирин

МПК: G06F 7/68

Метки: аналого-цифровой, интегратор, сигналов, синусоидальных

...2, аналого-циФровой преобразователь (АЦП)3, цифроаналоговый преобразователь (ЦАП ) 4 блок 5 суммирования кодов приращений, формирователь 6 интервалов интегрирования, 25 дополнительный АЦП 7, блок 8 квантования по времени, многовходовый элемент ИЛИ-НЕ 9, фазовращатель 10, первый 11 и второй 12 регистры, суммирующий блок 13, блок 14 элементов 30 ИЛИ-НЕ, формирователь 15 импульсов.Устройство работает следующим образомПри поСтуплении на вход аналогоцифрового интегратора синусоидаль ного сигнала без помехи происходят интегрирование сигнала на интегрирующем усилителе 1, преобразование выходного сигнала интегрирования в цифровой код АЦП 3. Этот код посту пает на вход блока 5 суммирования кодов приращений, выходной код которого изменяется по...

Микропрограммный модуль

Загрузка...

Номер патента: 1193675

Опубликовано: 23.11.1985

Авторы: Мельников, Самошин, Тимонькин, Харченко

МПК: G06F 9/22

Метки: микропрограммный, модуль

...запоминающегоблока адресных микрокоманд, выход 50кода операции запоминающего блокаадресных микрокоманд, выход 51 кодаадреса передачи управления, выход 52признака конца подпрограммы запоминающего блока адресных микрокоманд,третий 53 и четвертый 54 управляющиевходы блока регистров приема, информационный вход 55 блока регистровприема, втррой 56 и первый 57 управляющие входы блока регистров приема, вход 58 начальной установкиблока регистров приема, пятый блок59 элементов И, второй элемент. И 60,пятый одновибратор 61, третий элемент ИЛИ 62 и демультиплексор 63.Запоминающий блок адресных микрокоманд содержит (фиг.2) блок 64элементов ИЛИ, группу сумматоров 65по модулю два, регистр 66, дешифратор 67, постоянную память 68 иэлемент 69...

Устройство приоритета с шифрацией номера абонента

Загрузка...

Номер патента: 1193676

Опубликовано: 23.11.1985

Автор: Попов

МПК: G06F 9/50

Метки: абонента, номера, приоритета, шифрацией

...каналов 1 отсутствуют, поэтому выходной сигнал элемента ИЛИ 14 равен нулю.Вследствие этого триггер 23 сигна лом "Пуск" через элемент ИЛИ 26 устанавливается в "1".Элементы Й 17 и 18 открыты, и импульсы с выхода генератора 20 поступают на счетные входы счетчиков 12 и 13. В этих счетчиках одновременно начинают формироваться убывающие последовательности двоичных кодов чисел: выходные сигналы счетчика 12 - на вторые входы схем 9 сравнения всех каналов 1, а счетчика 13 - на вторыевходы схем 7 сравнения в каждом канале.При этом возможны следующие варианты работы устройства: максималь- З 0 ные приоритетные коды абонента и канала совпадают, максимальный приоритетный код абонента не принадлежит приоритетному канаду и максимальный приоритетный...

Устройство для организации очереди

Загрузка...

Номер патента: 1193677

Опубликовано: 23.11.1985

Автор: Богумирский

МПК: G06F 9/50

Метки: организации, очереди

...14 сброса и информационные выходы 15.Устройство работает следующим образом.В исходном состоянии регистры 1и счетчики 5 и 9. обнулены (цепиустановки не показаны) При этомдешифраторы 6 и 8 выдают сигналына своих первых выходах (правых по,схеме), открывая первые элементы Иблоков 2, 10 и 11Сигнал первого запроса от какого-либо абонента на связь с обслуживающим устройством,по одному иззапросных входов 13 поступает насоответствующий вход шифратора 4код с выхода которого проходит через первые элементы И блоков 2 изаписывается в первые (самые правыепо схеме) разряды регистров 1. Одновременно с этим на выходе элементаИЛИ 3 появляется сигнал, которыйувеличивает содержимое счетчика 5на единицу, в результате чегооткрываются вторые элементы И блоков...

Многоканальный сигнатурный анализатор

Загрузка...

Номер патента: 1193678

Опубликовано: 23.11.1985

Авторы: Кобяк, Шуть, Ярмолик

МПК: G06F 11/25

Метки: анализатор, многоканальный, сигнатурный

...о-входового. сумматора по модулю два, выход которого подключен квходу 1-го элемента ИСКЛЮЧАИЩЕЕИЛИ, выход -го григгера подключенк первому входу (1 - 1 +1)-го )=( 1,й )элемента И -й группы, выход(й-Ч+1го Ь =1, ь -1 ) элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом(Ч)-го элемента И 1-й группы,вторые входы 1-х элементов И всехо.групп объединены и подключены кшинам единичного или нулевого по- Стенциала в соответствии с ( икоэффициентом характеристичесавитель С,Старчихинехред Т.Дубинчак Корректор Г.Решетник едактор С.Саен Подписное омитета СССР открытий ская наб., д.аказ 7316 Тираж 709сударственногоам изобретенийсква, Ж, Рау ВНИИПИ по 130355 атент", г. Ужгоро Проектная,3по приходу четвертого импульсакод а(4), а(4), аз(4), а (4) =...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1193679

Опубликовано: 23.11.1985

Авторы: Гришуткин, Жуков, Нехорошев, Новиков

МПК: G06F 11/00

Метки: блоков, логических

...счетконтроля дискретных автоматов с памятьюаНа чертеже представлена блоксхема предлагаемого устройства.Устройство содержит -й блок 1контроля (д=1п, где и - числовыходов контролируемого логическогоблока),первый элемент ИЛИ 2, счетчик 3, первый дешифратор 4, вторс":элемент ИЛИ 5, в каждом 1-м блокеконтроля содержатся первая схема 6сравнения, первая группа элементов И7, регистр. 8, вторая группа элементов И 9, триггер 10, вторая схема11 сравнения, элемент И 12, регистр13 эталона, третий элемент ИЛИ 14,второй дешифратор 15, элемент 16задержки, регистр 17 номера тактаконтроля, четвертый элемент ИЛИ 18,группа элементов И 19, вход 20 сброса устройства, вход 21 номера тактаконтроля устройства, информационные входы 22 устройства, информационные...

Сигнатурный анализатор

Загрузка...

Номер патента: 1193680

Опубликовано: 23.11.1985

Авторы: Баран, Веселовский, Рабинович

МПК: G06F 11/26

Метки: анализатор, сигнатурный

...Япредставляет собой3 усумму по модулю два уже не всех номеров тактов, на которых происходитискажение символов последовательности Я, а только тех, которые совпадают с единичным значением К, (например, при 1.-"1 суммируются номератолько нечетных искажений тактов).Таким образом получают и сигнатурЯ -Яч Процесс формирования этих сигнатур представлен на фиг. 2, где показаны сигналы на выходу мультиплексора6,представляющие, собой функции Радемахера для различных циклов контроляпри п=5 и И=2 -1.и На фиг. 3 приведен конкретныйпример процесса формирования подпоследовательностей 2. и Х., приип=5, И=2 -1 и ошибках на седьмом(00111) и девятнадцатом (1 ОО 11)тактах, а в таблице - соответствующие им сигнатуры. Сигнатуры Я . ихЯ," являются...

Устройство для сопряжения вычислительной машины с датчиками

Загрузка...

Номер патента: 1193681

Опубликовано: 23.11.1985

Авторы: Зильберштейн, Иосилевич, Перкин, Яковлева

МПК: G06F 13/00

Метки: вычислительной, датчиками, сопряжения

...устройства., /Составитель С. ГаничРедактор С. Саенко Техред Ж.Кастелевич Корректор М. Максимишинец Ф Заказ 7316/52 Тираж 709 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д. 4/5Филиал ППП "Патент", г. Ужгород, ул. Проектная, 41Изобретение относится к вычислительной технике и может бытьисполь.эовано в автоматизированных системах управления технологическимипроцессами,Цель изобретения - повьапение .точности устройства.На чертеже представлена функциональная схема предлагаемого устройства,Устройство содержит блок 1 форми"рования сигналов, вычислительнуюмашину 2, генератор, 3 импульсов,первый счетчик 4, элемент И 5, второй счетчик 6. Устройство работает следующим образом,В...

Устройство для связи процессоров

Загрузка...

Номер патента: 1193682

Опубликовано: 23.11.1985

Авторы: Евченко, Жуковский, Твердохлебов

МПК: G06F 15/17

Метки: процессоров, связи

...обмена5информацией между ними.Импульс захвата одновременно,поступает через второй 1 О и пятый13 элементы ИЛИ на вход установкитриггера 19, который, переключившись, 10подает в регистр 6 состояния признакзанятости блока 3 памяти, которыйсохраняется вплоть до окончания обмена информацией между процессором 1и блоком 3 памяти. По окончании обмена процессор 1 посылает в блок8 код, по которому на первом выходевторой группы его выходов формируется импульс освобождения памяти, поступающий на вход сброса триггера 20,который, переключившись, отключаетпри помощи коммутатора 21 блок 31памяти от канала 2, процессора 1Одновременно импульс освобожденияпамяти поступает через третий 11 и 25шестой 18 элементы ИЛИ на вход сброса триггера 19 признака...

Устройство для определения экстремальных маршрутов

Загрузка...

Номер патента: 1193685

Опубликовано: 23.11.1985

Автор: Колесник

МПК: G06F 15/173

Метки: маршрутов, экстремальных

...изамыкающего контакта 19 соответствующего реле группы.Работу устройства рассмотримна нримере нахождения маршрутовмаксимальной пропускной способности.Для приведения устройства в исходное положение триггеры 5 устанавливают в единичное состояние (цепи установки не показаны), на информационные входы устройства подаютпостоянные напряжения положительнойполярности, воспроизводящие пропускную способность ребер графа. Эти напряжения через контакты 1 и открытые ключи 2 поступают на входыблока 8. Если среди входных напряжений наибольшим является приложенное к к-му входу напряжение Б,то положительное напряжение присутствует на к-м, а отрицательное наостальных выходах блока 8.Импульсы с входа запуска устройства через контакт 7 поступают навход...

Устройство для моделирования процесса обслуживания заявок с различными приоритетами

Загрузка...

Номер патента: 1193686

Опубликовано: 23.11.1985

Авторы: Адерихин, Никонов

МПК: G06F 9/50, G06N 7/08

Метки: заявок, моделирования, обслуживания, приоритетами, процесса, различными

...и при ненадежной аппаратуре.Обслуживание заявок высокого приоритета с прерыванием обслуживания зая 45вок низкого приоритета.После включения устройства триггеры 3, 6 и 11 устанавливаются вследующее исходное состояние: навыходе триггера 3, прдключенном квторому входу элемента И 4, имеетсяразрешающее напряжение, на выходетриггера 6, подключенном к первомувходу элемента И 7 отсутствует разрешающее напряжение, на выходе триггера 11, подключенном к первому входу элемента И 12, отсутствует разрешающее напряжение, на вторые входы 686 Фэлементов И 7 и 12 поступают счетные импульсы от генератора 10, на управляющих входах элементов И 7 и 12 ,и входах элементов И 27, 40, 29 и 30напряжение отсутствует, напряжение на входах блоков 8 и 13...

Адаптивный центрирующий фильтр

Загрузка...

Номер патента: 1193687

Опубликовано: 23.11.1985

Авторы: Окунев, Чертов

МПК: G06F 17/17, H03H 17/04

Метки: адаптивный, фильтр, центрирующий

...каз 7317/53 Тираж 709 Подписное ВН иал ППП "Патент", г.Ужгород, ул.Проектна Изобретение относится к вычислительной технике и предназначено для устранения временной задержки сигнала за счет использования интегратора и инвертора для. центрирования случайных процессов.Цель изобретения - повьпиение точности центрирования случайного процесса (за счет обеспечения синфазности поступления сигналов Х Я . и е(Ц на входы сумматора).На чертеже изображена структурная схема адаптивного центрирующего фильтра.Фильтр содержит интегратор 1, инвертор 2, сумматор 3, элемент 4 задержки, управляемый элемент 5 задержки, частотный дискриминатор 6, генератор 7 опорной частоты.Величина задержки, обеспечиваемая элементом задержки, выбирается иэ условия где б -...

Устройство для вычисления скользящего среднего

Загрузка...

Номер патента: 1193688

Опубликовано: 23.11.1985

Авторы: Захаров, Кокарев, Сидоров

МПК: G06F 17/18

Метки: вычисления, скользящего, среднего

...вход блока 2 памяти. Посигналу 03, поступающему с третьеговыхода блока 9 .управления на входуправления записью блока 2 памятии устанавливающему блок 2 памяти врежим записи, цифровой отсчет хзапоминается в блоке 2 памяти вячейке с некоторым адресом А 1 определяемым состояниями второго итретьего счетчиков 11 и 12. Одновременно цифровой отсчет х по сиг 1налу Б 5, поступающему на управляющий вход второго коммутатора 3, проходит с первого информационноговхода второго коммутатора 3 на первый вход сумматора 4; На второй вход сумматора 4 в это время подается ноль, поскольку на второй вход группы 5 элементов И поступает сигнал Ц. Поэтому цифровой отсчет х без изменения попадает на информационный вкод первого регистра 6.По сигналу 11, который с...

Преобразователь позиционного кода в вычет по произвольному модулю

Загрузка...

Номер патента: 1195349

Опубликовано: 30.11.1985

Авторы: Глушков, Ключко, Краснобаев, Сахно, Швецов

МПК: G06F 11/10

Метки: вычет, кода, модулю, позиционного, произвольному

...числа преобразователя.каз 7415/5Подписное В ПП "Патент",д, ул.Проектная, 4 илиал . Ужго Изобретение относится к вычислительной технике и может быть использовано для сопряжения с устройствами, функционирующими в системе остаточных классов, в схемах контроляпо модулю.Цель изобретения - повышениебыстродействия преобразователя,На чертеже изображен преобразователь позиционного кода в вычетпо произвольному модулю,Преобразователь содержит. блок 1сравнения, регистр 2, комбинационный сумматор 3, блок 4 умножения,блок 5 памяти констант, счетчик 6,выход 7 конца преобразования преобразователя, информационный выход 8преобразователя, элементы И 9 и 10,вход 11 преобразуемого числа преобразователя, вход 12 кода модуляпреобразователя,...

Устройство для обмена информацией между микро эвм и периферийными устройствами

Загрузка...

Номер патента: 1195351

Опубликовано: 30.11.1985

Авторы: Козловский, Лобанов, Слюсарь

МПК: G06F 13/10

Метки: информацией, между, микро, обмена, периферийными, устройствами, эвм

..."Запись". В приме-. 45ре выполнения дешифратора 7, приведенном на фиг,2, младшие разряды 0-3 шины 2 поступают на элемент И 15, старшие разряды 4-15 - на. элемент И 14. Разряды шины 2 заводятся на элементы И 15 и 14 в прямом или инверсном коде в зависимости от номеров адресов обслуживаемых дешифратором 7.Если в приведенном примере выполнения дешифратора 7 номера адресов, обслуживаемых дешифратором, выбраны следующие:начальный адрес: 1111 1111 1111 0000;конечный адрес: 1111 1111 1111 1111 ьто на элементы И 14 и 15 заводятся, как показано на фиг,2, разряды шины 2 в прямом коде. В приведенном примере выполнения дешифратора 7 ко- личество адресов, обслуживаемых дешифратором, равно 16: 1 адрес - подгруппа адресов регистра 9; 15 - адресов -...

Анализатор спектра

Загрузка...

Номер патента: 1195356

Опубликовано: 30.11.1985

Автор: Белинский

МПК: G01R 23/16, G06F 17/10

Метки: анализатор, спектра

...слежения, измерения параметровв радиолокации, акустике, медицине,гидролокации, дефектоскопии, приобработке речевых сигналов, в адаптивный системах,Цель изобретения - расширениеФункциональных возможностей путемполучения интерполированного спектрас переменным количеством отсчетов.На чертеже представлена схемапредложенного устройства.Устройство содержит коммутаторы1-8, сумматоры 9 и 10; умножитель 11,регистр 12, сдвиговые регистры 3-15,блок 16 постоянной памяти, входы17 и 18, выходы 19 и 20 устройства.Анализируемый цифровой сигналГ(с) в виде Г(Й) поступает на первыйвход коммутатора 1 ключа, где Г(Й)действительное дискретное значение,обновляющее предыдущую анализируемуювыборку окна наблюдения размера М.Второй вход коммутатора закоммутирован...

Устройство для преобразования фурье

Загрузка...

Номер патента: 1195358

Опубликовано: 30.11.1985

Авторы: Бульбанюк, Столбов, Эпштейн, Якименко

МПК: G06F 17/14

Метки: преобразования, фурье

...к7 1 й1- 8 где В Р - масштабный коэффициент.Сформированный на к-м выходе дешифратора 1 О импульса поступает также на управляющие входы Сброс" преобразователя 3 код - частота, а также счетчиков 9 и 12, а триггер 6 опрокидывается во второе состояние, при котором закрывается элемент И 7-д д,ь8 =х соз 2в ЯеГ =Ре, - - О 3 1 и открывается элемент И 8 для прохож" дения тактовых импульсон в формирователь 15 адреса.Так как для вычисления комплексных коэффициентов Фурье необходимо осуществить Бп-преобразование фурье (.1 Г) и соз-преобразование Фурье (КеГ ), н блок 18 иэ блока 14 через коммутатор 16 необходимо считать коды 9; в определенной последователь. ности: для йормирования 1 шГх считываются коды 9 1, , где д=0,1,2 к 1,0,1 ., а для КеГ х коды...

Устройство для анализа спектра фурье

Загрузка...

Номер патента: 1195359

Опубликовано: 30.11.1985

Авторы: Гикавый, Осадчук, Прокопов

МПК: G01R 23/16, G06F 17/14

Метки: анализа, спектра, фурье

...в бортовой аппаратурелетательных аппаратов, навигационных и радиолокационных систем слежения и обнаружения, а также всистемах распознавания и индентификации образов, требующих высокогобыетродействия цифровой аппаратуры.Цель изобрегения - повышениебыстродействия,На фиг.1 приведена структурнаясхема устройства; на фиг.2 а и бспектры исследуемого сигнала иФисследуемого сигнала, сдвинутогов частотной области на величину Юф3влево при умножении входного сигнала Х(п) во временной области наЬ+оТдискретную экспоненту Е 1 ф 5 " Ге 1 ; на фиг.З - блок-схема,блока изменения знака,Устройство (фиг.1) содержитгенератор 1 тактовых импульсов,генератор 2 тригонометрическихфункций, счетчик 3 (цикла), умножители 4 и 5, блоки 6 и 7 изменениязнака и...