G06F — Обработка цифровых данных с помощью электрических устройств

Страница 394

Устройство для определения ранга числа

Загрузка...

Номер патента: 1197090

Опубликовано: 07.12.1985

Авторы: Евстигнеев, Хлевной

МПК: G06F 11/08, H03M 7/00

Метки: ранга, числа

...с выходом ошибки устройства и с выходом первого . сумматора по модулю, выход блока греобразования не- позиционного кода в позиционный соединен с входом (2 п+1)-го блока умножения на константу, выход которого соединен с входами элементов ИЛИ второй группы, тактовые входы блоков умножения на константу с (и+1)-го по (2 п+1)-й соединены с тактовым входом устройства.2. Устройство по п, 1, о т л ич а ю щ е е с я тем, что схема сравнения содержит 1 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ (1 с 3 1 одг , где гш - максимальное значение истинно го ранга) и элемент ИЛИ, причем первые входы элементов ИСКЛЮЧАМЦ 1 ЕЕ ИЛИ соединены с первым входом схемы сравнения, М младших разрядов второго входа которой соединены с вторыми входами соответствующих элементов...

Клавиатура

Загрузка...

Номер патента: 1198504

Опубликовано: 15.12.1985

Автор: Эпштейн

МПК: G06F 3/02

Метки: клавиатура

...элемент, элемент 3 и общая шина питания. Через соответствующий оптрон 2 течет ток, а на его вИходе появляется сигнал "О", изменяя адрес на шифраторе 5, при этом на элементе 3 и соответствующем адресном входе шифратора 4 появляется сигнал " 1", На выходе элемента ИЛИ 6 появляется сигнал "1", запускающий одновибратор 8.ПЗУ закодированы таким образом, что действительный код и сигнал о его появлении появляются только по тем адресам, которые соответствуют "правильной" комбинации скоммутированных коммутационных элементов, а именно при включении только одного коммутационного элемента 1, а также "правильной" комбинации скоммутированных элементовни одного, один или два включенных элемента коммутационных 7, в зависимости от того в какой системе...

Устройство для предварительной обработки информации

Загрузка...

Номер патента: 1198505

Опубликовано: 15.12.1985

Авторы: Галкин, Даниляк, Жабеев, Королькевич, Минский

МПК: G06F 3/05

Метки: информации, предварительной

...для второго кадра, т,е,коэффициенты К всех каналов преобразования, соответствующие величины задержек и величина интервалаинтерполяции о второго кадра, находится в блоке 2 буферной памяти.При поступлении на управляющийвход 12 команды запроса от ЭВМшифратор 6 вырабатывает код, поступающий на вход блока 3 памяти, какадрес коэффициентов К;, и К значений аналогового сигнала илигруппы значений дискретных сигналов,а на управляющий вход коммутатора 8как адрес ввода информации в ЭВМ.Значения коэффициентов, выбранныепо адресам, сформированным шифра"тором 6, с выхода блока 3 памятипоступают на арифметический блок 5,на регистры 10 и 11 и блок 9 сравнения сигналов. Арифметический блок5 по полученным значениям коэффициентов К;, и Кзначению 2,...

Самоконтролируемый микропрограммный модуль

Загрузка...

Номер патента: 1198506

Опубликовано: 15.12.1985

Авторы: Аляев, Викентьев, Дерябин, Рачинский

МПК: G06F 17/00, G06F 7/00

Метки: микропрограммный, модуль, самоконтролируемый

...элемента ИЛИ соединен снулевым входом второго триггера.Изобретение относится к автоматике, телемеханике и вычислительной технике и предназначено для реализации микропрограммных автоматов прямым интерпретационным методом.Цель изобретения - повышение достоверности контроля модуля.На чертеже представлена структурная схема устройства.Самоконтролируемый.микропрограммный модуль содержит первый элемент ИЛИ 1, второй элемент ИЛИ 2, первый триггер 3, второи триггер 4, первый элемент И 5, второй элемент И 6, элемент 2 И-ИЛИ 7, входы 8-10 модуля, выходы 11-14 модуля.Принцип работы самоконтролируемого микропрограммного модуля заключается в следующем.Если все элементы исправны, то после прихода сигнала на один из информационных входов группы...

Устройство для сравнения числа единиц в двоичных кодах

Загрузка...

Номер патента: 1198507

Опубликовано: 15.12.1985

Авторы: Крылов, Липатова

МПК: G06F 7/02

Метки: двоичных, единиц, кодах, сравнения, числа

...11-1) находится в нулевом состоянии, а (1+1)-й триггер 1 (2) - в единичном состоянии, то-й элемент И 3 (4) будет открыт и сигнал с его выхода установит 1 -й триггер 1 (2) в единичное состояние, а (к+1)-й триггер 1 (2) - в нулевое состояние. Если первые триггеры 1 и 2 установятся в единичное состояние, то по очередному тактовому сигналу эле-1985072мент И 7 откроется и сигнал с еговыхода установит оба первых триггера 1 и 2 в нулевое состояние.В устройстве в течение. действиясигнала на входе 12 происходит параллельно-последовательное переключение триггеров 1 и 2, в результатекоторого происходит сдвиг единицв сторону первого разряда и взаим 10 ное их уничтожение в первом разряде.Если число единиц в первом кодебыло больше, то все триггеры 2...

Устройство для сравнения чисел с допусками

Загрузка...

Номер патента: 1198508

Опубликовано: 15.12.1985

Автор: Ларченко

МПК: G06F 7/04

Метки: допусками, сравнения, чисел

...6.3,.,6.0-1, На выходах схем сравнения 3.1, ЗА+1 3. М Формируются низкие потенциалы, которые поступают на первые входы элементов И 5 А , 5 Я +1,5 Ксоответственно, что приводит к Формированию на выходах бЯ+1, 6.6+2ф30 ,6.М низких потенциалов. Низкий потенциал на выходе схем сравнения 3. м обеспечивает низкий потенциал на выходе б,й+1. На выходе 5 А Формируется высокий потенциал, поскольку на первый и второй входы элемента И 5.ьпоступают высокие потенциалы соответственно с выхода схем сравнения ЗАи с выхода элемента НЕ 4.1, на вход которого поступает низкий потенциал со схемы сравнения 3,0 . Таким образом, устройство Формирует сигналыЧ Ча=- Че-=о Чг Чем =Че.2 "=9 1 О 4Если , с 5, или, что равносильно, х " Д то на выходах всех схем 3...

Устройство для ранжирования чисел

Загрузка...

Номер патента: 1198509

Опубликовано: 15.12.1985

Автор: Грешнов

МПК: G06F 7/06

Метки: ранжирования, чисел

...регистров 2, (Б) схем 3 срав" нения, блок 4 подсчета номера ранга, дополнительный ш-разрядный регистр сдвига входного числа 5, дешифратор 6 управления сдвигом, вырабатывающий сигналы логической единицы на (В+1)-м выходе, где В - ранг поступившего элемента выборки, (Б) элементов ИЛИ 7, 11 элементов 8 И управления сдвигом, дополнительные И последовательно соединенные ш-разряд" ные регистры 9 сдвига, Б элементов 10 И управления записью и дешифратор 11 управления записью, вырабатывающий сигнал логической единицы на (В+1)-и выходе.Устройство работает следующим образом.В начале работы устройства перед поступлением значения первого числового элемента выборки все регистры 2 сдвига должны быть обнулены Перед поступление очередного числа...

Устройство для вычисления среднего балла успеваемост обучаемого

Загрузка...

Номер патента: 1198510

Опубликовано: 15.12.1985

Автор: Кочетов

МПК: G06F 7/38

Метки: балла, вычисления, обучаемого, среднего, успеваемост

...М. Дылын Техред О,Неце Корректо а 48 Тираж 709 ПодписноеВНИИПИ Государственного .комитета СССРпо делам изобретений и открытий3035, Москва, Ж, Раушская наб., д,аказ 7 ал ППП "Патент", г. Ужгород, ул. Проектная, 4 1 1Изобретение относится к техничес-. ким средствам обучения и может быть использовано в учебном процессе при вычислении среднего балла успеваемости обучаемых, в статистических слуЖбах в качестве устройства для вычисления средних арифметических оценок, а также в вычислительной технике в качестве устройства мгновенного усреднения или сглаживания (фильтрации) дискретных величин.Цель изобретения -. повышение быстродействия устройства для вычисления среднего балла успеваемости обучаемых.На чертеже представлена схема...

Устройство для суммирования двоичных чисел

Загрузка...

Номер патента: 1198511

Опубликовано: 15.12.1985

Авторы: Домбровский, Дуда

МПК: G06F 7/50

Метки: двоичных, суммирования, чисел

...единичный сигнал будет на выходе элемента И 3;во всех разрядах счетчика 2 еди ницы, а поступающее число положительное, т.е. накопленная сумма равна1,111, ххх, а поступающее число равно О,ООО, хх..х, и при 5 0 20 25 жительное, то оно складывается в сумматорес младшими разрядами накопленной суммы. Если при сложении возникает единица переноса на выходе 17 переноса сумматора 1, то через элемент 1 О задержки сигнал об этом поступает на суммирующий вход счетчика 2 и к (и+)-му разряд накопленной суммы будет прибавлена единица.Если очередное поступившее на входы 11 и 12 устройства число отрицательное, то на знаковом входе 12 устройства будет "1", которая через элемент ЗАПРЕТ 9 (сигнал переноса на выходе 17 переноса сумматора 1 еще не успевает...

Делительное устройство

Загрузка...

Номер патента: 1198512

Опубликовано: 15.12.1985

Автор: Глазачев

МПК: G06F 7/52

Метки: делительное

...первым входом первого элемента ИЛИ, выход шестого элемента И соединен с вторым входом первого элемента ИЛИ, выход триггера Т+1 состояния соединен с вторым входом седьмого элемента И и с третьим инверсным входом шестого элемента И, выход многовходового элемента ИЛИ соединен с вторым входом пятого элемента И, с четвертым инверсным входом шестого элемента И и с третьим инверсным входом второго элемента И, выход второго элемента И соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с информационным входом триггера Т+1 состояния, с входом управления счетом считчика считывания и с последовательным выходом первого регистра, выходы разрядовпервого регистра соединены с соответствующими входами многовходового элемента...

Устройство для умножения двоично-десятичных цифр

Загрузка...

Номер патента: 1198513

Опубликовано: 15.12.1985

Авторы: Глухова, Пешков

МПК: G06F 7/52

Метки: двоично-десятичных, умножения, цифр

...блока анализа подключены соответственно к.входам второго полу- сумматора блока сумматоров, выход суммы которого соединен с вторым раз" рядным входом четвертого одноразрядного сумматора блока сумматоров, вы- ход второго, элемента И второй строки матрицы соединен с вторым разрядным входом третьего одноразрядного сую" матора блока сумматоров, выходы шестого и седьмого элементов ИЛИ блока анализа соединены с вторыми разряд; , ными входами соответственно второгои первого одноразрядных сумматоров,блока сумматоров, вторые разря- иые входы девятого, восьмого и седьмого одноразрядных сумматоров блока сумматоров подключены к входам соответственно первого, второго и третьего разрядов третьего операнда устройства, выходы пятого и восьмогопервого,...

Устройство для умножения десятичных чисел

Загрузка...

Номер патента: 1198514

Опубликовано: 15.12.1985

Авторы: Кожемяко, Красиленко, Мартынюк, Натрошвили, Тимченко

МПК: G06F 7/52

Метки: десятичных, умножения, чисел

...соединен с первыми фотоприемниками узлов 1.-го столбца кодирующей матрицы, 1-й оптический канал второго входа информационной матрицы суммирования оптически соединен с вторым и третьим фотоприемниками узлов 1-й строки кодирующейматрицы, первые выводы первых фотоприемников в узлах кодирующей матрицы соединены с шиной питания, а вторые выводы соединены через вторыефотоприемники в узлах кодирующей матрицы с базами соответствующих транзисторов регенеративных оптронов оптоэлектронного модуля результата сложения, вход разрешения сложения матрицы суммирования соединен с управляющим входом управляющего ключа,10 Изобретение относится к,вычислительной технике и может быть использовано в оптоэлектронных устройствах.выполняющих операции над...

Устройство для возведения в квадрат

Загрузка...

Номер патента: 1198516

Опубликовано: 15.12.1985

Авторы: Литвин, Ляшенко, Хохлов, Циделко

МПК: G06F 7/552

Метки: возведения, квадрат

...функцииУ=:Х, Х 6 Я,) (на вход устройствапоступает нормализованный параллельный двоичньпЪ код) с последующейкоррекцией разности между исходнойфункцией У и ее линейным приближе"нием , называемой функцией коррекции Ь У.На Фиг.2 показаны исходная Функций У=Х , аппроксимирующая функцияпри числе участков КЛА с=8 ифункция коррекции Д У: У-т.Построение КЛА производитсятаким образом, чтобы узлы аппроксимации располагались равномерно, акоэффициенты наклона были равны степени или сумме степеней числа два,что достигается путем построенияаппроксимирующих прямых в виде касательных к исходной кривой в узлахаппроксимации с нечетными номерами,Известно, что при равномерной КЛАквадратичной зависимости функциякоррекции является периодической,причем...

Генератор случайных двоичных чисел

Загрузка...

Номер патента: 1198518

Опубликовано: 15.12.1985

Авторы: Анишин, Щеренков

МПК: G06F 7/58

Метки: генератор, двоичных, случайных, чисел

...элементИ 14, элемент И 15 с инверснымивходами и элемент ИЛИ 16 с инверснымвыходом.Генератор работает следующимобразом.Пуассоновский поток импульсов интенсивностью 2 Л с выхода генератора 1 через открытый в отсутствиеимпульсов опроса элемент ЗАПРЕТ 2поступает на вход равновероятностного двухполюсника 3; На выходахдвухполюсника 3 образуются два независимле пуассоновские потока с интенсивностью 1. Первый поток интенсивностью А поступает на суммирующийвход реверсивного счетчика 5, второй.поток той же интенсивностина вычитающий вход реверсивногосчетчика 5 и вход делителя 4 частотыНа выходе делителя 4 образуется поток Эрланга К го порядка с параметром й, где (1 с +1) - коэффициентделения делителя 4 частоты,Дпя облегчения анализа...

Устройство для суммирования импульсов

Загрузка...

Номер патента: 1198519

Опубликовано: 15.12.1985

Авторы: Кузнецов, Микос, Рабин, Соколов

МПК: G06F 7/62

Метки: импульсов, суммирования

...элемента ИЛИ 8, так как сигналом с триггера 5 блокируется прохождейие импульсов через элемент ИЛИ-НЕ 6. При появлении первого импульса на втором входе происходит формирование импульса на выходе элемента ИЛИ 8, являющемся выходом устройства. В результате триггер 5 переключается в нулевое состояние и тем самым блокирует прохождение импульсов по второму входу устройства. Следующий импульс на вы ходе устройства формируется при появлении положительного импульса на первом входе устройства. Такйм образом происходит выделение чередующихся положительных импульсов и их суммирование.При действии отрицательных импульсов устройство работает следующим образом. Допустим триггер 5 находится в нулевом состоянии и на входы устройства поступают...

Устройство для микропрограммного управления

Загрузка...

Номер патента: 1198520

Опубликовано: 15.12.1985

Авторы: Барбаш, Кальницкий, Мельников, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/00, G06F 9/22

Метки: микропрограммного

...для запоминания сигналов пуска соответствующих процессов,поступающих на входы 53 и 55 устройства, Триггеры 17-20 осуществляютзапоминание местоположения процессов в каналах, причем триггеры 17(вторым) процессором реализуютсяположительный и отрицательный участки микропрограмм соответственно,Генератор 21 тактовых импульсовпредназначен для синхронизации работы устройства. По импульсу на выходе 83 осуществляется запись информации в счетчики 3 и 4, а по импульсу на выходе 84 - занесение информации в регистры 7 и 8,Коммутаторы состояний 41 и 43служат для управления установкой вединицу триггеров 17 и 18, т.е.разрешением "захвата" процессами:положительного канала.Элементы ИЛИ 39 и 40 предназначены для Формирования сигналов пере.хода процессов...

Многоканальное приоритетное устройство

Загрузка...

Номер патента: 1198522

Опубликовано: 15.12.1985

Авторы: Дерновский, Оборин

МПК: G06F 9/48

Метки: многоканальное, приоритетное

...опросана вход 6 устройства уровнем "О"и наличии хотя бы одного запросана выходе элемента ИЛИ-НЕ 8 первого 40 .канала появляется уровень "1",поступающий на вторые входы элементов .И-НЕ 10 и И 13. При отсутствиизапроса в первом канале, элементИ 13 будет закрыт по первому входу 45уровнем "О" с элемента НЕ 12, следовательно, на выходе элемента И 13останется уровень "О", т.е. не будетвыдан сигнал разрешения на обмен.На выходе элемента И-НЕ 10 появляется уровень "О", так как при отсут-ствии запроса в канале на его первом входе будет уровень ."1".Уровень "0" с выхода элементаИ-НЕ 10 блокирует элементы И-НЕ 9 55и 11 по вторым входам, чем запрещаетприем сигнала запроса в первый канал,и через выход распространения опроса . первого канала...

Устройство для контроля микросхем

Загрузка...

Номер патента: 1198523

Опубликовано: 15.12.1985

Авторы: Калдыбаев, Смирнов, Тультаев

МПК: G01R 31/28, G06F 11/30

Метки: микросхем

...блокасинхронизации, с первого по десятыйвыходы дешифратора соединены соответственно с входами с шестого по 1пятнадцатый одновибраторов, выходыкоторых являются выходами записи .блока синхронизации, одиннадцатыйвыход дешифратора.соединен с входомэлемента НЕ и с входом третьегоэлемента задержки, выход которогоявляется выходом разрешения сравнения блока синхронизации, выход элемента НЕ и выход первого элемента задержки соединены соответственно с вторыми входамиэлемента И и третьего элементаИЛИ, 1Изобретение относится к цифровойвычислительной технике и можетбыть использовано для контроля элементов цифровых вычислительных машин.Цель изобретения - повьппение быстродействия устройства,На. фиг,1 изображено данное устройство; на фиг,2 - блок...

Устройство для вычисления контрольного элемента

Загрузка...

Номер патента: 1198524

Опубликовано: 15.12.1985

Авторы: Мартиросян, Паронян

МПК: G06F 11/08

Метки: вычисления, контрольного, элемента

...вторыми входами всех элементов И третьей группы и через шестой . элемент задержки формирователя управляющих сигналов соединен с установочнъщи входами первого и второго р ров и счетчика.Изобретение относится к вычислительной технике и может быть использовано в системе передачи и обработки информации. Цель изобретения - сокращение обо.рудования,ФНа чертеже изображено устройстводля вычисления контрольного элемента.Устройство содержит,группу 1элементов ИЛИ, сумматор 2, регистры 3,4, группы 5 - 7 элементов И,, информационные входы 8 устройства,тактовый вход 9 устройства, счетчик10, формирователь 11 управляющихсигналов, элементы 12-17 задержки.Устройство для вычисления контрольного элемента работает следую"щим образом.Вычисление контрольного...

Устройство для отладки программ

Загрузка...

Номер патента: 1198525

Опубликовано: 15.12.1985

Авторы: Ионенко, Рубинштейн, Щокин

МПК: G06F 11/28

Метки: отладки, программ

...входу 21 устройства подключены первые входы четвертого и пятого элементов И 7 и 8 соответственно, первый управляющий вход дешифратора 15, третий вход первого элемента И 4 и второй вход второго элемента И 5 к входу 22 команды устройства подключен третий вход пятого элемента И 8, к .входу 23 начальной установки устройства подключен вход установки в "0" Р-триггера 13, к входу 24 установки режима подключен вход записи блока 2 оперативной памяти. К выходу 25 блока оперативной памяти подключен первый вход второго элемента И 5, к выходу 26 блока постоянной памятиподключены первый вход пер-. вого элемента И 4 и третий информационный вход блока 3 сравнения, к выходу 27 блока 3 сравнения подключен второй вход третьего элемента И 6, к выходу 28...

Устройство для выбора адреса внешней памяти

Загрузка...

Номер патента: 1198526

Опубликовано: 15.12.1985

Автор: Павел

МПК: G06F 12/00

Метки: адреса, внешней, выбора, памяти

...обработанной ячейки внешней ступени запоминающего устройства )подключена к второй группе входов 15, - 15. К входов схемы 1 сравнения. Вход 16 запроса на выборку страницы подключен к входу элемента И 5. Выходы 17.1-17,М мультиплексора являются адресными выходами устройства. Устройство работает следующимобразом,В момент, когда внешняя запоминающая ступень может осуществитьзапрос на выборку соответственнона перенос новой страницы, в устройство выбора адреса запоминающейсистемы передается весь фронт входных запросов, которые передают всезапросы на передачу новой страницы,и все запросы на выборку выделеннойстраницы.Адреса вызванных запросомстраниц этогй фронта последовательно подаются на первую группу входов. 10.1 - 1 О.Ы сигнала и...

Устройство для ввода информации в эвм

Загрузка...

Номер патента: 1198527

Опубликовано: 15.12.1985

Авторы: Вишняков, Муратов, Мурашова

МПК: G06F 13/00

Метки: ввода, информации, эвм

...5 комплексах.Цель изобретения - повышение быстродействия устройства.На чертеже представлена блок-схема устройства для ввода информации в ЭВМ.Устройство содержит дешифратор 1 адреса, элемент ИЛИ-НЕ 2, блоки элементов НЕ с третьим состоянием 3,1-3 и+1, передатчики информации 4.1-4.К.Устройство для ввода информации в ЭВМ работает следующим образом.Внешние источники информации передают на входы дешифратораадреса, соответствующие информации, поступающей на входы блоков элементов НЕ с третьим состоянием 3.1-3.п.При отсутствии информации и, следовательно, адресов на входах устройства на выходах дешифратора 1 адреса поддерживается такой логический уровень сигнала, который приводит элементы НЕ блоков 3.1-З.п в третье (закрытое)...

Устройство для обмена информацией

Загрузка...

Номер патента: 1198528

Опубликовано: 15.12.1985

Авторы: Вишневская, Любицкий, Резван, Сахаров, Тюрин, Хмелев, Черняев

МПК: G06F 13/00

Метки: информацией, обмена

...информации, если замагистральных усилителей-приемки-дан режим чтения из процессора, в3 1985буферную память выбранного аппаратурного модуля; обмен данными междуподканалом и заданным ВУ; передачаинформации о состоянии и данных илитолько информации о состоянии, приисполнении режима записи от подканала в процессор.Выбор аппаратурного модуля 3 иподканала 7,.обмен данными междупроцессорами 1 и выбранным подканалом 7, а также выдача векторапрерывания осуществляются по однойиз магистралей обмена. Каждая магистраль обмена включает линии передачи данных ШИН-Д, по которым осу-15ществляется обмен информацией междупроцессорамии аппаратурными модулями 3 устройства; линии управляющей части интерфейса, которые предназначены для захвата общей шины со...

Устройство для сопряжения эвм с каналом связи

Загрузка...

Номер патента: 1198529

Опубликовано: 15.12.1985

Авторы: Бабакулов, Бекмуратов, Захидов, Пулатов, Султанов

МПК: G06F 13/00

Метки: каналом, связи, сопряжения, эвм

...ледовательный код, у которого имеется единичный стартовый разряд, а остальные разряды - информационные,контрольный и столовый - являютсянулевыми,При описании работы устройстваисходим иэ предположения, что обмен производится массивами.информации, количество байтов в которыхкратно числу ИВозможны два режима работы устройства.Передача массива из машины в линию связи,Вычислительная машина на входе23 устанавливаст сигнал, указывающий направление обмена, а на входе26 устанавливает сигнал о готовности информации на входе 29. Еслисчетчик 9 находится в нулевом состоянии, означающем готовность регистра 1 принять информацию с входа 29, то на выходе элемента И 12формируется сигнал, который записывает информационное слово с входа 29 на регистр...

Устройство для обмена информацией

Загрузка...

Номер патента: 1198530

Опубликовано: 15.12.1985

Авторы: Горохов, Дискина, Немкова

МПК: G06F 13/00

Метки: информацией, обмена

...44 ад.реса счетчик 45 адресов, элементыНЕ 46, 47 и 48, шинные усилители49, 50 и 51.Блок 17 разрешения повторенияКСФиг. 3) содержит схему 52 сравнения, элемент ИЛИ-НЕ 53 и элементНЕ 54.Счетчик 18 формирования сигнала 40(фиг. 6) содержит элементы И 62,63, ИЛИ-НЕ 64, элементы НЕ 65, 66и шинные формирователи 67 и 68.Блок 28 формирования сигнала записи содержит элемент И-НЕ 69, элемент ИЛИ-НЕ 70 и триггер 71.Блок 6 связи (фиг. 2) предназначен для связи устройства с процессором по шинам 1-5; регистр 7 настройки - для программной настройки устройства на определенный режим работы; счетчик 16 промежутка - для определения паузы между поступлениями синхронизирующих импульсов от системы; блок 25 приоритета - для выработки управляющих сигналов,...

Устройство для сопряжения абонентов с электронно вычислительной машиной

Загрузка...

Номер патента: 1198531

Опубликовано: 15.12.1985

Авторы: Алмаев, Никитин, Окунев

МПК: G06F 13/00

Метки: абонентов, вычислительной, машиной, сопряжения, электронно

...6 "Адрес абонента",.элемент НЕ 7, элемент И 8, генератор 9 импульсов, преобразователь 10 двоичного кода в позиционный.Преобразователь 1 О двоичного кода 25 в позиционный представляет собой преобразователь кодов, реализующий функциюг = г(х)где Х - входной и-разрядный код;У - выходной с -разрядный код;Г - функция преобразования.Устройство работает следующим образом.На одну или несколько шин 3 "Запрос" поступают от абонента инициативные сигналы. С шин 3 сигналы поступают на группу 1 элементов И и далее поступают на группу информационных входов коммутатора 4. Причем на вы ходе группы 1 элементов И появляются сигналы лишь от тех устройств, обслуживание которых разрешено, и в регистре 2 маски запроса для этих устройств записана1 . На группу...

Операционное устройство микропроцессорной вычислительной системы

Загрузка...

Номер патента: 1198532

Опубликовано: 15.12.1985

Авторы: Беляускас, Валаткайте, Светикас

МПК: G06F 15/00

Метки: вычислительной, микропроцессорной, операционное, системы

...элементов 8 соединены соответственно с выходами 14 поляопределения кода операции и выходами15 Констант блока 1 микропрограммного управления. Схема ускоренного переноса соединена по входу с выходом13 поля переноса блока 1 микропрограммного управления и с выходами 11и 12 ускоренного переноса всех секционированных микропроцессорных эле"ментов 8. Выходы схемы ускоренногопереноса соединены соответственно5 О 5 20 25 30 35 45 55 с входами переноса секционированных микропроцессорных элементов 8, начиная со второй секции, и с входом 1 б блока 1 микропрограммного управления.Операционное устройство микропроцессорной вычислительной системы работает следующим образом.Работа устройства синхронизируется сигналом, поступающим через синхровход 17....

Устройство для выполнения быстрого преобразования фурье по основанию два

Загрузка...

Номер патента: 1198534

Опубликовано: 15.12.1985

Авторы: Евсеев, Назаренко, Свердлик

МПК: G06F 17/14

Метки: быстрого, выполнения, два, основанию, преобразования, фурье

...выход которого подключен кпервому входу первого умножителякомплексных чисел, выход которогоявляется выходом второго операнда 198534блока, выходом первого операнда которого является выход второго умножителя комплексных чисел, первый входкоторого подключен к выходу первого сумматора, второй вход которогосоединен с вторым входом второгосумматора и является входом второгооперанда блока, входом второго операнда которого является вход умножителя на постоянный коэффициент, авторые входы первого и второго ум-ножителей на коэффициент являютсясоответственно входами первого и второго коэффициентов блока.ЪИзобретение относится к цифровойобработке сигналов и может бытьиспользовано в радиолокации, системах связи, при анализе речевых сигналов и...

Устройство для вычисления свертки

Загрузка...

Номер патента: 1198535

Опубликовано: 15.12.1985

Авторы: Выжиковска, Выжиковски, Каневский

МПК: G06F 17/17

Метки: вычисления, свертки

...х(о+0-2)+5 +х(п+Р) ь)(0-2)ът(1) х(п),где Р=К 1.,Поступление отсчетов входной последовательности, которые участвуютв формировании у(п), начинается в20 такте с номером и, когда в буферныйрегистр 5.1 поступает отсчет х(п).Затем в течение последующих Р-тактов продолжается поступление отсчетов х(п+1), х(п+2)х(п+Р),причем каждый новый входной отсчетзаписывается в регистр 5.1, а ранеепоступившие. отсчеты сдвигаются наодну позицию в регистре сдвига, который образуется буферными регистра 30 ми 5.п и б.ц. Таким образом, в такте и+Р отсчет х(п+0-1) поступаетв буферный регистр 6,1, а отсчетых(п+0-2), х(п+0-3),х(п) записываются в следующих позициях укаэанного регистра сдвига. Формированиерезультата у(п) начинается в тактеи+Р+1, в течение...

Цифровой экстраполятор

Загрузка...

Номер патента: 1198536

Опубликовано: 15.12.1985

Авторы: Жуковский, Савинов, Твердохлебов

МПК: G06F 17/17

Метки: цифровой, экстраполятор

...чем у прототипа, где б - максимальное значение помехи. Методическая же погрешность предлагаемого экстраполятора Г такова же, как у прототипа. Предлагаемый цифровой экстраполятор, воспроизводящий зависимость (1),работает следующим образом.Перед записью текущего значения 5 входного кода х его предшествующиеаея х , х , х. по тактовому сигналу, прошедшему через элементы 1-4 задержки, переписываютсясоответственно в регистры 98,7.10 Сигналом с элемента 4 задержки входной код х записывается в первыйярегистр 6 и реверсивный счетчик 12.Код хиз третьего регистра 8 нодается на второй вход сумматора 13 15 со смещением влево на один разрядв сторону стерших разрядов), чторавносильно умножению его на два.На первый вход сумматора 13 подаетсякод из...