G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для формирования сигналов прерывания при отладке программ
Номер патента: 1185343
Опубликовано: 15.10.1985
Авторы: Аверин, Богданова, Будовский, Бурковский, Зобин, Сташков
МПК: G06F 11/28
Метки: отладке, прерывания, программ, сигналов, формирования
...запоминающее устройство (ПЗУ) для хранения команд и оперативное запоминающее устройство (ОЗУ) для хранения операндов программ (на чертеже не по казаны), ОЗУ и ПЗУ имеют различные адреса в едином адресном пространстве магистрали микро ЭВМ.Работа устройства начинается с установки на регистрах 1 и 4 верхней и нижней границ области памяти, отведенной для хранения команд, а на регистре 6 - начального адреса отла 43 2живаемой программы, В простейшем случае регистры 1, 4 и 6 выполняются ввиде тумблерных наборников на лицевой панели устройства.С входа 17 устройства на направляющие входы мультиплексоров 7 и 10 поступает управляющий потенциал, соответствующий вводу начального адресас регистра 6 через мультиплексор 7в счетчик 8 под управлением...
Устройство для вычисления быстрого преобразования фурье с основанием 4
Номер патента: 1185349
Опубликовано: 15.10.1985
МПК: G06F 17/14
Метки: быстрого, вычисления, основанием, преобразования, фурье
...умножитель 17 наминус единицу, сумматор 18, умножитель 19. 30 соединен с входом первого элемента задержки на И /4" тактов и первым информационным входом ( 1 + 1)- го коммутатора, выход второго умножителя 1 -го арифметического блока соединен с входом элемента задержки на 2 5 /4( "1 тактов, управляющие входы первого и второго умножителей на минус единицу-го арифметического блока и первого и второго умножителей на мнимую единицу 1 -го арифметического блока соединены1с 1 -м выходом распределителя импульсов и управляющим входом 1 -го коммутатора, вход первого элемента задержки на Ю/4 тактов соединен с первым информационным входом первого коммутатора и является входом устройст - ва. Устройство работает следующимобразом.Обрабатываемые...
Устройство для обработки изображений
Номер патента: 1185351
Опубликовано: 15.10.1985
Авторы: Бакшаев, Титовская, Титовский, Шах, Шмидт
МПК: G06F 17/17, G06T 1/00
Метки: изображений
...обработки изображений; на фиг. 2 - конкретная реализа О ция арифметического блока; на фиг.З блок синхронизации.Устройство для обработки изображений содержит блок синхронизации 1,. блок памяти 2, блок постоянной памя ти (коэффициентов) 3, арифметический блок 4, блок памяти 5, блок сдвига 6.Вид обработки определяет набор операций, выполняемых арифметическим блоком 4. На фиг. 2 приведена 20 реализация арифметического блока для выполнения двумерной циклической свертки 51 2блока 5 начнут погзелонатепио поступать отсчеты входного изображения.В этот момент сдвиг, осуществляемыйблоком сдв та 6, равен нулю, содержимое блока памяти 2 также равно нулю, отсчеты записываются в последовательно расположенные ячейки блока 5и одновременно проходят на...
Цифровой функциональный генератор
Номер патента: 1187158
Опубликовано: 23.10.1985
Авторы: Брятов, Никищенков
МПК: G06F 1/02
Метки: генератор, функциональный, цифровой
...выходы коммутатора подключены к управляющим входам первого и второго управляемых делителей частоты и реверсивного счетчика.ъ1187Изобретение относится к автоматике и вычислительной технике и предназначено для использования в качестве быстродействующего генератора функциональной кодовой последователь-ности в стендах для снятия динамических параметров микроэлектронных и. телий,в модулирующих устройствах.Цель изобретения - повышение быстродействия цифрового ФункциональО ного генератора.На чертеже представлена структурная схема цифрового Функционального генератора.Устройство содержит управляемые15 делители 1 и 2 частоты, счетчик 3, блок 4 памяти, реверсивный счетчик 5, коммутатор б, регистры 7 и 8, входную 9 и выходную 10 шины. 20Генератор...
Устройство для вычисления булевой разности
Номер патента: 1187159
Опубликовано: 23.10.1985
Авторы: Болдырев, Дергачев, Жалило
МПК: G06F 7/04
Метки: булевой, вычисления, разности
...ДЛЯ ВЫЧИСЛЕНИЯБУЛЕВОЙ РАЗНОСТИ, содержащее-двамультиплексора, и элементов НЕРАВНОЗНАЧНОСТИ, причем входы заданияномеров переменных устройств поразряд.но соединены с соответствующими управляющими входами мультиплексоров,выходы первого мультиплексора подключены к первой группе входов о элемента НЕРАВНОЗНАЧНОСТЬ, о ч а ю щ е е с я тем, что, с ц повышения быстродействия, в него введены (2"-и), элементов НЕРАВНОЗНАЧНОСТЬ и (2" -2) мультиплексоры, управляющие входы которых соединены с соответствующими входами задания номеров переменных устройств,первая группа входов 1-го элемента НЕРАВНОЗНАЧНОСТЬ, где- 2. 2 соединена с выходами -го мультиплексора, вторая группа входов ) -го элемента НЕРАВНОЗНАЧНОСТЬ, где )=1, 2, 2 , соединена с входами...
Устройство для сдвига
Номер патента: 1187160
Опубликовано: 23.10.1985
Автор: Юдичев
МПК: G06F 7/38
Метки: сдвига
...влево слова, вход 14циклического сдвига вправо слова,вход 15 циклического сдвига влевослова, выход 16 результата,Устройство для сдвига работаетследующим образом.Данные с входа 1 устройствапоступает на входы элементов И 6группы, где происходит их маскиро- З 0ванне маской со входа 10 устройства. Данные с выхода элементов И 6группы поступают на входы элементов И 7 матрицы сдвига. Код сдвигас входа 9 устройства поступает надешифраторы 2 группы, Младшие разряды кода сдвига поступают также навходы первого 3 и второго 4 дешифраторов. 25 При выполнении сдвига разрядов на 40 вход 11 подается уровень логической единицы, а на входы 12-15 - логический ноль. Этот потенциал открывает дешифраторы 2 группы, которые дешифрируют информацию (прямой код),...
Устройство для умножения чисел по модулю
Номер патента: 1187161
Опубликовано: 23.10.1985
Авторы: Каревский, Краснобаев, Уваров, Фоменко
МПК: G06F 7/49
Метки: модулю, умножения, чисел
...и 21, табличный вычислитель 22 значений вида а /3 (шой Р/2)+Р/2, выход ной регистр 23, шифратор 24, выход 25 устройства. Шифратор 24 служит для преобразования операндов унитарного кода 25в двоичный. Табличный вычислитель 22 представляет собой двухвходовое ПЗУ. Количество элементов И в узлах табличного вычислителя 22 равно30 р( ) где Р - модуль умножения.2 фВходные операнды устройства лежат в интервале 1. б А , ВРтабличс юного вычислителя, а входные операн ды табличного вычислителя 22Р-га Я с - .фГИзвестно, что для операндов, представленных в искусственной форме А = А + Р/2, В = В + Р/2, резуль- тат операции модульного умножения представляется в виде (АВ) = А В/ или (А В) = А В +Р/2, В предлагаемом устройстве табличному вычислителю 22...
Устройство для вычисления тангенса
Номер патента: 1187162
Опубликовано: 23.10.1985
Авторы: Анишин, Кривенко, Тивков
МПК: G06F 7/548
Метки: вычисления, тангенса
...соответствующий нулю, уровень напряжения. 55 Период следования импульсов генератора 28 должен быть не меньшим, чем удвоенное время сложения чисел в сум 62 4 маторе-вычитателе 1 (принимается, что время сдвига содержимого сдвигаю. щих регистров 2 не больше времени сложения сумматоров-вычитателей). Все величины представлены в дополнительном коде. В этом же коде работают все сумматоры,Работа устройства основана .на итерационном алгоритме и ряде вспо- . могательных соотношений о =здп(Х 1, -У 1) здп (ц+д); Х =Х-с и 24+ ;И 1-1У =У- +Я 1- П 2 ,.1 идс уддд дд , где 1 =1,2(п+2) - номер итерарации; и разрядность аргумента г+1,если 2 ТО 818 п 2 -1,если 2 сОстоп при 2=0.Работа предлагаемого устройствапроисходит в два этапа: занесение в регистры...
Устройство для вычисления тригонометрических функций
Номер патента: 1187163
Опубликовано: 23.10.1985
Авторы: Батршин, Дудыкевич, Котыло, Стрилецкий
МПК: G06F 7/548
Метки: вычисления, тригонометрических, функций
...Составитель А.ЗоринТехредА.Кикемезей Корректор В.Гирняк Редактор Н.Данкулич Заказ 6551/54 Тираж 709 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Филиал ППП "Патент", г.Ужгород, ул,Проектная, 4 1 11871Изобретение относится к автоматике, вычислительной и измерительнойтехнике и может быть использованов системах автоматического управления и контроля, в частности в цифровых линеаризирующих устройствах, атакже в устройствах аппаратной реализации средств математического обес-печения ЭЦВМ.,Цель изобретения - упрощение устройства.На чертеже представлена блок-схема устройства.Устройство содержит счетчики 1-3,первую 4 и вторую 5 группу импульсно. 15потенциальных...
Устройство для вычисления разности квадратов двух чисел
Номер патента: 1187164
Опубликовано: 23.10.1985
Авторы: Корнев, Панасюк, Руденко
МПК: G06F 7/544, G06F 7/552
Метки: вычисления, двух, квадратов, разности, чисел
..."О", в счетчиках 3 и 4 записаны числа (2 -1/, где т - чистло разрядов счетчиков (цепи установки в исходное состояние не показаны), Формирователи 1 и 2 импульсовпо переднему фронту каждого иэ входных импульсов формируют выходныеимпульсы калиброванные по уровню 50(например, уровню ТТЛ) и длительности (длительность выходных импульсовне должна превышать длительностисамого короткого из входных импульсов),55При поступлении на один из входов устройства, например на вход 7,первого импульса числоимпульсного 64кода первого аргумента, формирователь 1 сформирует выходной импульс,который поступает на счетный входвторого разряда первого счетчика 3и первый вход элемента И 12,В первом счетчике 3 будет записано число "1"., блок 6 выдает насчет...
Цифровой функциональный преобразователь
Номер патента: 1187165
Опубликовано: 23.10.1985
Авторы: Батршин, Дудыкевич, Котыло, Стрилецкий
МПК: G06F 7/556
Метки: функциональный, цифровой
...г, Ужгород, ул. Проектная, 4 1 11871Изобретение относится к автоматике, вычислительной технике и может быть использован для линеаризации характеристик частотных датчиков.Цель изобретения - расширение5 функциональных возможностей путем вычисления функции вида Е = а 1 +х+ е ( - -1)вНа чертеже представлена структур-, 10 ная схема цифрового функционального преобразователя.Цифровой функциональный преобразователь содержит вход 1 преобразователя, первый 2, второй 3 и третий 4 счетчики,первую 5 и вторую 6 группы элементов И, первый 7 и второй 8 элемент ИЛИ.Цифровой функциональный преобразователь работает следующим образом., 2 ОПеред началом преобразования во второй счетчик 3 записывается.число а. Так как первый счетчик 2, пер-. вая группа 5...
Устройство приоритетной селекции сигналов
Номер патента: 1187166
Опубликовано: 23.10.1985
Авторы: Лаврешин, Цакоев, Якушев
МПК: G06F 9/50
Метки: приоритетной, селекции, сигналов
...уровень логического нуля. Импульсный и потенциальный входной сигнал запроса своим перепадом из уровня логического нуля в логическую единицу фиксируется на соответствующем триггере 3 и 4, На инверсном выходе триггера появляется уровень логической единицы. Элемент И 5 имеет приоритет трансляции входного сигнала. При одновременном появлении входных сигналов на инверсных выходах триггеров 3 и 4, на выходе элемента И-НЕ 6 появляется уровень логического "0", который блокирует элемент И 7 Элемент И 5 открыт и на его выходе появляется перепад из уровня логического нуля в логическую единицу. Этот перепад запускает одновибратор 8, который формирует два парофазных,выходных сигнала. С инверсного выхода одновибратора 8 сигнал поступает на второй...
Устройство для контроля управляющего автомата
Номер патента: 1187167
Опубликовано: 23.10.1985
Авторы: Анцупов, Балакин, Барашенков, Тынчеров, Усачев
МПК: G06F 11/30
Метки: автомата, управляющего
...его из транзитных состояний,причем принимается, что на входахподавтомата действует одновременноне более одного входного сигнала.20Правильно функционирующий подавтомат в начальном состоянии вырабатывает выходной сигнал первой группы, после чего приходит входной сигнал, второй группы и переключает подавтомат в состояние, в котором вырабатывается выходной сигнал второй группы, после чего приходит входной сигнал первой группы, переключающий подавтомат в состояние, в котором вырабатывается выходной сигнал первой группы и так далее, причем на выходах подавтомата всегда присутствует один и только один сигнал, а на входах - не более одного сигнала.35Устройство контроля проверяет соответствие группы выходного сигнала группе вызвавшего...
Параллельный сумматор с контролем по четности
Номер патента: 1187168
Опубликовано: 23.10.1985
МПК: G06F 11/10
Метки: контролем, параллельный, сумматор, четности
...в которых контроль организован по четности, аиспользуемые сумматоры формируют разрядные лере- носы параллельным способом. второго, четвертого, седьмого,одиннадцатого и четырнадцатого элементов И группы объединены и подключены к выходу блока контроля выходного переноса, четвертые входы третьего, шестого, восьмого, девятого,двенадцатого и тринадцатого элементовИ группы объединены и подключены квходу переноса сумматора, четвертыевходы пятого и десятого элементов Игруппы объединены и подключены к выходу блока элементов ИЛИ, выходы элементов И группы соединены с соответствующими входами элементов ИЛИ, вы"ход которого соединен с первым входом сумматора по модулю два блокапредварительного формирования четности разрядных сумм, второй и...
Устройство для контроля шин синхронизации
Номер патента: 1187169
Опубликовано: 23.10.1985
МПК: G06F 11/16
Метки: синхронизации, шин
...второго, третьего и четвертого элементов И соединены с информационными входами четвертого, второго, первого и третьего триггеров соответственно, единичные входы первого, второго, третьего и четвертого триггеров объединены и подключены к первому контакту кнопки "Сброс", второй контакт которой подключен к шине единичного потенциала устройства, выходы первого, второго, третьего и четвертого триггеров соединены с первым, вторым, третьим и четвертым входами элемента И-НЕ соответственно, выход которого является выходом ошибки устройства.118169 4 и.2 ЯК Заказ 6551/54 Тираж 709 по Изобретение относится к вычислительной технике и может быть использовано для контроля шин синхронизации контрольно-измерительных систем,для которых важное...
Адаптивное вычислительное устройство
Номер патента: 1187170
Опубликовано: 23.10.1985
Авторы: Авгуль, Макареня, Мищенко, Окулович
МПК: G06F 11/18, H05K 10/00
Метки: адаптивное, вычислительное
...соответственно с управляющими входами триггеров 13-15. Прямые выходы триггеров 13-15 соответственно 22-24 являются и выходами счетчика 5 и соединены соответственно со вторыми входами элементов 3.С приходом на вход 11 единичного импульса в момент установки в исход- ное состояние на выходах 22-24 устанавливается последовательность сигналов 110, тем самым подаются на блок 2 сравнения сигналы первого и второго арифметических блоков. В дальнейшем при приходе сигнала на вход 12 от прямого выхода блока 2 сравнения на выходе элемента И 16 появляется единичный сигнал, на выходе элемента И 17 - нулевой сигнал, на выходе элемента И 18 - нулевой сигнал. Это приводит к Формированию на выходе элемента ИЛИ 19 нулевого сигнала, который не...
Устройство для контроля -разрядных схем сравнения
Номер патента: 1187171
Опубликовано: 23.10.1985
Автор: Пермяков
МПК: G06F 11/26
Метки: разрядных, сравнения, схем
...7,Число А поступает на первую группу входов контролируемой схемы 4 сравнения, число В - на вторую группу входов. Счетчик 2, триггеры 6 и 7, регистр 3 сдвига изменяют свое состояние по заднему фронту тактового импульса. Устройство работает следующимобразом.В исходном состоянии все разрядырегистра 3 сдвига установлены вединичное состояние, а триггеры 6и 7 и счетчик 2 - в нулевое состояниесигналом "Установка" (цепь сигнала11Установка не показана). На четвертом и пятом входах блока 8 анализавыходных сигналов - нулевые уоовни,что соответствует равенству чиселА и В по "единицам". На выходе 9устройства - единичный уровень,сигнализирующий об исправностиконтролируемой схемы 4 сравнения иразрешающий прохождение тактовыхимпульсов через элемент И 1...
Устройство для сопряжения двух электронных вычислительных машин (эвм)
Номер патента: 1187172
Опубликовано: 23.10.1985
Автор: Мильман
МПК: G06F 13/14
Метки: вычислительных, двух, машин, сопряжения, эвм, электронных
...четвер тый выход блока, выходы десятого элемента И и счетчика образуют второй выход блока, выходы первого и четвертого триггеров, девятого элемента И и второго элемента И-ИЛИ образуют первый выход блока, выходы первого триггера и пятого элемента И и первый выход дешифратора образуют третий выход блока, а блок управления шиной первой ЭВИ содержит два элемента И, четыре элемента И-НЕ, два элемента НЕ, формирователь импульса, три триггера и три элемента задержки, причем вход фор" мирователя импульса и первый вход первого элемента И соединены с первым входом блока, входы сброса первого и второго триггеров, первый вход первого элемента И-НЕ, первый и второй входы второго элемента ИНЕ и вход первого элемента задержки образуют второй вход...
Устройство для лексического анализа символьного текста
Номер патента: 1187173
Опубликовано: 23.10.1985
Авторы: Горбачев, Горбачева, Диденко, Торгашев
МПК: G06F 17/27, G06F 9/45
Метки: анализа, лексического, символьного, текста
...Код очередного символа входного ключевого слова одновременно поступает на вход схемы 35сравнения каждого из блоков 7 провер.15ки ключевых слов. Все блоки 7 работают параллельно, так как на каждыйиз них поступают управляющие сигналыс блоков 6 управления подстановкой.Рассмотрим работу одного из блоков 07. После поступления сигнала начальной установки на вход узла 34 памяти его счетчик 44 адреса устанавливается в исходное нулевое состояние,при этом иэ регистров 43 считывается25первый символ эталонного ключевогослова, который поступает на вход схе"мы 35 сравнения (фиг.5). Если кодына входах схемы 35 совпадают, то наее выходе вырабатывается единичныйсигнал (фиг.8,е). В этом случае припоступлении первого синхроимпульсана вход триггера 37 он...
Многоуровневое устройство для коммутации процессоров в многопроцессорной вычислительной системе
Номер патента: 1187174
Опубликовано: 23.10.1985
Авторы: Гвинепадзе, Горбачев, Королев, Мыскин, Страхов, Торгашев
МПК: G06F 15/177
Метки: вычислительной, коммутации, многопроцессорной, многоуровневое, процессоров, системе
...результата, О -логическая операция ИСКЛЮЧАЮЩЕЕ ИЛИ, Л- логическая операция И, + - арифметическая операция "сложение", Х - значение не определено, 0 и 1 - двоичные значения сигналов -- инвер 1Фсное значение сигнала. Используется следующий алгоритм работы вычислительного модуля 1 с модулем 2 коммутации для передачи информации по шинам 21 связи. В случае нехватки собственных ресурсов вычислительный модуль 1 из режима вычислений переходит в режим обмена й формирует пакет с помощью микропрограммы в памяти 66 микропрограмм и арифметико-логического блока 73, и через регистр 69 аккумулятор записывает его в оперативную память 72. Вычислительный модуль 1 источник с помощью микропрограммы устанавливает сигнал на выходе 79 режима на вывод. Он...
Моделирующий элемент вероятностного графа
Номер патента: 1187175
Опубликовано: 23.10.1985
Авторы: Велигурский, Волошаненко, Гуринович, Ляшук, Черняк
МПК: G06F 15/173
Метки: вероятностного, графа, моделирующий, элемент
...вероятностного графа используется для моделирования вершины вероятностного графа, то сигнал может появиться на таком чис- .ле информационных входов иэ и-входовых элементов И 5, И 6, которыесоответствуют числу входящих в вершину ребер, Если моделирующий элемент используется для моделирования ребра вероятностного графа, тосигнал может появиться только на одном входе каждого из п-входовыхэлементов И 5 и И 6,При работе элемента возможныследующие случаи,1) Ни на один из входов элемента не поступило сообщение об отказе, т.е. на всех входах имеем логический "0". Тогда на прямом выходетриггера 1 будет О, на инверсномвыходе триггера 2 - 1, на выходеэлемента И 5 - О, на выходе элемента И 6 - О. Соответственно на первом и втором входах...
Устройство для реализации быстрого преобразования хаара
Номер патента: 1187176
Опубликовано: 23.10.1985
МПК: G06F 17/14
Метки: быстрого, преобразования, реализации, хаара
...9 до полного окончания всегопроцесса преобразования, промежуточные же компоненты размещаются в блоке 8, откуда они подаются на вход 40устройства.Устройство работает следующимобразом.Исследуемые дискретные сигналыс каждым тактом последовательно поступают на вход элемента 2 задержки,являющийся также и входом устройства, С приходом второго сигнала иподачей цз синхронизатора 1 ца управляющий вход сумматора-вычитателя 5 управляющего сигнала осуществляется переключение входов,вычисление разности первых двухкомпонентов и ее последующее размещение в блок 7, при предварительной 55подаче на него сигнала из синхронизатора 1. С приходом третьего сигналг осуществляется переключение входов сумматора-вычитателя 4, который вычисляет сумму первых трех...
Многоканальный многомерный цифровой коррелометр
Номер патента: 1187177
Опубликовано: 23.10.1985
МПК: G06F 17/15
Метки: коррелометр, многоканальный, многомерный, цифровой
...полученная в данномтакте сумма произведений помещается в регистр 17;- добавление "1" в адресный счет.чик 10 (четвертый выход дешифратора 22). На вход второго счетчика 23поступает импульс, свидетельствующий об окончании такта работыкоррелометра. Второй счетчик 23подсчитывает число тактов в пределаходного частного цикла.Коэффициент пересчета второгосчетчика 23 устанавливается равным2 п, где и - число составляющих каж 15дого многомерного процесса х(С),у(с). Через 2 п тактов импульс переноса с выхода второго, счетчика 23устанавливает триггер 19 в "0", второй генератор 20 импульсов прекращает работу и частный цикл заканчивается, Следующий частный цикл начинается после появления на выходепервого генератора 18 импульсовочередного...
Формирователь синхросигналов
Номер патента: 1188722
Опубликовано: 30.10.1985
Авторы: Забуранный, Загребной
МПК: G06F 1/04
Метки: синхросигналов, формирователь
...к шине запроса 3, элемент И-НЕ 41, входы которого подключены к выходу элемента И-НЕ 40, элемент И-НЕ 42, входы которого соединены с выходом элемента И-НЕ 41, 1 К-триггер 43, Я-вход которого подключен к шине запроса 3, С-вход соединен с выходом элемента И-НЕ 42, на входы 1 и К подается уровень 1, а выходы 1 К-триггера 43 являются выходами генератора тактовых импульсов 6 и соедине 10 15 20 25 30 35 40 45 50 55 ны с вторыми (записи и сдвига) вхс гами регистра 7 памяти и сдвигового регистра 1,КС-цепочку генератора 6 составляют резисторы 44 и 45 и конденсатор 46.Регистр 7 памяти содержит восемь триггеров 47 и 48, выходы 49 - 53 которых подключены к выходным шинам 8. Шина запроса 3 подключена к входам сброса сдвигового регистра 1 и...
Устройство для ввода информации
Номер патента: 1188723
Опубликовано: 30.10.1985
Авторы: Винниченко, Ермаков, Зори, Макаров, Хламов
МПК: G06F 3/00
Метки: ввода, информации
...в него всех разрядов цифрового кода. Все разрядные выходы регистра 2 объединены в два групповых выхода. Г 1 ервый групповой выход объединяет семь младших, второй - семь старших разрядов. В результате совпадения сигналов высокого уровня на прямом входе и низкого уровня на инверсном входе элемент И 5 формирует выходной потенциальный сигнал высокого уровня. Фронтом этого сигнала запускается формирователь 6, который вырабатывает импульс положительной полярности длительностью 400 мкс. Импульсный сигнал длительностью 400 мкс подается на управляюгций вход блока 3 элементов И, разрешая прохождение через него сигналов. С восьмиразрядного выхода блока 3 через блок 12 сигналы поступают через выход 18 на групповой восьмиразрядный вход ЭВМ...
Устройство для ввода информации
Номер патента: 1188724
Опубликовано: 30.10.1985
Автор: Лемберский
МПК: G06F 3/02
Метки: ввода, информации
...которого сигнал 0 поступает на вход Ч ключевого элемента 20 и входы 8 и О триггера 35. При этом у элемента 19 вход Х и выход У замкнуты, а у элемента 20 разомкнуты, и конденсатор 24 заряжается по цепи: +Ег, - элементы 19 и 22. При достижении на конденсаторе 24 напряжения порогового уровня отпирания элемента 25 на его выходе появляется сигнал 1, поступающий на вход старшего разряда дешифратора 5. На выходе триггера 35 по переднему фронту сигналов тактовой частоты 1 устанавливается сигнал 0, разрешаюгций прохождение сигналов тактовой частоты 1 от генератора 7 через элемент 34 ИЛИ-НЕ формирователя 8 на вход С счетчика 4. Выходы счетчика подключены к входам младших разрядов дешифратора 5 и блока 9 индикации, последний отображает...
Клавиатура
Номер патента: 1188725
Опубликовано: 30.10.1985
Авторы: Милославов, Николаев, Соловков
МПК: G06F 3/023
Метки: клавиатура
...ее плоскости, и соединяющим его концы несквозным пазом 9, проходящим с внутренней стороны 10 панели 1. Каждый сквозной паз 8 состоит из трех отрезков, первый отрезок 11 сквозного паза 8 проходит по биссектрисе угла, образованного пересечением каналов строки 2 и столбца 3, второй 12 и третий 13 отрезки сквозного паза 8, примыкающие к первому 11, параллельны соответственно каналам строки 2- и столбца 3. На неподвижной части 10 панели 1 с ее внутренней стороны 10 между переключающими подвижными элементами 4 перпендикулярно первым отрезкам 11 сквозных пазов 8 выполнены ребра 14 соединяющие панель 1 с жестким основанием 7. На мембране 6 над подвижными элементами 4 панели 1 маркируются области приложения усилия 15.Устройство...
Устройство для отображения переходного процесса на экране элт
Номер патента: 1188726
Опубликовано: 30.10.1985
Авторы: Збарский, Попов, Птаховский, Степанов
МПК: G06F 3/153
Метки: отображения, переходного, процесса, экране, элт
...компаратора 6, второй вход через элемент 9 задержки к выходу второго компаратора 5, а выход - 40 к второму входу триггера 1. Входы цифроаналоговых преобразователей 10 и 11 являются входами устройства. Входы интеграторов 12 и 13 подключены к выходам преобразователей 16 и 11, Коммутатор 1445 первым и третьим входами подключен к выходам соответственно первого и второго дополнительных интеграторов 2 и 3, пятый вход подключен к второму выходу триггера 1, шестой вход является входом устройства 22, второй и четвертый входы комму татора 14 подключены соответственно к выходам интеграторов 12 и 13, первый и второй выходы коммутатора подключены соответственно к усилителям 15 и 16 отклонения, а третий выход - к видеоусилителю 19. Усилители 15...
Блок синхронизации для устройства отображения информации
Номер патента: 1188727
Опубликовано: 30.10.1985
Автор: Голубчик
МПК: G06F 3/153
Метки: блок, информации, отображения, синхронизации, устройства
...счетчиков типа К 155 ИЕ 7. Если делитель 10 считает счетные суммируемые единицы, то на его входы параллельного занесения информации следует подавать дополнительный код коэффициента деления, еслиделитель считает счетные вычитаемые единицы - прямой код минус единица коэффициента деления. Импульс занесения кода с шины 18 в делитель 10 формируется каждый раз по переполнению делителя 1 О и поступает на шину 35 сигнала параллельного занесения через элемент ИЛИ 5. Счетчик 12 считает импульсы переполнения (переноса), поступающйе на его вход 39 с выхода делителя 10. Код, накопленный на счетчике 12, в интервале времени Т между фронтами двух соседних кадровых синхроимпульсов равен частному К от деления числа тактовых импульсов с выхода...
Устройство для реализации булевых функций
Номер патента: 1188728
Опубликовано: 30.10.1985
МПК: G06F 7/00
Метки: булевых, реализации, функций
...и вторым выходами блока управления соответственно.Изобретение относится к вычислительной технике и микроэлектронике и предназначено для реализации булевых функций.Цель изобретения - упрощение устройства.5На фиг, 1 изображена структурная схема устройства для реализации булевых функций; на фиг. 2 - схема блока управления.Устройство (фиг. 1) содержит информационные входы 1, первый 2 и второй 3 регистры, генератор 4 синхроимпульсов, установочный вход 5, сумматор 6, элемент И 7, счетчик 8, элемент И - НЕ 9, элемент НЕ 10, кольцевые регистры 1111 т (гп - число реализуемых функций), элементы И 12121 вход 13 запуска, блок 14 управления и выходы 15.Блок 14 управления состоит из элемента И 16 и триггера 17.В кольцевые регистры 11 11, запи...