G06F — Обработка цифровых данных с помощью электрических устройств
Цифровое устройство для вычисления обратной величины
Номер патента: 1171783
Опубликовано: 07.08.1985
Авторы: Горбенко, Лобанов, Раздобреев, Тимофеев
МПК: G06F 7/52
Метки: величины, вычисления, обратной, цифровое
...соединены с первым входом блока нормализации, второй вход которого соединен с входами 01-1) разрядов входного регистра мантиссы, вход 11 -го младшего разряда которого соединен с третьим входом блока нормализации, прямой выход старшего разряда входного регистра мантиссы соединен с вторыми входа,ми элементов И 01+1)-ой группы, а инверсный выход старшего разряда - с . вторыми входами элементов И (и+2)-ой группы, первый выход блока нормализации соединен с выходом выходного регистра мантиссы, информационные входы которого соединены с выходами элементов ИЛИ второй группы, 1 -е входы -ых элементов ИЛИ которой соединены соответственно с выходами-ых элементов И 1-ой группы, первые входы которых соединены с выходами 1 -го разряда входного...
Умножитель
Номер патента: 1171784
Опубликовано: 07.08.1985
Авторы: Джирквелишвили, Евдокимов, Пивен, Плющ, Реутов
МПК: G06F 7/52
Метки: умножитель
...с выхода которого результат 00 поступает насхему 26 сравнения. На вход 38 поступает абсолютная величина х=2, которая подается на схему 29 сравнения, а также на вход сумматора 5. На вход 39 поступает абсолютная величина у=З, которая подается на схему 28 сравнения, а также на вход сумматора 5, с выхода которого результат 2+3=5 поДается на схему 27 сравнения.После этого схемы 26-29 сравнения вырабатывают сигналы "Больше", которые откроют коммутаторы 10-14 и 16 для поступления импульсов на суммирующие входы реверсивных счетчиков 18-22 и 24 и на. коммутаторы 15 и 17 для поступления импульсов на вычитающие входы реверсивных счетчиков 23 и 25, где насчитываются дополнения. Одновременно снимается сброс со всех делителей частоты и импульсы из...
Устройство для вычисления тригонометрических функций
Номер патента: 1171785
Опубликовано: 07.08.1985
Авторы: Лобанов, Парамонов, Пучков, Тимофеев
МПК: G06F 7/548
Метки: вычисления, тригонометрических, функций
...31 - 3.3,сдвиговый регистр 4, блок 5 анализаи блок б управления.Блок анализа содержит регистр 7,вычитатель 8, триггер 9, группы элементов ИЛИ 10.1 - 102, элементы И11.1 - 12, элемент НЕ 12, группуэлементов И 13, группы элементов И14.1 - 14.2, элемент ИЛИ-НЕ 15 и элемент ИЛИ 16,Матричный умножитель содержит элементы И 17 и сумматоры 18.Блок управления содержит триггеры19.1 - 19.5, элементы И 20.1 - 20.9,элементы ИЛИ 21.1 - 21.4 и элементыНЕ 22,1 - 22.3,З .11 П 78 4Устройство позволяет одновременно блока 5 анализа выдается, сигнал в вычислить прямые тригонометрические блок б управления и по сигналу, выдафункции я 1 п В и соя д или обратные ваемому с третьего выхода последнего, агсяпх и агссоях, поступающему на управляющий вход блоДля их...
Устройство для возведения в степень
Номер патента: 1171786
Опубликовано: 07.08.1985
Авторы: Беспалов, Глинкин, Муромцев, Якунина
МПК: G06F 7/552
Метки: возведения, степень
...ИСКЛЮЧАЮЩЕЕ ИЛИ 7"10, элемент И 11, вычитающий счетчик 12, регистр 13 основания, регистр 14 показателя, группуэлементов ИЛИ 15, вход 17 пуска уст"ройства, вход 18 тактовых импульсов,группу элементов И 19.Устройство работает следующим об Оразом.В исходном состоянии устройства,счетчики 1, 2, 3 и 12 обнулены.Триггеры 5 и б находятся в единичных состояниях. На входе элемента И 2511 находится сигнал запрета. Параллельным переносом в реверсивный 1 ивычитающий 12 счетчики из регистра13 основания вводится число, равноеоснованию степени, а в счетчик 3 - числоЗОсоответствующее показателюстепени минус единица,из регистра 14 показателя.Сигналом на входе пуска 17 триггер 6 переводится в нулевое состояние и на вход элемента И 11 поступает сигнал...
Матричное устройство для возведения в квадрат и извлечения квадратного корня
Номер патента: 1171787
Опубликовано: 07.08.1985
Автор: Волощенко
МПК: G06F 7/552
Метки: возведения, извлечения, квадрат, квадратного, корня, матричное
...9 задания режима работы устрой"ства, вход 10 логического нуля устройства, вход 1 логической единицы устройства.Управляющая ячейка устройства содержит первый 12 и второй 13 селекторы, элемент НЕ 14, входы 15 - 17, выходы 18 - 20.Суммирующая ячейка устройства содержит сумматор 21, селектор 22, входы 23 - 26, выходы 27 - 30.(что для некоторого 1равно аа. 01),25Для вычисления квадрата числа тре-буется определить сумму И слагаемых.Причем первое слагаемое равно а,2 2,а все последующие равны либо нулюдля а, = О, либо коду В, сдвинутому на соответствующее чйсло разрядов.Операция извлечения квадратногокорня в устройстве выполняется поизвестному алгоритму с восстановлением остатка, который можно сформулировать из выражения (1)....
Устройство для возведения в степень
Номер патента: 1171788
Опубликовано: 07.08.1985
МПК: G06F 7/552
Метки: возведения, степень
...как дробную ча:ть С, тогда знак з 1 пР порядка результата, порядок Р 2 и мантисса ю 2 резулыата определяются выражениями51 р Р = 51 о Р О+ 51 о пх 1 и = саню, если з 1 п Р:0;1-Ао, если з 1 п Р =1; Числа х инормализованы, не равны нулю и мантисса гпположительная (для отрицательных внет действительного значения ЕЮ%2 т. В блоках 1 2 и 13 памя 20 ти (логарифма) хранятся значения логариф. мов нормализованных чисел и выбираются соот- ВЕтСтВЕННО ЗНаЧЕНИЯВ 2 т Хо 2 тп И Ро 1, м (эти блоки памяти взаимозаменяемы), а в блоках 21 и 19 памяти (экспонен; ты) хранятся значения экспоненты и выбира. ются соответственно значения ехр 2 А и ехр 20 (эти блоки также взаимозаменяемы).Знаки з 1 пРх и зп Рэ порядков Ри Ру подаются соответственно на вход 34...
Цифровой интегратор
Номер патента: 1171789
Опубликовано: 07.08.1985
Авторы: Гузик, Криворучко
МПК: G06F 7/64
Метки: интегратор, цифровой
...второй вход блока подключен к первому входу первого элемента И, третий вход блока соединен с вторым входом второгоэлемента И, четвертый вход блока сое"1171789 динен с первым входом одиннадцатогоэлемента И, первый вход третьегоэлемента И и первый вход пятого элемента И соединены с пятым входом блока, шестой вход блока соединен свторым входом четвертого элемента Ии первым входом шестого элемента И,седьмой вход блока соединен с первымвходом двенадцатого элемента И, восьмой вход блока соединен с вторымивходами третьего, пятого и шестого Изобретение относится к области вычислительной техники и предназначено для использования в циФровых интегрирующих структурах (ЦИС).Целью изобретения является повы 5 шение надежности интегратора путем...
Устройство управления
Номер патента: 1171790
Опубликовано: 07.08.1985
МПК: G06F 9/22
...с девя тым выходом блока управления, инверсный выход третьего триггера через третий элемент задержки подключен к входу установки в "0" третьего триггера, прямой выход которо.го подключен к одиннадцатому выходу и сое.динен с вторым выходом блока управления, второй вход и выход второго элемента ИЛИ подключены соответственно к выходу девято.го элемента И и к пятнадцатому выходу блока управления, выхол первого триггера подключен к десятому выходу блока управления. коммутатор 10 адреса, коммутатор 11, блок 12 памяти, блок 3 управления, который включает в себя блок 14 сопряжения с источником данных (БСИД), блок 15 сопряжения с индикатором (БСИ), формирователь 16 сигналов управления (ФСУ) и генератор 17 так. товых импульсов,Составные части...
Устройство для распределения задач между процессорами
Номер патента: 1171791
Опубликовано: 07.08.1985
Авторы: Карловский, Костюченко, Матов, Прохоров
МПК: G06F 9/50
Метки: задач, между, процессорами, распределения
...- количество потребных для ее решения процессоров в позиционном коде. Так как на управляющих входах регистров 3 хранения действуют единичные сигналы с выходов соответствующих элементов И, то информация о задачах последовательно переписывается с регистра на регистр, Первая задача, поступающая в устройство для распределения, записывается в последний регистр 3 хранения, предпоследняя - в первый регистр хранения, а последняя остается на первой и второй группах информационных входов 1 и 2 устройства.Первая задача, поступающая на распределение по процессорам, записывается в последний регистр 3 хранения группы, на первой группе выходов которого выделяется номер задачи, а на второй - количество потребных для ее решения процессоров.Код номера...
Многоканальное устройство приоритета
Номер патента: 1171792
Опубликовано: 07.08.1985
Автор: Попов
МПК: G06F 9/50
Метки: многоканальное, приоритета
...импульсов, триггер 18, элемент ИЛИ 19,вход 20 запуска устройства, ответный вход21 устройства, группу информационный входов22 устройства, выходы 23 устройства, группыкодовых входов 24 и 25 устройства,Исходное состояние устройства характеризуется тем, что регистры 2, б и 10 и триггер18 установлены в состояние "0" (не показа.но) . 25В регистры 10. и 6 принимаются приоритетные кодь длл абонентов, Приоритетные кодызапросов в различных каналах могут быть одинаковымн. В регистры 2 каналов поступаютзапросы от абонентов,Цикл работы устройства начинается по сиг налу "Пуск", поступающему по входу 20 че. рез элемент ИЛИ 19 на установочные входы в "1" счетчика 13, триггера 18 и первый вход элемента И 14, При этом все разряды35 счетчика 13...
Устройство переменного приоритета
Номер патента: 1171793
Опубликовано: 07.08.1985
Автор: Скоклюк
МПК: G06F 9/50
Метки: переменного, приоритета
...приоритета, груп рпу запросных входов 13, выход 14идентификации адреса самого устройства, группу выходов 15 адреса действующего приоритета, группу выходов16 идентификации адреса действующего приоритета, тактовый вход 17 ивход 18 установки нуля, Сдвиговыйрегистр позволяет производить непосредственную перезапись единицы с информационного входа или выхода в первый, следующий за ним разряд, записьв который разрешена.Устройство работает следующим образом.Сигналы запросов на обслуживаниепоступают на входы 13 устройства исогласно их приоритетам фиксируютсяв соответствующих разрядах регистра 2 запросов, поступая при этом наинформационные входы промежуточногорегистра 3. Если запрос на выходе регистра 4 отсутствует, то на выходе 14устройства...
Устройство для запуска логического анализатора
Номер патента: 1171794
Опубликовано: 07.08.1985
Авторы: Алексеев, Добровинский, Пильв, Тынсон
МПК: G06F 17/00
Метки: анализатора, запуска, логического
...2 Фиксации распознавания, блока 3 цифровой задержки, блока 4 синхронизации, .триггера 5 подготов ки, узла б сброса триггера подготовки, элемента 7 типа 2 И-ИЛИ, переключателя 8 режимов запуска, входов 9 данных, входа 10 внешнего синхросигнала, входа 11 сигнала подго товки, выхода 12 сигнала запуска по коду, выхода 13 сигнала задержанного запуска, входов 14 внутренних синхросигналов логического анализатора, входов 15 и 16 соответственно ЗО потенциалов Логический нуль" и "Логическая единица", входов 17 сигналов установки цифровой задержки, выходов 18 кодовых разрядов цифровой задержки.Устройство работает следующим образом.При отключенной или включенной, но установленной в "О" цифровой за - держке независимо от положения переключателя 8...
Устройство для контроля интегральных схем
Номер патента: 1171795
Опубликовано: 07.08.1985
Автор: Гаврилов
МПК: G01R 31/28, G06F 11/30
Метки: интегральных, схем
...через элемент И 14 сгенератора 4 тактовых импульсов на 4 Осчетчик 13. 795 4В режиме функциональных испытаний блок 34 ключей управляется признаком входа, подаваемым на инвертор 41. Запрет входа соответствует единице на входе инвертора 41, т.е. "нулям" на входах элементов И 35 и 36. Разрешение входных воздействий осуществляется подачей нуля на инвертор 41 запрещая прохождение строба на соответствующий канал многоканального компаратора 3.При этом на элементы И 35 и 36 поступает разрешение единицей с инвертора 41 через элемент ИЛИ 37. Ключи 39 и 40 находятся в этом случае в противоположных состояниях. Ключ 39 открыт единицей с элемента И 35, а ключ 40 эакрьгг нулем с элемента И 36, так как инвертор 38 инвертирует единицу с выхода элемента И...
Сигнатурный анализатор
Номер патента: 1171796
Опубликовано: 07.08.1985
Автор: Иванов
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб д. 4/5 Филиал ППП "Патент", г, Ужгород, ул. Проектная, 4 1 1171Изобретение относится к вычислительной технике и может быть использовано в системах диагностирования цифровых обЪектов.Целью изобретения является упрощение конструкции сигнатурного анализатора.На чертеже представлена схема сигиатурного анализатора.Устрсф 1 ство седержит информацион О ный 1 и синхронизирующии 2 входы, шифратор 3, сумматоры 4. и 4 по мо" дулю два, регистры ф 5 и 5 сдвига.Анализатор работает следующим образом. 15В исходном состоянии в регистре 5 записан код 00000000 (цепи установки в исходное состояние условно не показаны), Поступающую на вход 1 ана"...
Сигнатурный анализатор
Номер патента: 1171797
Опубликовано: 07.08.1985
Авторы: Горохов, Николаев, Храпко
МПК: G06F 11/16
Метки: анализатор, сигнатурный
...формирователя одиночных импульсов, выход второго блокасравнения подключен к единичному входутретьего триггера, выход которогосоединен с вторым входом второго элемента И, выход которого подключен квходу вычитания второго счетчика,информационный вход и вход сбросапервого разряда второго формирователясигнатур и нход установки в единицупервого разряда формирователя сигнатур соединеныс шинойлогического нуля,при одиночных ошибках в последовательности длины Б ( 2 - 1 (где К - числоКразрядов регистра), поступающей на свертку в регистр с обратными связями через схему суммирования по модулю два, образующий предельный многочлен, сигнатура (свертка) несет в себе диагностическую информацию о месте ошибки в последовательности, Учиты" вая, что...
Устройство для формирования тестовой последовательности
Номер патента: 1171798
Опубликовано: 07.08.1985
Автор: Артюшенко
МПК: G06F 11/22
Метки: последовательности, тестовой, формирования
...состояния "1". в состояние "О", после чего формирователь 37 сигнала прекращает выработку импульсных сигналов до того момента, как второй импульс-. ный сигнал с его выхода достигнет входа формирователя 36 сигнала. Значение "0" с выхода триггера 3.1 через элемент И 50 поступает на линию 60, вызывая снятие сигнала "Задержка вьдачи". Таким образом, состояние "1" триггера 31 используется для выработки сигнала "Вьдача слова" не" посредственно после приема в блок 5 буферных регистров (д+1)-го слова, если оно не могло быть вьдано немедленно на выходы этого блока из-за его отсутствия.в этом блоке. к моменту поступления сигнала "Время истекло.", соответствующего -му слову тестового массива. В .остальном выполнении действий в связи с...
Устройство для прерывания при отладке программ
Номер патента: 1171799
Опубликовано: 07.08.1985
МПК: G06F 9/48
Метки: отладке, прерывания, программ
...ОЗУ ЭВМ сопровождается управляющим потенциалом, который поступает из процессора через первый управляющий вход 26 уст. ройства на второй вход элемента И 12, напервый вход которого поступает положительный потенциал с первого выхода управляющего регистра 7, С выхода второго элемента И 12 положительный потенциал через второй элемент ИЛИ 11 поступает на управляющий вход третьего блока 9 сравнения, тем самым разрешается сравнение информации, набранной на третьем регистре 8, с содержимым регистра 35 адреса 1171799 4записи,входящего в состав ЭВМ.Содер"жимое регистра 35 адреса записи че"резпервую группу элементов И 15 иИЛИ 23 поступает на второй информационный вход третьего блока 9 сравнения. При совпадении содержимого н- третьего регистра 8 с...
Устройство для ввода информации
Номер патента: 1171800
Опубликовано: 07.08.1985
МПК: G06F 13/00
Метки: ввода, информации
...же, как и в известных.По сигналам ручного управления, поступающим с входа 39 устройства на вход шифратора 4, в последнем . осуществляется их потетрадная шифрация, результат которой передается на входы блоков 11 и 13 элементов . ИЛИ, с выходов которых при наличии 15 разрешающих потенциалов с выходов элементов ИЛИ 21 и 22 осуществляется запись в регистры 2 и 3 старших или младших разрядов соответственно. Содержимое регистров 2 и 3 поступает 20 на сумматор 35, на инвертированном выходе которого формируется значение контрольного разряда регистров 2 и 3. Значение контрольного разряда с выхода сумматора 35 подается на вход эле мента И 17, с выхода которого при наличии разрешающего потенциала с инвертированного выхода усилителя 33 через элемент...
Устройство управления обращением к памяти
Номер патента: 1171801
Опубликовано: 07.08.1985
МПК: G06F 13/00
Метки: обращением, памяти
...высокий потенциал, который является сигналом обращения к памяти, а ца втором входе элемента И 6 устанавливается низкий потенциал, запрещающий обработку запроса на обра. щение к памяти от второй вычислительной машины. На выходе 30 устройства также устанавливается высокий потенциал, который используется для управления коммутатором, обеспечивающим подключение к памяти адресных и числовых шин от первой вычислительной машыны. В таком состоянии устройство находится до момента появления на входе 18 сигнала сопровождения из памяти в виде импупьса положительной поляр- . ности, который свидетельствует о том, что сигнал обращения к памяти принят и вычислительная машина может снять запрос на обращение к памяти, При появлении сигнала...
Многоканальное устройство для подключения абонентов к общей магистрали
Номер патента: 1171802
Опубликовано: 07.08.1985
Автор: Нагорнов
МПК: G06F 13/00
Метки: абонентов, магистрали, многоканальное, общей, подключения
...с ЭВМ.Целью изобретения является сокра щение объема оборудования устройства.На фиг. 1 представлена блок-схема многоканального устройства; на фиг. 2 - функциональная схема уз О ля выборки. Многоканальное устройство содержит (фиг.1) блок 1 согласования уровней и блоки 2 подключения абонен та, усилитель"передатчик 3 и усилитель-приемник 4 кода адреса, схему 5 сравнения кода адреса, первые усилители-передатчики 6 и усилители- приемники 7 сигналов выборки, вторые20 усилители-передатчики 8 и усилители- приемники 9 сигналов выборки, усилитель-приемник 10 сигнала логического подключения абонентов и усилители-передатчики 11 сигнала логичес- , 25 кого подключения абонента, узлы 12 вы- борки, адресный вход 13 устройства,адресные входы 14 и...
Устройство для моделирования графов
Номер патента: 1171803
Опубликовано: 07.08.1985
Авторы: Васильев, Гудыменко, Кузьмук, Праховник, Холявенко
МПК: G06F 15/173
Метки: графов, моделирования
...задач за счетформирования сетей Петри.На фиг, 1 представлена схема устройства для моделирования графов,"на фиг. 2 " схема первого блока памяти; на Фиг. 3 - схема блока сравнения; на фиг, 4 - пример моделируемой сети Петри, иллюстрирующий рабо-ту устройства,Устройство (Фиг.1) состоит из датчика 1 случайных чисел, счетчика 2, .,блока 3 моделей вершин, первого дешифратора 4, группы счетчиков 5, первого блока 6 памятЪ, четырехфазного генератора 7 тактовых импульсов блока 8 сравнения, регистра 9, блока 10 индикации, коммутатора 11, блока 12 элементов ИЛИ, первого шифратора 13 и второго шифратора 14, одновибратора 15, второго блока 16 памяти, группы регистров,17, регистра 18, шифратора 19, второго дешифратора 20, второго элемента И-ИЛИ 21Блок...
Цифровой формирователь спектра
Номер патента: 1171804
Опубликовано: 07.08.1985
МПК: G06F 1/02, G06F 17/14
Метки: спектра, формирователь, цифровой
...в порядке возрастанияиндексов 1 с,Запись величин Е(К, 2) разностейпар весовых коэффициентов цифровогофильтра осуществляется в нечетныеячейки памяти 4 блока памяти коэффициентов на тактах режима записикоэффициентов с (Н + 2)-го по(2 М + 1)-ый такт в порядке возраста"ния индексов К,На (2 И + 1)-ом такте режима записи сигнал, появляющийся на (В + 1)-омвыходе адресного счетчика 15 блока3 управления, переводит синхронизатор 14 в режим генерирования случайного процесса,прифэтом подключаетсявнутренний генератор тактовых импульсов синхронизатора 14, а к первому адресному разряду входа блока4 памяти коэффициентов подключаетсячерез мультиплексор 19 блока 3 уп 20 25 30 40 45 50 55 равления выход блока 11 оперстивной памяти.В режиме...
Коррелометр для случайных импульсных сигналов
Номер патента: 1171805
Опубликовано: 07.08.1985
Авторы: Заремба, Рольщиков, Солдатов
МПК: G06F 17/15
Метки: импульсных, коррелометр, сигналов, случайных
...импульсами. Этот интервал измеряется в блоке 2 и число, соответствующее измерению временных интервалов, заносится в блок 3 памяти. Это число служит адресом того канала блока 4 накопления, куда необходимо добавить единицу. Одновременно, по окончании интервала, происходит изменение на единицу состояния счетчика 5. Изменяется коэффициент пересчета управляемого делителя 1 частоты. При этом на вход блока 2 измерения временных интервалов попадает интервал времени, равный сумме двух интервалов между тремя соседними импульсами. По новому адресу опять дополняется единица в блоке 4 накопления. Вновь сформированный интервал опять же изменяет на единицу состояние счетчика 5 и следующим измеряется интервал времени между четырьмя импульсами. При...
Коррелометр
Номер патента: 1171806
Опубликовано: 07.08.1985
Авторы: Абрамович, Оплачко, Тукмачев, Угаров, Фролов, Якимович
МПК: G06F 17/15
Метки: коррелометр
...выходами второго и четвертого (третьего и пятого) блоков памяти. Коррелометр работает следующим обраДля обнаружения в случайном сигналеХ опорных частотно-модулированных сигналов вида 1= з 1 п 2 Т(Р 1+ 1( ) длительностью Т в коррелометре определяются оценки взаимной корреляционной функции Кгу (г); С =Т/Я; И = 2", г = 0,1,2,В предлагаемом коррелометре длительность опорного сигнала Т, частота съема ординат корреляционной функции 1/ и частота 1, следования импульсов с выхода генератора 11 импульсов равны аналогич ным параметрам известного коррелометра, а центральная частота Г входных сигналов в четыре раза выше. Для сохранения количества отсчетов в периодах сигналов Х и У частота их дискретизации 1, = 1/Л = 1/2"в четыре раза выше данной...
Устройство для интерполяции
Номер патента: 1171807
Опубликовано: 07.08.1985
Авторы: Анисимов, Крайников, Курдиков, Смолов
МПК: G06F 17/17
Метки: интерполяции
...(и-раз рядность аргумента) первой и второй групп соединены с выходами соответственно с первого по (п)-й тех же групп. к - постоянный шаг размещения узловых точек по оси У,0 ( р1 - переменная, определяющая положение аргумента Х в пределах шага квантования;0 (Ч :,1 - переменная, определяющая положение аргумента у в пределах шага квантования;х, - ближайшее значение узловой точки по оси Х, меньшее аргумента Х;у -ближайшее значение узловой точки по оси У, меньшее аргумента у.В устройстве для интерполяции Х, и У представляют собой значения старших раз. рядов аргументов Х и Ус, заносимые на счетчики 1 и 2 соответственно, Коды, считываемые с этих счетчиков, выступают в роли адреса блока 5 памяти, адресное слово которого формируется путем...
Диагностическое устройство
Номер патента: 1171808
Опубликовано: 07.08.1985
Авторы: Кичатов, Ксенз, Онышко, Сакович
МПК: G06F 11/07, G07C 11/00
Метки: диагностическое
...поиска с помощью переключателей первой группы формируются связи между логическими блоками к первым входам логических блоков 1, образующих контрольные входы устройства, подключаются контролируемые точки обьекта диагностирования с учетом порядка проведения проверок. Если проверяемая точка, подключенная к первому входу 1-го логического блока, является конечной в программе поиска, то первый и второй выходыэтого логического блока через 2 1-й и 2 1+1-й переключатели первой группы соединяются со строками координатной матрицы, С помощью переключателей второй группы к этим строкам подключаются индикаторы. Выходы логических блоков, к первым входам которых подключены промежуточные контролируемые точки, через переключатели первой группы...
Устройство для диагностирования многоканальных резервированных систем
Номер патента: 1172096
Опубликовано: 07.08.1985
МПК: G06F 11/20
Метки: диагностирования, многоканальных, резервированных, систем
...блоков совпадения, управляющий вход 11 регистра 5 входные 1 -разрядные шины 12 от и каналов, вход 13 устройства от генератора импульсов, выходы 14 и 15 устройства.Мультиплексор 9 содержит инвертор 16, элементы И 17, элемент ИЛИ 18, 50 вход 19, соединенный с выходом переноса одноименного триггера 1, вход 20, соединенный с выходом 14 одноименного разряда регистра 5, вход 21, соединенный с счетным входом одноименного триггера 1 и выход 22.Блок 2 совпадения содержит элементы И 23, элемент ИЛИ 24, элемент. Устройство работает следукщим образом,Пусть.в исходном состоянии триггеры 1 обнулены, регистр 5 сброшен. На Ь входных-разрядных шин 12 поданы коды от Ь каналов, подлежащих диагностированию. При этом на первые входы каждого блока 2...
Микропроцессорная система
Номер патента: 1172455
Опубликовано: 07.08.1985
Авторы: Аттила, Геза, Дьердь, Дьюла, Иван, Иштванне, Лайош, Ласло, Силард, Эндре
МПК: G06F 15/00
Метки: микропроцессорная
...ПОЛуЧя б:1 рыцаря ЭтОМуЭ:тти 11 аЛЬНО. ВРЕМЯ ПРГ Эяа И РаЗМЕШЕ -НЧЕ ИнфГ 1 ЦИИ В :11 тгтИНаЮ 1 ЦЕМ .ЧСТ 01,. Рагр:1 мь 1, ВЬН 1 оляенпые для. э ;: Ьх си: г;., мо 1 г быть исполь.О 111: Г 1 т 1;Е;: 1 га 1 ой СИ,.ТЕ 11 Ь 1,1 ттр,т О Г О, С И . Т Е МД Ст т Г С К З Е З П аг. тил ноРо Граь 1 м 1 ра вани, чО псз ни" Ж 1 т, т Г т, тт,э З1 рт 1,1 :а фи,изобраьстн,. блок-схем,прс.ч ,1 ае 1 с 1 й 1,рапр 01 етеьъ,: на фнг, 2 - схематМИР ВТЕЛЯ С 11111 О 1на фи 1, ; схема нОроеля; т. н: ов Чтени - з.:ис-а;,1 . одержит мт 1 кропроцессор 1, Зо залами пас:ее 1 с тр ой с "в о 2.нерифегий- О:. туат 1 тто 11 СТ 11 О 3, 1 ЕрнЬГП 1 и ВТОРСй 5 фар миро натгт и сигнало 11 ЧттНие за лись адрссный Бьход б миктрапрацес - соРа, информационный вход-выход 735...
Генератор чисел
Номер патента: 1173402
Опубликовано: 15.08.1985
МПК: G06F 1/02
...разряда, инверсный выходпервого триггера и-го разряда подключен к второму входу элемента Ипервого разряда.1173402 Составитель В.БайковТехред О.Неце Корректор Л.Пилипенко Редактор Е.Копча Подписное Заказ 5054/48 Тираж 710ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5 Филиал ППП "Патент", г,ужгород, ул.Проектная, 4 Изобретение относится к автоматикеи вычислительной технике и можетбыть использовано в устройствах формирования числовых последовательностей с изменяемыми свойствами, в 5частности для формирования последовательностей.адресов в устройствах быстрого,преабразованйя Фурье.Цель изобретения - расширение функциональных возможностей генератораза счет циклической...
Устройство для ввода информации
Номер патента: 1173403
Опубликовано: 15.08.1985
Авторы: Антокольский, Зайцев, Шкалова
МПК: G06F 3/02
Метки: ввода, информации
...разрешает работу генератора импульсов изапрещает выдачу информации на выходыблока 3, Счетчик 2 переключается импульсами "генератора 1, а на выходахдешифратора 4 появляются сигналы, которые осуществляют поочередной опросстрок матрицы 5 элементов коммутации.При нажатии на какую-либо клавишупроисходит подключение определеннойстарки матрицы 5 к ее определенномустолбцу, и во время опроса этой строки на выходе формирователя 6 появляется сигнал; который проходитна информационный выход коммутатора 9 и уста навливает второй счетчик 8 в нулевоесостояние. После этого импульсы свыхода генератора 1 через элементИ 7 начинают поступать на счетныйвход счетчика 8, Счетчики 2 и 8 синхронно изменяют свои состояния, причем на выходах дешифратора 4...