G06F — Обработка цифровых данных с помощью электрических устройств
Устройство динамического приоритета
Номер патента: 1062706
Опубликовано: 23.12.1983
Авторы: Кон, Кулагина, Матушкин, Южаков
МПК: G06F 11/07, G06F 7/06, G06F 9/50 ...
Метки: динамического, приоритета
...элемента И треть,ей группы 3, причем каждый выходэлемента И третьей группы 3 подключен к входу одноименного элемента НЕвторой группы 7, причем выход каждого элемента НЕ второй группы 7подключен к второму и третьему входам элементов И, кроме одноименного,третьей группы 3, одноименномувыходу группы 15 выходов устройства и к второму входу одноименногоэлемента ИЛИ группы 8. К первому входу элементов ИЛИ первой группы 8подключены выходы одноименных элементов И первой группы 1, а выходыэлементов ИЛИ первой группы 8 соединены с первым и вторым входамиэлементов И, кроме одноименных, второй группы 2, первые входы элементов И четвертой группы 4 соединеныс одноименными входами группы входов устройства 14, второй и третийвходы элементов И...
Устройство для мажоритарного выбора асинхронных сигналов
Номер патента: 1062707
Опубликовано: 23.12.1983
МПК: G06F 11/18
Метки: асинхронных, выбора, мажоритарного, сигналов
...Изобретение относится к вычислительной технике и может быть применено при построении цифровых вычислительных машин повьзаенной надежности,Известно, устройство, содержащееэлементы И, ныходы которых соединены с соответствующими входами элемента ИЛИ-НЕ, а перные входы - систочниками входных сигналов, триггеры и элемент задержки, вход которого соединен с выходом элемента ИЛИ-НЕ выход - с первыми входамитриггеров, выходы. которых соединеныс вторыми входами соответствующихэлементов И, вторые входы второгои третьего триггеров соединены спервым источником входных сигналов,первого и шестого триггеров - свторым источником входных сигналов,четвертого и пятого триггеров - стретьим источником входных сигналов 1 .Недостатком устройства являетсяего...
Устройство для отладки программ
Номер патента: 1062708
Опубликовано: 23.12.1983
Авторы: Галкин, Глущенко, Жабеев, Королькевич, Минский, Шавловский
МПК: G06F 11/22
...также содержит управляющий выход 20, второй 21 и первый 22 инФормационные выходы устройства, информационный вход 23, управляющий вход 24 команд и управляющий вход 25 считывания.Первый 1 и второй 2 блоки памяти магазинного типа обеспечивают последовательное запоминание в каждом по И-блоков информации о выполняемых ЭВМ командах отлаживаемой программы. Переадресация может происходить с помощью реверсивного счетчика в каждом блоке памяти или посредством задержанного сигнала "Запись", поступающего с коммутаторов б .и 9Счетчик 4 записей имеет разрядность, равную емкости каждого 1 и 2 блоков памяти, и с помощью триггера 5 управляет коммутаторами б и 9, разрешая прохождение сигнала "Запись",через коммутатор б, а сигнала "Считывание" - через...
Устройство для контроля микропрограмм
Номер патента: 1062709
Опубликовано: 23.12.1983
Авторы: Козий, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/22
Метки: микропрограмм
...соответствующих триггеров группы состояния ресурсов, нулевой выход каждого триггера группы состояния ресурсов соединен .с вторыми входами.соответствующих элементов И второй группы, единичный выход каждого триггера группы состояния ресурсов соединен с первым входом соответствующего элемента И третьей группы группавыходов занятия ресурсов блока памяти соединена с вторыми входами элементов .И первой и третьей групп, выходы одноименных элементов И пер- " вой,. второй и третьей групп соединены соответственно с первым, вторьак и третьим входами соответствующих элементов ИЛИ второй группы, выходы элементов ИЛИ второй группы соединены с соответствующими входа 1062709ми первого элемента ИЛИ, выход которого соединен с единичным входомтриггера...
Устройство для контроля внешних абонентов вычислительных комплексов
Номер патента: 1062710
Опубликовано: 23.12.1983
Авторы: Генералов, Друз, Рукоданов, Рындин
МПК: G06F 11/22
Метки: абонентов, внешних, вычислительных, комплексов
...соответственно с входами узла постоянной памяти, первый выход которого соединен с первым входом схемы сравнения, с входом дешифратора и с первым входом первого регистра, второй 55 выход узла постоянной памяти соединен с первым входом индикатора и с первым входом второго регистра, второй вход схемы сравнения подключен к первому входу третьего регистра, 60 выходы схемы сравнения и дешифратора соединены соответственно с первым и вторым входами элемента И-НЕ, выход которого подключен к второму входу индикатора и нулевому входу 65 триггера, единичный вход которого является входом блока, второй выход третьего регистра и выход четвертого регистра соединены соответственно с входами узла памяти, выходы которого соединены соответсгвенно с первыми...
Секционный микропроцессор
Номер патента: 1062711
Опубликовано: 23.12.1983
МПК: G06F 15/00
Метки: микропроцессор, секционный
...операционного блока соединены с выходом признаков 1 -йоперационной секции, второй информационный вход первого межсекционногомультиплексора операционного блока соединен с входом признаков первой операционной секции, первый информационный вход Ь -го межсекционного мультиплексора операционного блока соединен с выходом признаков П -йоперационной секции, выход каждого с -го ( 1 с -1,2 П -1 мексекционного мультиплексора операционного блока соединен с входоМ признаков (1 +1) -й операционной секции, выход П -го межсекционного мультиплексора операционного блока соединен с информационным входом мультиплексоралогических условий, выход каждого л -го входного мультиплексора операционного блока соединен с информационным входом( +1) -й...
Микропрограммный процессор
Номер патента: 1062712
Опубликовано: 23.12.1983
Авторы: Иванов, Сыров, Черевко
МПК: G06F 15/00
Метки: микропрограммный, процессор
...входом выборки, накопижит блок 1 главной памяти, адресный теля 14, адресный вход которого соеи инФормационный входы которого сое- динен с адресным выходом коммутаторадинеиы соответственно с адресным 17. Управляющий выход коммутаторавыхОдом. блока 2 управления адресаявляющийся выходом младшего5 17, цией главной памяти и информационразряда адреса, соединен с первым,ныМ выходом блока 3 обработки, ивходом элемента 18 и входом элеменблок. 4 микропрограммной памяти, вход та 22, выход которого соединен скоторого соединен с адресным выхопервым входом элемента 19, второйдом блока 5 формироВания адреса микрокоманд, а первый и второй выхо- нала записи, соединен с первым упды - с первым и вторым информацион- Равляющим входом 24 блока 10 и сными...
Устройство для выполнения быстрого преобразования фурье
Номер патента: 1062713
Опубликовано: 23.12.1983
МПК: G06F 17/14
Метки: быстрого, выполнения, преобразования, фурье
...сумматора-вычитателя 9 и с управлякщнм входом 21 регистра2 комплексной весовой функции, второй выход 22 блока 11 управления подключен к первым входам 23 и 24 адреса чтения третьего и четвертого блоков 7 и 8 памяти; третий выход 25 - к первому входу 26 адреса чтения первого блока 4 памяти. Четвертый выход 27 блока 11 управления со- еО единен с управлякщим входом 28 второго сумматора-вычитателя 10, пятый выход 29 - с вторьзки входами 30-32 адреса записи первого, второго и третьего блоков 4,5 и 7 памяти, шес той выход 33 - с вторыми входами 34 - 36 адреса чтение второго третьего и четвертого блоков 5, 7 и 8 памяти. Седьмой выход 37 блока 11 управления связан с вторым входом 38 адреса чтения первого блока 4 памяти и с вторым входом 39...
Специализированный процессор обработки данных
Номер патента: 1062715
Опубликовано: 23.12.1983
Авторы: Антонов, Кондратюк, Черкасский
МПК: G06F 17/00
Метки: данных, процессор, специализированный
...входуумножителя, выход пятого элементаИЛИ соедийен с входом разрешенияприема второго уменьшаемого вычитателя выход шестого и седьмогоэлементов ИЛИ подключены к управляющим входам соответственно пер Ового и второго коммутаторов, выход восьмого элемента ИЛИ группысоединен с входом разрешения приема первого уменьшаемого вычитателя,выход девятого элемента ИЛИ группы 45подключен к управляющим входамрегистров четвертой и седьмойгрупп, выход первого распределителя импульсов блока управления соединен с входом коммутатора адресных 50сигналов, информационный выход счетчика циклов подключен к входу второго триггера блока управления, выход блока сравнения соединен с четвертым входом последнего элемента . 55И группы блока управления, а...
Коррелометр
Номер патента: 1062717
Опубликовано: 23.12.1983
МПК: G06F 17/15
Метки: коррелометр
...соответственно с пятым,первым и вторым выходами блока, вы Яход элемента ИЛИ - с третьим выходом блока, а выходы всех элементовгруппы элементов неравнозначностии выходы третьего и четвертогоэлементов И образуют шестой выходблока,На Фиг, 1 приведена структурнаясхема коррелометра; на фиг. 2Функциональная схема блока управления.Коррелометр содержит первуюи вторую входные шины 1 и 2, переключатель 3 входных шин 1 и 2,блок 4 сравнения, аналого-цифровойпреобразователь 5, блок 6 управления, блок 7 начальной записи, 40блок 8 фиксации среднего значениямодуля и вычислительные блоки 9,каждый из которых содержит коммутатор 10, сдвиговый регистр 11 задержки знака, элемент 12 неравнозначности, преобразователь 13 кода,сумматор 14, блок 15 памяти и...
Многоканальный релейный коррелометр
Номер патента: 1062718
Опубликовано: 23.12.1983
Авторы: Абрамович, Березенко, Дендеберов, Фролов, Якимович
МПК: G06F 17/15
Метки: коррелометр, многоканальный, релейный
...сумматора и подключен к .выходугенератора импульсов, разрядные выходы старшей ячейки второго регистра сдвига подключены к соответствующим входам первой группы входовпервой ячейки, входы второй группывходов первой ячейки которого подключены к соответствующим разряднымвыходам первого регистра сдвига,информационный вход которого подключен к выходу компаратора, входкоторого является вторым входом коррЬлометра, введен блок вычисленияпромежуточных сумм, информационныевходы которого подключены к соответствующим разрядным выходам аналогоцифрового преобразователя,а входыадреса чтения подключены к соответствующим разрядным выходам старшей .ячейки второго регистра сдвига, входсинхронизации блока вычисления промежуточныхсумм подключен к...
Цифровой коррелятор
Номер патента: 1062719
Опубликовано: 23.12.1983
МПК: G06F 17/15
Метки: коррелятор, цифровой
...умножения на коэффициент, выходы которых подключены к соответствующим входам усредните- ля, введены д группэлементов И пор элементов в каждой группе, причем первые входы 1-х элементов И каждой группы (1 = 1,2,Р) объединены н подключены к выходам соответствующих разрядов первоо аналого-цифрового преобразователя, вторые входы элементов И 1-й группы ( = 1, 2 и) объединены и подключены к выходу 1.-го разряда второго аналого-цифрового преобразователя, а выходы элементов И 1-й группы соединены с входами 1-го накапливающего сумматора соответственно.Иа чертеже представлена структурная схема предлагаемого цифрового коррелятора.Коррелятор состоит из Ф "разрядного и ь -разрядного аналого-цифровых преобразователей 1 и 2 соответственно и о групп 3...
Устройство для выравнивания случайных потоков импульсов
Номер патента: 1062720
Опубликовано: 23.12.1983
Метки: выравнивания, импульсов, потоков, случайных
...числа входных потоков импульсов с произвольными интенсивностями в потоки с равными интенсивностями, и низкая точность выравнивания интенсивностей выходных потоков. Кроме того, выходные импульс ные последовательности являются пересекающимися во времени, т,е. имеют общие импульсы в совпадающие моменты времени. Целью изобретения является расширение функциональных возможностей 30 и повышение точности выравнивания интенсивностей выходных потоков.Поставленная цель достигается тем, что в устройство для выравнивания случайных потоков импульсов, содержащее первый блок для преобразования случайных потоков импульсов, первый и второй входы которого соединены соответственно с первой и второй входными шинами, и выходные шины, а первый блок для...
Устройство для синтаксически-управляемого перевода
Номер патента: 1062721
Опубликовано: 23.12.1983
Автор: Степанов
МПК: G06F 17/27
Метки: перевода, синтаксически-управляемого
...и с третьим выходом блока, выход второго регистра соединен с входом четвертого регистра и с первым выходом блока, 65 выход третьего регистра подключен к- третьему входу первого мультиплексора, выход четвертого регистра под ключен к второму выходу блока, входы разрешения приема и выдачи кода третьего и.четвертого регистров и управляющие входы мультиплексоров соединены с управляющим входом блока.При этом блок управления содержит узел памяти микрокоманд, регистр адреса команды, дешифратор адреса,дешифратор тега, первый и второймультиплексоры, причем входы первого мультиплексора соединены соответственно с первым, третьим и четвертым входами блока и с выходами дешифратора тега, вход которого соединен с вторым входом блока и с входом...
Устройство для определения остаточного ресурса технических объектов
Номер патента: 1062722
Опубликовано: 23.12.1983
Авторы: Болотин, Бурба, Добромыслов, Чинаев
МПК: G06F 17/00
Метки: объектов, остаточного, ресурса, технических
...достигается тем, что устройство для определения остаточного ресурса технических объектов содержит блок оценки скользящего среднего, блок анализа, первый и второй элементы задержки, первый, второй итретий блоки памяти., блок сравнения, первый, второй и третий .сумматоры, блок синхронизации, блок вычитания, регистр сдвига, блок совпадения и блок оценки числа повреждений, первый, второй, третий и четвертый входы первого блока памяти подключены соответст"венно к первому, второму, третьему и четвертому выходам блока анализа, первый и второй входы которого соединены соответственно через блок оценки скользящего среднего и перный элемент эадержки с выходом усилителя, первый вход второго блока памяти через первый сумматор подключен к...
Устройство для ввода информации
Номер патента: 1064275
Опубликовано: 30.12.1983
Автор: Зебрев
МПК: G06F 3/02
Метки: ввода, информации
...ческой единицы, поступающий на второй вход элемента ИЛИ-НЕ 5, устанавливает 1 К-триггеры 12-16, блока б приоритета в нулеэое состояние, при этом на выходах последнего устанав" ливаются сигналы логического нуля, которые поступают на информационные входы декад 10 регистра 11. Тот же управляющий сигнал поступает на установочные. входы счетчика 7 и дешифратора 8, при этом счетчик устанавливается в исходное состояние, при, котором на прямых выходах триггеров присутствуют сигналы логического нуля, а на выходах логических схем дешифратора 8 с приходом сигнала сброса Формируются сигналы логической единицы и поступают на синхронизирующие входы декад 10, а так какна информационных входах декад 10присутствуют сигналы логическогонуля, то декады,...
Устройство для определения экстремальных чисел
Номер патента: 1064277
Опубликовано: 30.12.1983
Автор: Чудов
МПК: G06F 7/04
Метки: чисел, экстремальных
...информационный вход 1, вход 2 управлениясчетчик 3, первый регистр 4, второйрегистр 5, коммутатор б, блок 7 сравнения, триггер 8.Информационный вход. 1 устройствасоединен со счетным входом счетчика3, установочный вход которого обьединен с входами записи регистров 4и 5, с единичным входом триггера 8и подключен к входу, 2 устройства,а выходы счетчика 3 соединены с инФормационными входами регистров 4и 5 и с первой группрй входов блока7 сравнения. Выходы регистров 4 и 5соединены соответственно с первой.и второй группой входов коммутатора 6, выходы которого соединены свторой группой входов блока 7 сравнения, а выход блока 7 сравнениясоединен с управляющим входомрегистра 5 и с нулевым входомтриггера 8,выход которого соединен суправляющим...
Устройство для сложения по модулю
Номер патента: 1064278
Опубликовано: 30.12.1983
Авторы: Балюк, Выжиковски, Каневский
МПК: G06F 7/49
...которого соединена с шинамивторого числа, третья - с шинамикода дополнения модуля, выходы позиционного сумматора соединены с входами блока переполнения позиционного сумматора и первыми входами элементов И первой группы, вторые входы которых подключены к первому выходу блока переполнения позиционного сумматора, а выходы - к первымвходам группы элементов ИЛИ, вторыевходы которой соединены с выходамиэлементов И второй группы, а выходыявляютСя выходами сумматора по модулю, первые входы элементов И второй группы подключены к выходам непоэиционного сумматора, вторые входы - к второму выходу блока переполнения позиционного сумматора, а перОсновным недостатком прототипа является значительный объем оборудо"65 вая группа входов позиционного...
Устройство для деления чисел
Номер патента: 1064279
Опубликовано: 30.12.1983
Авторы: Егоров, Левинский, Чистяков
МПК: G06F 7/52
...установочные входы второго 60управляемого делителя частоты соединены с входами второго элементаИЛИ, выход второго управляемогоделителя частоты соединен с первымвходом элемента И, второй и третий входы элемента И соединены соответственно с выходами первого и второго элементов ИЛИ, выход элемента И соединен с входом запуска генератора тактовых импульсов, выход второго элемента ИЛИ соединен с входом установки в "0" второго управляемого делителя частоты.На чертеже представлена функциональная схема устройства для деления чисел.Устройство содержит элемент И 1,генератор 2 тактовых импульсов, первый элемент ИЛИ 3, первый управляемый делитель 4 частоты, второй управляемый делитель 5 частоты, содержащий счетчик б и схему 7 сравнения,второй...
Синусно-косинусный преобразователь
Номер патента: 1064280
Опубликовано: 30.12.1983
Авторы: Абаджи, Кудрявцев, Пугачев
МПК: G06F 7/544
Метки: синусно-косинусный
...7 подынтегральной Функции первого и второго циф" ровых интеграторов и регистры 8 и 9 приращений интеграла первого и второго цифровых интеграторов, вход 10 коэффициента коррекции преобразователя и вход 11 начальной установки преобразователя, элемент ИЛИ 12.Дополнительно вводимые блоки имеют следующее назначение.Третий цифровой интегратор 3 в режиме масштабирования приращений предназначен для выработки приращений интеграла, которые будут являться сигналами начальной установки регистров 6-9 цифровых интеграторов 1 и 2, При этом дна входа независимой переменной третьего цифрового интегратора подключены к соответствующим входам отрицательных 4 и1064280 где положительных 5 п риращений незави- синуса, приращения которой поступасимой переменной...
Модель ребра графа
Номер патента: 1064281
Опубликовано: 30.12.1983
Авторы: Васильев, Ралдугин, Федотов
МПК: G06F 15/173, G06G 7/122
...устройства путем обеспечения моделирования оператора отображения исследуемого графа.Поставленная цель достигаетсятем, что в модель ребра графа,содержащую первый и второй регистры, первую и вторую схемы сравнения,два элемента И, информационные входы регистров объединены и являютсягруппой информационных входов модели, выходы первого и второго регистров соединены с первыми входамисоответственно первой и второй схемсравнения, дополнительно введены первая и вторая группы элементов Ии группа элементов ИЛИ, причем вы ходы первого и второго регистров соединены с первыми входами элементов И соответственно первой и второй групп, первые входы элементов ИЛИ группы соединены с выходами элементов И первой группы, а вторые входы - с выходами...
Устройство для моделирования сетевых графиков
Номер патента: 1064282
Опубликовано: 30.12.1983
Авторы: Воробьев, Долгих, Морев, Сычев
МПК: G06F 15/173
Метки: графиков, моделирования, сетевых
...- регистр и линии задержки, причем линии задержки включены между выходами элементов И группы, кроме первого, и входами элемента ИЛИ модели работы, выход элемента ИЛИ соединен с входом регистра, выход которого подключен к соответствующему входу первого элемента ИЛИ блока вычислений, выход счетчика каждой модели соединен с нулевым входом триггера и соответствующим входом второго элемента ИЛИ блока вычислений, второй выход задатчика номера работы каждой модели подключен к соответствующему входу третьего элемента ИЛИ блока вычислений, выход первого элемента ИЛИ блока вычислений соединен с информационным входом сумматора, управляющий вход которого соединен с первым входом четвертого элемента ИЛИ и через делитель частоты с генератором...
Устройство последовательного опроса источников информации
Номер патента: 1065851
Опубликовано: 07.01.1984
МПК: G06F 1/04
Метки: информации, источников, опроса, последовательного
...опроса, содержащее триггеры и элементы И 11,Известно также устройство последовательного спроса источников информации, содержащее для каждого источника информации элемент ИЛИ-НЕ, вход которго соединен с соответствующим выходом устройства, цепочку последовательно соединенных ВБ-триггеров к элементов НЕ по числу источников информации и дополнительный элемент НЕ, причем Б-вход каждого ВБ-триггера соединен с выходом соответствующего элемента НЕ, вход которого подключен к первому выходу предьдущего ВБ-триггера, первый выход последнего ВБ-триггера подключен к входу дополнительного элемента НЕ, выход которого соединен с входом первого элемента НЕ, перный и второй входы каждого элементаИЛИ-НЕ подключены к входу соответствующего элемента НЕ и...
Устройство для сортировки чисел
Номер патента: 1065854
Опубликовано: 07.01.1984
Автор: Янушевский
МПК: G06F 7/06
Метки: сортировки, чисел
...чйслах(1), х(с), , х,(с). Скоростьпоступления массивов чисел определяетб 5ся величиной такта ас, Через интервал времени Ь 1 ср на выходе блока сравнения двух чисел 2; Формируется двоичный признак сравйения , в соответствии с выражением (,О Ь 1 ) =К;И- ХЮ ( 1 )1, если Е ) О = 1,п, ф (г) =П, если й с ОЗатем все двоичные признаки срав. нения, сФормированные на выходах-й строки матрицы (2 ), поступают на входы сумматора 3, на выхо. де которого с задержкой ь 1 см Формируется управляющий сигнал (, т.е "1+ьср +ьсуд=ХЬср 1 4(2)Поскольку предполагается, что все входные числа попарйо неравны, т.е. Х,Х, если толькофто последовательное применение преобразований (1) и (2) к входному набору чисел не изменяет отношения строгого линейного порядка....
Микропрограммное устройство управления
Номер патента: 1065855
Опубликовано: 07.01.1984
Авторы: Благодарный, Кривоносов, Супрун, Тимонькин, Ткачев, Харченко
МПК: G06F 11/00, G06F 9/22
Метки: микропрограммное
...зон микрокоманд соединены с инФормационными входами регистра 5 микрокоманд, выход зоны 5.1 которого соединен с вторым ииФормационным входом блока 9 контроля по модулю два, с вторыми входами второго блока 10 элементов И и с вторыми входами первого блока 11 элементов И и.элемента И 12, первый вход которого соединен с выходом элемента ИЛИ 14, первый вход кото" рого соединен с выходом мультиплексора б логических условий.НемодиФицируемый выход блока 1 памяти адресов микрокоманд соединен с первыми входами первого блока 11 элементов И, выход которого и выход элемента И 12 соединены с первым входом блока 13 элементов ИЛИ, второй вход которого соединен с выходом второго блока 10 элементов И, модиФицируемый выход блока 1 памяти адресов...
Устройство для распределения заданий
Номер патента: 1065856
Опубликовано: 07.01.1984
Авторы: Баженов, Левашов, Титов
МПК: G06F 9/50
Метки: заданий, распределения
...на регистрах 1, и 1(с инверсных выходов), подаются насхему сравнения 2(= 1, , г)Схема 2 сравнения работает следующим образом. 15На входы 39, 39,подается код числа с регистра 11а на входы 39 д, 39 ур, .397 вкод числа с регистра 1 у. В первыймомент с помощью узла 31 анализаразрядов анализируются старшие разряды кодов. Если старшие разрядыобоих кодов равны нулю, то на выходеэлемента ИЛИ-НЕ 30 появляетсянысокий потенциал, который через 25элемент ИЛИ 34 поступает на первыевходы элемента И 33, обеспечинаяпрохождение кодов на следуннций узел31 анализа раэрядон, который работает аналогичным образом. Еслистаршие разряды обоих кодов равныединице, то на выходе элемента ИЛИНЕ 30 появляется низкий потенциал,Высокий потенциал с выходов 39и 391...
Сигнатурный анализатор
Номер патента: 1065857
Опубликовано: 07.01.1984
Автор: Новик
МПК: G06F 11/16
Метки: анализатор, сигнатурный
...с информационнымвходом шифратора, старт-стопный входсигнатурного анализатора соединен1 О с входом формирователя окна измерения, выход которого соединен с управляющим входом формиронателя сигнатур, выходы формирователя сигнатурсоединены соответственно с входами15,блока индикации, шифратор состоитиз управляемого элемента НЕ и элемента И-НЕ с открытым коллекторнымвыходом, выход которого соединен свыходом управляемого элемента НЕ2 О и является выходом шифратора, инфор.мационный вход шифратора соединен спервым входом упранляемого элементаНЕ и с первым входом элемента И-НЕс открытым коллекторным выходом,25 старт-стопный вход сигнатурногоанализатора соединен с вторым входом упранляемого элемента НЕ и свторым входом элемента И-НЕ с открытым...
Устройство для моделирования сетевых графов
Номер патента: 1065858
Опубликовано: 07.01.1984
Авторы: Баженов, Левашов, Титов
МПК: G06F 15/173
Метки: графов, моделирования, сетевых
...элементовИЛИ первой и второй групп,На фиг, 1 представлена структурная схема устройства для моделирования сетевых графов; на фиг. 2 - тоже, блока управления; на Фиг, 3то же, блока формирователей пути;на фиг. 4 - то же, блока умножения;на фиг. 5 - то же, шифратора,Устройство для моделирования сетевых графов содержит ,Фиг. Ц треугольную матричную модель 1 графа,состоящую из регистров 2, 22 п,1и волоков элементов И3, 3 п 11гдемаксимальное количество вершин вграфе, первую группу элементов ИЛИ 4,60блок 5 умножения, элемент ИЛИ б,вторую группу регистров 7, 7,7 щ. , третью группу элементовИ 8, д.8., пятую группуэлементов И 9, 9, , 9 щ-, чет 65 вертую группу элементов И 10, 10,10 п 1 вторую группу элементов ИЛИ 11, первую группу...
Генератор последовательностей чисел
Номер патента: 1067490
Опубликовано: 15.01.1984
Автор: Баранов
МПК: G06F 1/02
Метки: генератор, последовательностей, чисел
...каналов и периода соответственно, Регистры 7 - 10, сумматор 11, коммутаторы 12 - 15, триггер 16, элементы И 17-21, элемент НЕ 22, высоды 23 каналов.Блок 4 настройки данных содержит элемент ИЛИ 24, переключатель 25, входы 26, выход 27.:)Блок 5 настройки каналов содержит генератор 28 одиночных импуль" сов, триггер 29, переключатели 30 и 31, элемент .И 32, элемент ИЛИ 33, тактовые входы 34, установочный вход 35, выходы 36 и 37.Блок 6 настройки периода содержит элемент И 38, делители 39 и 40 частоты, триггеры 41 и 42, входы 43 и 44, выходы 45, 46 и 47.Генератор последовательностей чисел работает следукщим образом.Генератор 1 тактов вырабатывает импульсные сигналы с частотой которые поступают на вход распределителя 2 импульсов, содержащего...
Устройство для ввода информации
Номер патента: 1067491
Опубликовано: 15.01.1984
Авторы: Брусницын, Григорьева, Чистяков
МПК: G06F 3/023
Метки: ввода, информации
...вход которого соединен с вторым выходом второго триггера, второй вход которого соединен с выходом третьего элемента И, второй выход первого триггера соединен с вторым входом четвертого элемента И и вторым входом пятого элемента И, выход которого соединен с вторым входом первого счетчика, выходы первого и второго элементов И являются соответственно первьм и вторым выходами устройства.На чертеже представлена функциональная схема устройства.Устройство содержит первый счетчик 1, дешифратор 2, блок 3 элементов коммутации, первый формирователь 4 импульсов, первый триггер 5, четвертый элемент б И, третий элемент 7 И, второй триггер 8, второй элемент 9 И, первый элемент 10 И, второй счетчик 11, пятый элемент 12 И, второй формирователь 13...