G06F — Обработка цифровых данных с помощью электрических устройств

Страница 343

Устройство для спектрального анализа с постоянным относительным разрешением

Загрузка...

Номер патента: 1109760

Опубликовано: 23.08.1984

Авторы: Карташевич, Шестаков

МПК: G01R 23/00, G06F 17/14

Метки: анализа, относительным, постоянным, разрешением, спектрального

...с устаноВочным ВхОдОм шестого счет чика и соединен с выходом окончания вычислений второго арифметического блока, выход генератора тактовых импульсов объединен с выходом элемента И, выходом триггера и подключен к входу синхронизации процессора быстрого преобразования Фурье, при,чем узел формирования управляющихимпульсов содержит два элемента И,элемент НЕ, элемент ИЛИ, две диффе ренцирующие цепочки, формирователь 1импульсов и триггер, выход которогосоединен с первым входом формировате. ля импульсов и установочным входомчетвертого счетчика, второй входформирователя импульсов соединенс первым выходом второго узла сравнения, первый выход формирователяимпульсов - с первым входом первогоэлемента И, выход которого объединенс...

Устройство для определения стационарности случайного процесса

Загрузка...

Номер патента: 1109761

Опубликовано: 23.08.1984

Автор: Зеленков

МПК: G06F 17/18

Метки: процесса, случайного, стационарности

...первого блока запоминания соединен с выходом первого счетчика адреса, кодовый вход 1 О которого подключен к выходу блока ключей переписи кодов, информационный вход которого объединен с адресным входом второго блока запоминания и соединен с выходом второго счетчи ка адреса, счетный вход которого подключен к выходу элемента ИЛИ, первый вход элемента ИЛИ объединен с управляющим входом блока ключей переписи кодов и соединен с выходом 2 О формирователя импульсов, вход которого подключен к первому выходу делителя частоты, второй выход которого соедйнен с входом первого формирователя импульсов блока управления, выход25 счетчика выборки соединен с входом второго формирователя импульсов блока управления и с входами блока оценки...

Декодер укороченного кода хэмминга

Загрузка...

Номер патента: 1109924

Опубликовано: 23.08.1984

Авторы: Маркарян, Чахоян

МПК: G06F 11/08, H03M 13/51, H04L 17/30 ...

Метки: декодер, кода, укороченного, хэмминга

...00000 11111 1010 01111 ааааа ю 1 Ю 1 м 1501.11100011000001111110101ьацаф а ю41010101111000110000011111ВГ 2 ая 111 0101 1111 0011 0000 а а а,а00001110101110 0ьауава 9 уколяетчодри этом проверочная матрица нного кода Хемминга представиде Н =ЭЬ 1. Ь Э - единичная матрица, а ся где3 11099 матрицы Ь , , Ь, составлены путем циклического сдвига строк матрицы Ьл.Декодер укороченного кода Хэмминга функционирует на основе следующих предпосылок.Согласно теории кодирования основной задачей при декодировании кода Хэмминга является вычисление поли- нома остатка (кода номера искаженного разряда) посредством выражения 10Б = (Сл С аар) Н, (1) где Б полином остатка,СлС - контрольные разряды кодового блока;азаз 1 - информационные разрядЫ, ЗаТ - знак...

Устройство для синхронизации выполнения двух команд

Загрузка...

Номер патента: 1111145

Опубликовано: 30.08.1984

Автор: Сычев

МПК: G06F 1/04

Метки: выполнения, двух, команд, синхронизации

...выход третьего элемента И соединен с входом первого элемента НЕ., выход которого соединен с первым входом пятого элемента И, второй вход которого соединен с прямым выходом второго триггера, с единичным входом третьего триггера, нулевой вход которого соединен с инверсным выходом четвертого триггера, единичный вход которого соединен с выходом пятого элемента И, нулевой вход четвертого триггера соединен с инверсным выходом первого триггера, единичный вход которого соединен с выходом первого формирователя импульсов и с вторым входом третьего элемента И, вход первого формирователя импульсов яв30 25 ляется входом первой команды устройства, второй вход команды которого соединен с входом второго формирователя импульсов, выход...

Устройство для ввода информации

Загрузка...

Номер патента: 1111146

Опубликовано: 30.08.1984

Автор: Мурашко

МПК: G06F 3/02

Метки: ввода, информации

...компаратора 11;- сигнал с выхода первого элемента И 12;- сигнал с выхода второго элемента И 13 у.м сигнал на выходе триггеров 8.Выходы первых компараторов 4 подключены к прямым и инверсныгл входам соответствующих триггеров 8,выходы124 КТ 1, которые в соответствующие 1 акты ТИ 1 и ТИ 2 обеспечивают подключение соответствующего опорного напряжения на входы компараторон 4 и 11. Суммирующий элемент 10 может быть выполнен, например, в виде резистора.Устройство работает следующим образом.Напряжение с генератора 1 импульсон (Фиг. 2 с) подается на емкостной делитель сенсорных датчиков 2, состоящих из кланишного Зк и постоянного Зи конденсаторов, и на вход блока 5 синхронизации. На первом выходе блока 5 синхронизации формируются тактовые...

Устройство для преобразования информации в видеосигнал

Загрузка...

Номер патента: 1111151

Опубликовано: 30.08.1984

Авторы: Козлов, Наумчик

МПК: G06F 3/153

Метки: видеосигнал, информации, преобразования

...соединен с третьим выходом блока управления и синхронизации, управляющие входы группы соединены с выходами другого блока элементов И, а выход соединен с информационным входом формирователя видеосигнала.Блок регулируемой задержки содержит последовательно соединенные второй сдвигающий регистр, входы которого являются соответственно информационным и управляющим входами блока, и мультиплексор, выход которого является выходом блока, входы другой группы которого соединены с выходами узла памяти, входы группы которого являются управляющими входами группы блока, а вход его является управляющим входом блока.На чертеже представлена функциональная схема устройства.Устройство содержит блок 1 управления и синхронизации, коммутатор 2, входы 3...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1111152

Опубликовано: 30.08.1984

Авторы: Воздвиженский, Мошкин

МПК: G06F 7/02

Метки: сравнения, чисел

...ИЛИ 21, элемент 22 задержки, группы электронных ключей 2320и 24, счетчик 25 текущего времени,счетчик 26 временных интервалов,дешифратор 27 времени, выход 28 устройства "Текущее время", выход 29устройства Временной интервал и 25вход 30 "Метка времени".Устройство работает следующимобразом. На информационные входы 17 и 18 устройства поступают первая и вторая последовательности импульсов, а на счетные входы счетчика 25 текущего времени и счетчика 26 временных интервапов - метки времени. После подачи сигнала "Пуск" по входу 19 триггер 14 переходит в состояние "1" и открывает элементы И 12 и 13, а также устанавливает счетчик 25 текущего времени и счетчик 26 временных интервалов в исходное состояние. Счетчик 25 начинает счет текущего времени а...

Устройство для умножения -разрядных чисел

Загрузка...

Номер патента: 1111153

Опубликовано: 30.08.1984

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: разрядных, умножения, чисел

...для случая и =6; на фиг. 2 - функциональная схема . блока выделения младшего значащего разряда; на фиг. 3 - функциональная 20 схема коммутатора.УстройстВо содержит 6-разрядный регистр 1 множимого, 6-разрядный регистр 2 множителя, 8-разрядный регистр 3 утроенного множимого, 25 12-разрядный накапливающий сумматор 4, первую группу 5 из восьми элементов ИЛИ 6, вторую группу 7 из трех элементов ИЛИ 8-8 , группу 9 из восьми коммутаторов 1 О, матрицу 11 ЗО из 24 элементов И 12, группу 3 из трех дешифраторов 4, - 14, первую 3-разрядную группу 15 элементов И, вторую 3-разрядную группу 6 элементов И, первый элемент ИЛИ 17, второй элемент ИЛИ 18, элемент ИЛИ-НЕ 19, блок 20 выделения младшего значащего разряда, выход 21 индикации окон.чания...

Устройство для умножения

Загрузка...

Номер патента: 1111154

Опубликовано: 30.08.1984

Автор: Курьеров

МПК: G06F 7/52

Метки: умножения

...входы которого соединены соответственно с выходамиразрядов второго регистра сдвига,выход старшего разряда которогочерез второй элемент НЕ соединен спервым входом пятого элемента И,второй вход которого соединен с тактовым входом устройства и вторымвходом четвертого элемента И,третий вход соединен с инверснымвыходом триггера и входом сбросасчетчика, счетный вход которогосоединен с выходом второго элементаИ и первым входом шестого элементаИ, остальные входы которого соединены соответственно с выходами счетчика, выход переполнения которогосоединен с входом сброса триггера,информационный вход которого соединен с выходом первого элемента И,прямой выход триггера соединен свторым входом второго элемента И,выход шестого элемента И соединенс...

Матричное устройство для возведения в квадрат и извлечения квадратного корня

Загрузка...

Номер патента: 1111155

Опубликовано: 30.08.1984

Автор: Волощенко

МПК: G06F 7/552

Метки: возведения, извлечения, квадрат, квадратного, корня, матричное

...переноса одноразрядного сумматора корректирующей ячейки К+11-й 15 20 25 разрядного сумматора, первый входкоторого соединен с вторым входомкоммутатора выходы коммутаторовсуммирующих ячеек последней строки являются соответственно Выходами младших разрядов результата возведения числа в квадрат устройства, содержит столбец из Н -1 корректирующих ячеек,причем каждаяячейка содержитодноразрядный сумматор и коммутатор,выход которого соединен с входомпереноса одноразрядного сумматораданной корректирующей ячейки 1 первые входы одноразрядных сумматоров корректирующих ячеек 11 -х строк (и ==2,М)соединены с выходами переноса одноразрядных сумматоров первыхсуммирующих ячеек этих же строк матрицы, выходы переноса одноразрядныхсумматоров...

Устройство для вычисления модуля вектора

Загрузка...

Номер патента: 1111156

Опубликовано: 30.08.1984

Авторы: Катернога, Тормышев

МПК: G06F 7/552

Метки: вектора, вычисления, модуля

...модулявектора.Устройство для вычисления модулявектора содержит счетчики 1-3, элемент 4 ИЛИ, элементы 5-,7 задержкии сумматор-вычитатель 8.Для определения величины модуля/вектора щ щ 1 хг т у предлагаемоеустройство реализует вычисление оценочнои функции Жф г-2 л Р Ь ь-О И)1 Чья; . - текущие единичныеприращения пеРемен"ных и модуля векто-ра;Ь). и И, - текущие значенияусловных переменныхи модуля вектора,которые определяются следующими соот- ношениями Здесь х) и у - текущие значения независимых переменных,Текущие значения приращений модуля вектора определяются следующим соотношением1 при ,1)О;ЬИк - (3) О при ;сО.Следовательно, значение абсолютной погрешности вычисляемого модулявекторамине превьшает половины шага единичного приращения,...

Устройство для возведения чисел в -ю степень

Загрузка...

Номер патента: 1111157

Опубликовано: 30.08.1984

Авторы: Абакумов, Бантюков, Бантюкова, Малиновский

МПК: G06F 7/552

Метки: возведения, степень, чисел

...соединен с выходомпервого элемента И,.информационные 35входы счетчика показателя степенисоединены с входами показателя степени устройства, введены два регистра,группа элементов ИЛИ, группа элементов И, накапливающий сумматор, второйтриггер, первый вход которого соединен с вычитающим входом счетчика показателя степени и выходом управляе"мого делителя частоты, входы управле ния которого соединены с соответствующими выходами первого регистра, разрядные входы которого соединены ссоответствующими разрядными входамиустройства и первыми входами соответствующих элементов ИПИ группы, выходы которых соединены с первыми входами соответствующих М элементов И группы (И - разрядность входного числа), первые входы, остальных -И элементов И группы...

Генератор случайного процесса

Загрузка...

Номер патента: 1111158

Опубликовано: 30.08.1984

Авторы: Анишин, Мальцев, Скрибченко

МПК: G06F 7/58

Метки: генератор, процесса, случайного

...разрядовкоторого соединены с входами соответствующих разрядов стробированного дешифратора, выходы которого соединены с первыми входами соответствующихэлементов И группы, вторые входы которых образуют управляющий вход преобразователя, а выходы элементов Игруппы соединены с соответствующимивходащ элемента ИЛИ.В предложенном генераторе для формирования случайного процесса моделируется марковский процесс гибели иразмножения с соответствующими заданному распределению наборами интенсивностей переходов "вправо о ии,а,=О,йи "влево" Э и=1, Н (см.Рфиг. 3). Управление интенсивностямипотоков осуществляется с использованием двух линейных преобразователейкод - интенсивность. Управляющие дляних двоичных коды хранятся в двухблоках памяти и...

Генератор случайного процесса

Загрузка...

Номер патента: 1111159

Опубликовано: 30.08.1984

Авторы: Баканович, Волорова, Попов

МПК: G06F 7/58

Метки: генератор, процесса, случайного

...распределения вероятностей Г(Х,Х,.Х) формируется на основе многомерной случайной величины Х =Х,Х,ХПри этом осуществляется не цикли.ческое формирование реализаций многомерной случайной величины Х,Х,Х,а непрерывное генерирование одной составляющей многомерной случайной величины Х(г)(=0,1,2, ,),ЭО причем любая совокупность и соседних значений случайного процесса Х(г.-п+1), Х(й-п+2), , Х(-1), Х(С, подчиняется заданной многомерной функции распределения вероят- З 5 ностей. формируемые непосредственно после пуска генератора (п-.1) значения случайного процесса являются искаженными, так как генерируются в отсутствие набора предшествующих знаО чений. Поэтому передача на выход устройства значений, формируемых непосредственно после пуска...

Устройство умножения в системе остаточных классов

Загрузка...

Номер патента: 1111160

Опубликовано: 30.08.1984

Авторы: Евстигнеева, Клибышева, Лазарин, Трутко

МПК: G06F 7/72

Метки: классов, остаточных, системе, умножения

...результата нетолько в виде остатка по модулюно также в виде позиционного двух- разрядного. числа с весами цф и фПоставленная цель достигается тем, что в устройство умножения в системе остаточных классов, содержащее первый и второй вычитатели по моду 60 2лю и, первый и второй квадраторы, вы. ходы с весом цфкоторых подключены соответственно к первому и второму входам второго вычитателя по модулю о, вход первого квадратора подключен к выходу первого вычитателя по модулю с, введены сумматор по модулю 2 с, первый и второй преобразователи кода, системы остаточных классов в избыточную форму, третий вычитатель по модулю ц, выход которого соединен с выходом старшего разряда устройства выход заема третьего вычитателя по мддулю и соединен с входом...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1111161

Опубликовано: 30.08.1984

Авторы: Полонский, Пушкарев

МПК: G06F 9/22

Метки: микропрограммное

...блока 1 памяти микрокоманд выбираетсяначальная микрокоманда и поступаетна информационные входы регистра 2микрокоманд. На выходе заема счетчи ка 7 вырабатывается сигнал 20 заемаи поступает на входы разрешения записи регистра 2 микрокоманд и счетчиков 6 и 7. По импульсу 19 соответствующие части микрокоманды заносятся 20 в регистр 2 микрокоманд и счетчики 6 и 7.Каждая микрокоманда состоит изтрех частей - адресной, операционнойи управляющей.25 В адресной части микрокоманды кроме кода, по которому определяетсяадрес следующей микрокоманды, содержится один разряд, значение которого определяет тип перехода (условный З 0 или безусловный) к следующей микрокоманде. Адресная часть микрбкоманды поступает с группы выходов кодаадреса регистра 2...

Многоканальное устройство для обслуживания запросов со сменными кодами приоритетов

Загрузка...

Номер патента: 1111162

Опубликовано: 30.08.1984

Авторы: Дерновский, Оборин

МПК: G06F 9/50

Метки: запросов, кодами, многоканальное, обслуживания, приоритетов, сменными

...9 каналов ,1-3 в зависимости от того, на каком счетчике 4 зафиксирован в этот момент старший приоритет.При необходимости обращения к обслуживающему устройству источники выставляют запросы в виде уровня по входам 13, которые поступают в канале на информационный вход элемента 12, второй вход элемента ИЛИ-НЕ 11 и первый вход элемента ИЛИ 10, с выхода которого он поступает через элементы ИЛИ 10 последующих каналов на сигнальный выход 17 устройства и далее в обслуживающее устройство, на что последнее отвечает посылкой сигнала запуска на вход 15 устройства. Этот сигнал через элементы ИЛИ 9 каналов 1-3 поступает на первые входы элементов ИЛИ-НЕ 11 и вторые входы элементов И 6. В зависимости от того, на счетчике 4 какого из каналов 1-3...

Устройство для распределения заданий между эвм

Загрузка...

Номер патента: 1111163

Опубликовано: 30.08.1984

Авторы: Беляков, Жилченко, Соколов

МПК: G06F 9/50

Метки: заданий, между, распределения, эвм

...дешифратора соединен с управляющим вхо- З 5 дом одноименного блока элементов И группы, группы входов блоков элементов И группы соединены с группами выходов счетчиков группы, группы выходов блоков элементов И соединены с группами входов блока элементов ИЛИ С 23.Недостатком этого устройства является, большой объем оборудования,Цель изобретения - сокращение объ ема оборудования.1Поставленная цель достигается тем, что в устройство для распределения заданий между ЭВМ, содержащее три элемента ИЛИ, три счетчика, пер 50 вую схему сравнения, три элемента И и три блока элементов И, причем каждый сигнальный вхоД устройства соединен с вычитающим входом одноименного счетчика, группа выходов каждого блока элементов И соединена с входами одноименного...

Многоканальное устройство для приоритетного обслуживания запросов

Загрузка...

Номер патента: 1111164

Опубликовано: 30.08.1984

Авторы: Высоцкий, Мичков, Шубинский

МПК: G06F 9/50

Метки: запросов, многоканальное, обслуживания, приоритетного

...обслуживаниязапросов, содержащее в каждом кана -ле регистр, дешифратор, элемент ИЛИи в каждом канале, кроме последнего,элемент И, причем выход регистраканала соединен с входом дешифратора канала, вход регистра канала является соответствующим кодовым входом устройства, введены шифратор,а в кажд 9 й канал схема сравнения,причем выходы дешифраторов каналовсоединены с входами элементов ИЛИсвоего и всех остальных каналов,прямые выходы элементов ИЛИ каналов,кроме последнего, подключены к входам элементов И своих каналов, аинверсные выходы элементов ИЛИ каналов подключены к входам элементов И йредыдущих каналов, выходы -элементов И подключены к соответствующим входам шифратора, последнийвход которого соединен с прямым выходом элемента ИЛИ...

Устройство для распределения заданий процессорам

Загрузка...

Номер патента: 1111165

Опубликовано: 30.08.1984

Авторы: Крылов, Попов

МПК: G06F 9/50

Метки: заданий, процессорам, распределения

...И второй группы, второй вход каждого элемента И второй груп-пы, кроме последнего, соединен с выходом последующего элемента И этой группы, второй вход последнего элемента И второй группы соединен с вторым выходом блока управления 23.Цель изобретения - повышение быстродействия устройства.Поставленная цель достигается тем, что в устройство для распределения заданий процессорам, содержащее регистр готовности процессоров, блок регистров, первую и вторую группы элементов И, первую группу элементов ИЛИ, элемент И, первый элемент ИЛИ, причем выходы процессоров соединены с единичными входами регистра готовности процессоров, выходы элементов И первой группы соединены с группойвходов блока регистров, введены третья группа элементов И, вторая...

Логический анализатор

Загрузка...

Номер патента: 1111166

Опубликовано: 30.08.1984

Авторы: Гладштейн, Комаров, Шубин

МПК: G06F 11/25

Метки: анализатор, логический

...Г 21.Недостатком известного логическоганализатора является низкая произво"дительность контроля, так, совместныианализатор нескольких временных диаграмм, необходимый для определениянапример, последовательности входныхили выходных сигналов, при количествесигналов более трех становится зат-,45руднительным.Цель изобретения - повьппение про-.изводительности контроля цифровыхустройств.Поставленная цель достигаетсятем, что в логический анализатор,содержащий первый и второй цифроаналоговые преобразователи, осциллограф, к входу подсвета которого подключен щуп, выходы первого и второго 5цифро-аналоговых преобразователейсоединены соответственно с входамивертикального и горизонтального откло" На фиг. 1 представлена блок-схемалогического...

Устройство для контроля сумматора

Загрузка...

Номер патента: 1111167

Опубликовано: 30.08.1984

Авторы: Лукашевич, Остафин, Соловей

МПК: G06F 11/10, G06F 7/50

Метки: сумматора

...4-6 формирования остат-,ка по модулю ъ, сумматор 7 остатков,схему 8 сравнения, группу 9 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ. Информационные входы регистров 1,2 первого и второго слагаемых являются соответственно входами первого и второго слагаемых контролируемого сумматора, выходы регистров 1,2 соединены соответственно с первым и вторым входами сумматора 3 слагаемых и входами первого и второго блоков 4,5 формирования остатка но модулю 1 ъ ., Выходы сумматора 3 слагаемых соединены с входами третьего блока 6 формирования остатка по модулю Ф и первыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 9, выходы которых являются выходом результата контролируемогосумматора. Выходы блоков 4 и 5 соединены с соответствующими информационными...

Устройство для формирования и регистрации сигналов неисправности

Загрузка...

Номер патента: 1111168

Опубликовано: 30.08.1984

Авторы: Новиков, Шатков, Шер, Щегельский

МПК: G06F 11/14

Метки: неисправности, регистрации, сигналов, формирования

...щего разряда которого соединен с вторым входом четвертого элемента ИЛИ, выход старшего разряда счетчика проверок соединен с вторым входом второго элемента ИЛИ, первым входом третьего элемента И, вторыми входами всех элементов И второй группы и входом элемента задержки, выход которого соединен с вторым установочным входом регистра, выходы элементов И второй группы соединены со счетными входами соответствующих счетчиков . сбоев группы, выходы которых соединены с вторыми входами соответствующих элементов ИЛИ группы и соответствующими входами первого элемента ИЛИ, выход которого соединен с входом неисправности блока индикации, выход элемента НЕ соединен с вторыми входами второго и третьего элементов И, выход третьего элемента И...

Устройство для обнаружения и исправления ошибок в блоках вычислительной машины

Загрузка...

Номер патента: 1111169

Опубликовано: 30.08.1984

Авторы: Маркин, Новожилов, Поваляев

МПК: G06F 11/08

Метки: блоках, вычислительной, исправления, обнаружения, ошибок

...выход схемы сравнения соединен с информационным . входом триггера признака одиночной ошибки и с входом элемента НЕ, выход которого соединен с вторым входом элемента И, выход элемента И соединен с информационным входом триггера признака двойной ошибки, прямые выходы триггеров ошибки коррекции, признака одиночной ошибки и признака двойной ошибки образуют контрольный выход устройства, вход сброса устройства соединен с входом установки в ноль первой группы информационных входов входного регистра, первый вход разрешения устройства соединен с входом считывания первой и второй групп выходов входного регистра, второй вход разрешения устройства соединен с входом считывания пер- ф 55 вай и второй групп выходов выходно- о регистра, выходы входного...

Сумматор в системе остаточных классов

Загрузка...

Номер патента: 1111170

Опубликовано: 30.08.1984

Автор: Евстигнеев

МПК: G06F 11/10

Метки: классов, остаточных, системе, сумматор

...которого соединен с входом блока хранения поправок, выход которого соединен с вторым входом сумматора поправок, группа выходов которого соединена с вторыми группами информационных входов соответствующих мультиплексоров первой группы, а третий вход сумматора поправок и второй вход сумматора нулевизации объединены и подключены к выходу сумматора контрольныхразрядов, выход сумматора нулевизации соединен с вторыми входами элементовИ-НЕ группы, первые и вторыевходы элементов И п групп соединенысоответственно с выходами сумм сумматоров рабочих разрядов группы,На фиг.1 представлена схема сумматора в системе остаточных классов;на фиг.2 - схема входного регистраконтрольных разрядов, на фиг.3схема группы элементов И-НЕ; нафиг,4 - схема блока...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1111171

Опубликовано: 30.08.1984

Авторы: Кузьмин, Фомич

МПК: G06F 11/16

Метки: узлов, цифровых

...выход блока управления соединен с первым управляющим входом второго регистра, З 5 второй выход блока управления соединен с управляющим входом блока индикации, вторая группа выходов блока ввода соединена с второй группой входов блока управления, введен блок анализа 4 О вида неисправностей, причем группа входов блока индикации соединена с группой выходов блока анализа вида неисправностей, группа информационных входов которого соединена с группой 45 выходов второго регистра, с третьей группой входов блока управления, выход блока сравнения соединен с управ ляющим входом блока анализа вида неисправностей, группа выходов первого регистра соединена с второй группой входов блока сравнения, четвертая группа выходов блока управления соединена с...

Устройство управления для процессора быстрого преобразования фурье

Загрузка...

Номер патента: 1111173

Опубликовано: 30.08.1984

Авторы: Карташевич, Николаевский, Ходосевич

МПК: G06F 17/14, G06F 9/00

Метки: быстрого, преобразования, процессора, фурье

...двух операндов. За это время устройство управления 4 формирует еще дваадреса для выбора двух операндов из второй части памяти 1, которые записываются во входные регистры арифметического блока 2. После обработки первой пары операндов устройство уп-равления 4 формирует коды адресов, по которым информация записывается во вторую часть памяти 1, а другая пара после обработки - на место выбранной информации из первой половины памяти. Затем снова формируются адреса для выбора информации из памяти 1. Так работает устройство на одной итерации БПФ. Как видно из графа, приведенного на фиг. 1, порядок выбора операндов на каждой итерации остается неизменным. Кроме того, номера векторов поворота для каждой итерации остаются одинаковыми для...

Устройство для выделения экстремумов

Загрузка...

Номер патента: 1111174

Опубликовано: 30.08.1984

Автор: Лопатин

МПК: G06F 17/18

Метки: выделения, экстремумов

...преждевременного сдвига информации в регистре 7 в элементе задержки 2 инвертируется сигнал, что гарантирует появление следующего разряда кода на входе Ь блока сравне. ния 1 не ранее окончания тактового импульса, действующего на входах элементов И 16 и 17, независимо от его длительности и параметров элемента задержки 2.После установки в любого из триггеров 19 или 20 дальнейшие значения сравниваемых разрядов данного цикла измерения не могут изменить зафиксированного на одном из указанных триггеров результата сравнения, так как "1" любого из триггеров запрещает переключение другого триггера нутем блокировки записи в, него "1" с помощью элементов ИЛИ-ВЕ 14 и 15,При равенстве кодов триггеры 19и 20 остаются в течение всего...

Устройство для преобразования языков

Загрузка...

Номер патента: 1111176

Опубликовано: 30.08.1984

Авторы: Ефимов, Нестерук, Потапов

МПК: G06F 17/27

Метки: преобразования, языков

...которого под ключены соответственно к первому входу синхроимпульсов устройства, к группе входов данных устройства и к первой группе входов регистра выдачи, выходы и вторая группа входов кото- д рого соединены соответственно с выходами устройства и с выходами регистров символа группы, информационные входы которых подключены к группе входов символов конструкции входного языка устройства, входы и выходы дешифратора соединены соответственно с выходами первого счетчика адреса и с управляющими. входами регистров символа группы, выходы которых под 35 ключены к первой группе входов схемы сравнения, вторая группа входов которой соединена с информационными выходами блока памяти, информационные входы первого и второго счетчиков адреса подключены к...

Устройство для контроля распределителя

Загрузка...

Номер патента: 1111178

Опубликовано: 30.08.1984

Автор: Гусев

МПК: G06F 11/07

Метки: распределителя

...частоты - с первым входом первого элемента И, соединенного выходом со счетным входом эталонного счетчика, соединенного установочным входом с клеммой для подключения установочно го входа контролируемого распределителя, с 1-входомтриггера и с выходом элемента ИЛИ, соединенного первым входом через замыкающую кнопку ручного сброса с общей шиной уст ройства, вторым входом - с выходом элемента начального сброса, выходы эталонного счетчика соединены с пер 178 2выми входами блока поразрядного срав.нения, соответствующие вторые входыкоторого соединены с клеммами дляподключения дополнительных выходовконтролируемого распределителя вы)ход - с входом первого элемента индикации и с первым входом блока контроля на четносФь, вторые входы которого...