G06F — Обработка цифровых данных с помощью электрических устройств

Страница 265

Устройство для суммирования фибоначчиево-десятичных кодов

Загрузка...

Номер патента: 945862

Опубликовано: 23.07.1982

Авторы: Баженов, Кремез, Москаленко, Роздобара, Фомин

МПК: G06F 7/49

Метки: кодов, суммирования, фибоначчиево-десятичных

...к выходам элементов И второй тетрады, а выходы элементов ИЛИтетрады подключены к вторым входамсоответствующих одноразрядных сумматоров, а также тем, что преобразователь 10 прямого кода в обратный состоит издвух элементов И, причем первый и второйвходы первого элемента И подключены кпервому и второму входам преобразователя соответственно, а выход первого эле 1 з мента И подключен к первому выходупребразователя, первый и второй входывторого элемента И подключены к третьему и четвертому входам преобразователя соответственно, а выход второго эле мента И подключен к второму выходупреобразователя прямого кода в обратный.Реализация операции вычитания фнбоначчиево-десятичных кодов обеспечивает- а ся путем преобразования вычитаемого( Ьд, Ь ,...

Генератор одномерных дискретных случайных блужданий

Загрузка...

Номер патента: 945863

Опубликовано: 23.07.1982

Авторы: Знаменский, Симикин

МПК: G06F 7/58

Метки: блужданий, генератор, дискретных, одномерных, случайных

...импульсов и две независимые случайные последова 5 10 5 20 25 ЭО Э 5 до 45 50 55 тельносщ импульсы которых появляются одновременно с тактовыми. Вероятности появления импульсов случайных последовательностей могут независимо устанавливаться в пределах от 0 до 1. После включения блока 3 ключей с помощью блока 2 "Пуск случайные последовательности импульсов с двух выходов генератора 1 поступают на суммирующий и выитающий входы реверсивного счетчика 5 соответственно, а тактовые импульсы с третьего выхода - на вход счетчика 4. Содержимое реверсивного счетчика 5 сравнивается с порогами,играющими рспь поглощающих экранов, которые задаются дешифраторами 6 и 7. Появление импульса на выходе дешифратора равно-: сильйо достижению блуждающей частицей...

Генератор случайных чисел

Загрузка...

Номер патента: 945864

Опубликовано: 23.07.1982

Авторы: Лян, Скиба

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...15 через усилитель соединен с входом порогового элемента, триггер, генератор тактовых импульсов, выход которого соединн с перным входом элемента И, вы-.ход которого является вьходом генератора, введены два блока согласования.двух импульсных .последоваччщьностей, элемент задержки и, генератор опорных импульсов, выход которого соединен с .первыми входами 6 локов, согласования двух импульсных последоватепьностей, .выход порогового элемента соединен с вторым входом первого блока согласования двух последовательностей, выход которого соединен со счетным входом ЗО триггера, выход которого соединен спервым входом элемента задержки, выход которого соединен с вторым входом элемента И, первый вход которого объединен с вторым входом второго...

Цифровой интегратор

Загрузка...

Номер патента: 945865

Опубликовано: 23.07.1982

Авторы: Архипов, Малюк, Терентьева

МПК: G06F 7/64

Метки: интегратор, цифровой

...ин формационный выход 7 интегратора, выход 8 знака.Интегратор работает следуюшим образомаПосле включения производится очист ка счетчика 1. При отсутствии сигналов задания и обратной связи код счетчика 1 МаО, на выходах элемента 2- все нули, Пусть на вход СЛОЖЕНИЕ счетчика 1 подано, например, пять входных импульсов частотой , Счетчик 1 просуммирует это задание, на его выходе установится код И= 5.Подадим теперь на вход ВЫЧИТАНИЕ счетчика 1, например, 10 импульсов35 частотой Еа, После приода первых пяти импульсов на выходах счетчика устаноиггся код, равный О, после прихода шесэ того импульса на выходе ЗАЕМ счетчика 1 появится импульс нулевого уровня, который поступает на первый информационный вход счетчика (младший его разряд) через...

Микропрограммное устройство управления

Загрузка...

Номер патента: 945866

Опубликовано: 23.07.1982

Авторы: Мельников, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропрограммное

...И 10, элемент НЕ 11,элемент И 12, элемент ИЛИ 13, счетчик 14, дешиФратор 15, элемент И 16,згруппу блоков 17 элементов И, группу 18 .счетчиков, группу элементовИЛИ 19- 19, вход 20 устройства, выход 21 устройства, выходы 22 устройства. 1 ОУзел 7 содержит группу дешифраторов 23 -23 п, группу блоков 24.-24 пэлементов И, группу элементов ИЛИ25. -25Микропрограммные устройства рабо зтают следующим образом.Из блоков 4.1 и 4 памяти считываются адреса и операционные части однотактных микрокоманд. В зависимостиот логических условий, поступающих ррсо входа 20 на блок 1 элементов И,происходит модификация адреса и выполняется сведующая микрокоманда.Если микрокоманда является однотактной, то микрооперации считываются 2 эс блока 4 памяти...

Устройство для обслуживания заявок в порядке поступления

Загрузка...

Номер патента: 945867

Опубликовано: 23.07.1982

Авторы: Богумирский, Чернаков

МПК: G06F 9/50

Метки: заявок, обслуживания, порядке, поступления

...И, шифратор,элемент ИЛИ и первый дешифратор, 25 группа выходов которого является грутптойинформационных выходов устройства,входы дешифратора соединены с выходами последних разрядов регистров группы,управляющие входы которых соединеныс тактовым входом устройства, группазапросных входов устройства соединенас группой входов шифратора, каждый1-ый выход которого соединен с первымивходами элементов И 1 -го блока ( 4 =1 уд Гос дд ) д выходы которых соефдинены с информационными входами -горегистра, о т л и ч а ю ш е е с я тем,что, с целью сокращения аппаратурныхзатрат, оно содержит второй децифратор ,ц и счетчик, суммирукипий вход которогосоединен с выходом элемента ИЛИ, входы которого соединены с выходами шифратора соответственно, тактовый...

Устройство для контроля магистралей эвм

Загрузка...

Номер патента: 945868

Опубликовано: 23.07.1982

Авторы: Овсянникова-Панченко, Петрова, Шевкопляс

МПК: G06F 11/16

Метки: магистралей, эвм

...сигналов. Из диаграммы видночто сигнал на линии занятости магистрали ЗАН, входящей в шину 9 управления, периодически принимает единичное значение, что соответствует свободному состоянию магистрали. ПриЗАН шина 7 адреса и шина 8 данных5868 55 7 94не используются для передачи информации и в принципе эти моменты времениможно использовать для проверки магистрали путем посылки и приема тестовых сигналов. Однако период времени Т недостаточен для процедуры проверки, поскольку очередное активное устройство в этом случае мгновенно захватывает магистраль после ее освобождения от предыдущего обмена.Если очередное активное устройство не готово мгновенно занять магист раль, например, иэ-за выполнения внутренней последовательности микро-...

Устройство для определения веса проката

Загрузка...

Номер патента: 945869

Опубликовано: 23.07.1982

Авторы: Китаев, Михайлов, Полушин

МПК: G06F 17/00

Метки: веса, проката

...которого при помощи схемы 10 непрерывно сравнивается с инФормацией регистра 7 (делимого). Процесс деления будет, продолжаться до момента сравнения ко дов в блоках 9 и 7, при котором схема 10 сформирует запрещающий сигнал на элемент 28. Процесс деления на этом закончится, а в регистр 4 и в счетчик 14 будет выдано количество им- ю пульсов, численно равное значению ,коэффициента вытяжки К 1, контрольйого проката. По окончании контрольной прокатки 2 в производится отбор пробы, в результате которого определяется значениеРп фактического весап.м проката и при помощи блока 3 вводится в регистр 5 для вычисления значения РР 2 З фактического веса 1 п.м контрольногораската Вычисление Рпроизводится сле- звдующим образом. Поскольку в регистре 6...

Устройство для проверки монтажа

Загрузка...

Номер патента: 945870

Опубликовано: 23.07.1982

Авторы: Кузовкин, Никаноров, Романов, Томилин, Хесед

МПК: G01R 31/02, G06F 17/00

Метки: монтажа, проверки

...4 транслируется навход дешифратора 8, а сигналы переполнения с запускающего выхода счетчика 3 поступают на счетный входсчетчика 4. При этом умножитель 20формирует два импульса, период следо5 94вания которых в два раза меньше периоступающая на вход элемента И 22. Пер И 22 и ИЛИ 24 на третий (управляющий)вход матричного дешифратора, осуществ 35,управляющий вход дешифратора 7, обеспечивая таким образом контроль проводао да задающей частоты генератора 1.Каждый из этих импульсов поступаетна счетный вход триггера 23 и входумножителя 21, который формируетпоследовательность сигналов частоты10 МГц, (предельная частота работыпроверяемых изделий, построенных насовременной элементной базе), повый из импульсов с выхода умножителя 20...

Генератор функций хаара

Загрузка...

Номер патента: 947847

Опубликовано: 30.07.1982

Автор: Зенцов

МПК: G06F 1/02

Метки: генератор, функций, хаара

...коде (по выходу ЭО) блоком 17(О - прямой код, 1 - дополнительныйкод), Он функционирует в соответствии с табл. 1 и истинности на основелогических значений б, )Г, и Г - обоих разрядов кода модиФикации 1, 1 Р.и 1 . а б л и ц а 1 Т Значения выходов Значение разрядов а 1 Р Р-29ЭО О 1 О Беэразл.Безразл. О 1 , 1 То же То же О Безраэл. О О . То же 1О 40 Н 1 )Н,О,пРи(х,чйорВведем в рассмотрение систему кусочно-плоскостных функций Ф(ху) Рпостроенную по аналогии с системой Хаара. Понятие кусочно-плоскостная 65 функция означает, что на кажлом учасТогда мера функции ь (см. структуру номера функции о ). Схема 18 сравнения кодов обеспечивает выработку логического Значения 8 по (7), определяя, какой из двоичных и-разрядных кодов -2 (х-х)...

Универсальный логический модуль

Загрузка...

Номер патента: 947851

Опубликовано: 30.07.1982

Авторы: Аспидов, Гурьянов, Козюминский, Мищенко

МПК: G06F 7/00

Метки: логический, модуль, универсальный

...входы 17-32, элементы И 33-36 1-й группы, элементы И 37-40 2-й группы, 25 элементы ИЛИ 41-45, элементы И 46- 61, выход 62 устройства.1Элементы И 46, 50, 54, 58 и элемент ИЛИ 41 образуют коммутатор 63, информационные входы которого под ключены к выходам элементов И 33-36 первой группы соответственно, а управляющие входы - подключены к управляющим входам 17-31 модуля соответственно, выход коммутатора 63 35 подключен к управляющему входу элемента И 37 второй группы.Элементы И 47, 51, 55, 59 и элемент ИЛИ 42, элементы И 48, 52, 56, 60 и элемент ИЛИ 43, а также эле менты И 49, 53, 57, 61 и элемент ИЛИ 44 образуют коммутаторы 64, 65 и 66 соответственно, выходы которых подключены к управляющим входам элементов И 38-40 второй группы...

Устройство для сравнения одноразрядных чисел

Загрузка...

Номер патента: 947852

Опубликовано: 30.07.1982

Авторы: Какулия, Хараишвили, Читорелидзе, Чкоидзе

МПК: G06F 7/02

Метки: одноразрядных, сравнения, чисел

...первые выводы первого и второго реле соединены соответственно с анодом первого и катодом второго диодов, а вторые выводы объединены и подключены к шине нулевого потенциала устройст ва, вторые контакты соответствующих ключей. первой и второй групп соединены между собойНа чертеже показана схема устройства. 10Устройство содержит две группы ключей 1 и 2, генератор 3 переменного напряжения, группу диодов 4, реле 5 и б, диоды 7 и 8.Сравниваемые числа предстанлены номерами ключей 1, 2 каждой из двух групп. Первые контакты всех ключей 1 объединены и подключены к одному полюсу генератора 3, другой полюс которого подключен к шине нулевого потенциала (заземлен). Первые контакты всех ключей 2 объединены к катоду диода 7 и аноду диода 8.Вторые...

Устройство для определения экстремальных чисел

Загрузка...

Номер патента: 947853

Опубликовано: 30.07.1982

Авторы: Вайханский, Зарецкий, Колосков, Панин, Сегалович, Терехович, Шеметилло

МПК: G06F 7/04

Метки: чисел, экстремальных

...параллельном коде с временем изменения числовых значений боль шим,чем время срабатывания линии. задержки и время срабатывания цифровых логических элементов. Поступившее на вход 1 число подается на элемент 2 задержки и одновременно на 10 поразрядный узел 3 сравнения. В схеме сравнения поступившее число сравнивается с числом, в данный момент записанным в элемент 4 памяти. Если это число оказывается больше числа, 15 записанного в элемент памяти, при условии выделения максимального значения, на выходе поразрядного узла сравнения формируется сигнал, разрешающий запись в элемент памяти. К,моменту Формирования этого сигнала поступившее число проходит линию задержки и переписывается в элемент памяти. Если на входе 1 информация не меняется, то...

Устройство для сравнения двух п-разрядных двоичных чисел

Загрузка...

Номер патента: 947854

Опубликовано: 30.07.1982

Авторы: Кишиневский, Леонов

МПК: G06F 7/04

Метки: двоичных, двух, п-разрядных, сравнения, чисел

...представлена блок-схема устройстна для сравнения п-разрядных двоичных чисел; на фиг.2 - схема ячейки сравнения.Устройство содержит группы ячеек( ПЧ1 1 1сравнения, выходную ячейку 2 сравйения, Каждая ячейка сравнения групп и выходная ячейка .сравнения содержат элементы И-НЕ З-б. 65АсВ А=В Устройство неисправно Таблица 2г Результат с 1 и А ) В АВ Устройство неисправно А = В Поставленная цель достигается тем, что в устройстве сравнения двух п-разрядных двоичных чисел, содержащем группы ячеек сравнения, выходную ячейку сраннения, причем входные шины каждого 1-го разряда, где 1 = 5 1п, первого числа соединены с первым и вторым входами 1-й ячейки.сравнения первой группы, а входные шины каждого 1-го разряда второго числа подключены к третьему...

Устройство для вычисления функции

Загрузка...

Номер патента: 947855

Опубликовано: 30.07.1982

Авторы: Беляев, Корниенко, Ткаченко

МПК: G06F 7/552

Метки: вычисления, функции

...-горазряда регистра 2 состояние и -горазряда регистра 3 и все разрядыисходного числа подключены к регистру 1, В первом цикле работы устройства из устройства управления навыход 27 выдается сигнал сдвига. Поэтому сигналу происходит правый сдвигсодержимого регистра 2, при этом состояние регистра преобразуется квиду 01111, и левый сдвиг содержимого регистра 1, В регистре 1 остаются нули, а в триггер управления инвертированием переписывается содержимое и-го разряда регистра 3 исходного кода, В результате правого сдвига содержимого регистра 2 происходитотключение переменной и-го разрядаот соответствующего входа регистра 1.На выходе элемента ИЛИ 15 п-го разряда регистра 2 появляется переменнаяиразряда регистра 3, В регистре 1происходит...

Многоканальный параллельный генератор псевдослучайных чисел

Загрузка...

Номер патента: 947856

Опубликовано: 30.07.1982

Автор: Ярмолик

МПК: G06F 7/58

Метки: генератор, многоканальный, параллельный, псевдослучайных«, чисел

...щ = 4,Функциональная схема генераторапсевдослучайных чисел состоит изщ .= 4 триггеров 1 регистра сдвига,щщ- входовых сумматоров 2 по модулюдва щ групп по щ двухвходовых элементов И 3, и групп по щщ-входовых сумматоров 4 по модулю два и и групп пощ подгрупп, включающих щ двухвходовых элементов И 5, причем к входам-го щ-входового сумматора 2 по модулю два подключены выходы двухвходовых элементов И -ой группы по щдвухвходовых элементов И 3, к первому входу 3-ой двухвходового элемента И -ой группы 3 подключен единичный выход 3-го триггера , к синхровходам которого подключен выход генератора тактовых импульсов, на вторые входы двухвходовых элементов Их-ой группы 3 поданы значения коэффициентов, принимающих значения Оили 1, а выходы...

Устройство перемножения частотных сигналов

Загрузка...

Номер патента: 947857

Опубликовано: 30.07.1982

Автор: Самарин

МПК: G06F 7/68

Метки: перемножения, сигналов, частотных

...с выхода генератора 1первой опорнсй частоты с частотой;Е поступают на информационный входсчетчика 2, на выходе которого формируется ксд, соответствующий числу накопленных импульсов.При появлении импульса на выходеисточника первого частотного сигнала происходит перенос кода, содержащегося н счетчике 2, в накопительный,блок 3, а сам счетчик 2 обнуляется и вновь подсчитывает импульсыгенератора 1 первой оперной частоты.Код с накопительного блока 3 поступает на управляющий вход делителя 11частоты. Очевидно, что этот код соот ветствует числу Н, =Х Тх, где ТХпериод первого частотного сигнала,частота которого равна х 1 =Тх .Сигналы с выхода источника второгочастотного сигнала с частотой Ехай. 55 поступают на информационный входсчетчика...

Стохастическое делительное устройство

Загрузка...

Номер патента: 947858

Опубликовано: 30.07.1982

Авторы: Добрис, Рааш, Федоров, Яковлев

МПК: G06F 7/70

Метки: делительное, стохастическое

...устройства5является также низкая точность выполнения операции деления,Цель изобретения - повыаение точности деленияПоставленная цель достигается тем,что в стохастическом делительномустройстве, содержащем блок инвертирования, входы которого являются разрядными нходами делителя устройства,. блэк умножения, первая, группа входов которого соединена с выходами15 блока инвертирования, сумматор, первая группа входов которого являетсяразрядными входами делимого устройства, вторая группа входов соединена свыходами младших раэрядон блока умножения, а выходы являются выходамиустройства, преобразователь код-нероятность и блок задержки, входыблока задержки соединены с выходами сумматора, а выходы - с второй25 группой входов блока умножения,...

Стохастический сумматор

Загрузка...

Номер патента: 947859

Опубликовано: 30.07.1982

Автор: Яковлев

МПК: G06F 7/70

Метки: стохастический, сумматор

...счетчик 8, третий блок 9 сравнения.Разрядные шины кода числа А подключены к первой группе входов блока 1 сравнения, вторая группа входов которого соединенас выходами генератора 3 псевдослучайных чисел и с вторыми группами входов второго 2 и третьего 9 блоков сравнения,. а выход - с первым входом элемента И 4, Выход элемента И 4 соединен с первым входом элемента ИЛИ( б, выход которого соединен с первым входом элемента И-НЕ 7. Первый выход элемента И-НЕ 7 подключен к суммирующему входу реверсивного счетчика 8, вычитающий вход которого соединен с вторым выходом элемента И-НЕ 7, Второй вход элемента И-НЕ 7 подключен к выходу третьего. блока 9 сравнения, первая группа входов которого соединена с5 30 разрядными выходами...

Устройство для умножения по модулю

Загрузка...

Номер патента: 947860

Опубликовано: 30.07.1982

Авторы: Акушский, Инютин, Макеев, Пак, Рыбина, Турмухамбетов

МПК: G06F 7/72

Метки: модулю, умножения

...работы устройства. Оно из однотактного становится двухтактным,15 20 25 30 Блок-схема устройства, представленная на фиг.2, содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой входные регистры 1-8; первый, второй, третий и четвертый блоки 9-12 умножения) первый, второй, третий и четвертый сумматоры 13-16; блок 17 управления, управляющие входы устройства 18-21.Схема блока управления (Фиг,з) содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый, тринадцатый, четырнадцатый, пятнадцатый, шестнадцатый элементы И 22-37; первый, второй, третий, четвертый, пятый, шестой, седьмой, элементы ИЛИ 38-44, генератор 45 импульсов.Такое выполнение...

Микропрограммное устройство управления

Загрузка...

Номер патента: 947861

Опубликовано: 30.07.1982

Авторы: Денисенко, Козачковский

МПК: G06F 9/22

Метки: микропрограммное

...5 микрокоманд, выходы 40которого связаны со входами дешифраторов 4 4 4, , 4 и.Пусть в младшем разряде считываемойв текущий момент времени 1 микрокоманды записана логическая 1. Вэтом случае элемент И б пропуститна управляющий вход 11 регистра 5микрокоманд 1+1 синхроимпульс отгенератора 1 тактовых импульсов,под воздействием которого 1 микрокоманда запишется в регистр 5 микрокоманд и с его выходов поступит навходы дешифраторов 4, 44 , 4 и и в соответствии с кодом,записанным в каждой группе разрядовмикрокоманды, на выходах этих дешифраторов вырабатываются сигналымик 1 фоопераций, которые подаютсяк управляющим устройствам и блокамЭВМ. На каждом следующем такте значение счетчика 3 увеличивается на 601, производится считывание...

Устройство для регистрации сигналов ошибок

Загрузка...

Номер патента: 947862

Опубликовано: 30.07.1982

Авторы: Качинский, Кулаков, Майзель

МПК: G06F 11/22

Метки: ошибок, регистрации, сигналов

...а на остальных входах сигналы ошибок отсутствуют,В первом режиме после поступления первого сигнала ошибки на вход 7-2 он пройдет через элемент блокировки 2-2 и запишется во второй разряд регистра 1. После этого прямой и инверсный выходы второго разряда регистра 1 изменяют свое . состояние на противоположное. Уровень логической 1, установившийся на прямом выходе второго разрядарегистра 1, запустит реле времени 4-2 и поступит на блокировочные входы .всех, кроме второго, элементов 2 блокировки. При этом прием остальных, кроме второго, сигналов ошибок заблокирован.Для работы устройства необходимо, чтобы частота поступления сигналов синхронизации по входам 8 и 9 была меньше частоты любого из устойчивых сигналов ошибок, а период сигналов с...

Устройство для контроля и диагностики логических узлов

Загрузка...

Номер патента: 947863

Опубликовано: 30.07.1982

Авторы: Григорьян, Караханьян, Кучукян, Мкртумян, Саркисян

МПК: G06F 11/16

Метки: диагностики, логических, узлов

...под управлением выходов 27 блока 3 управ. ления, Каждый выход 27 блока 3 обеспечивает прием информации из входного регистра 2 в соответствующую группу битов регистра 4 тестов.При работе устройство выполняет начальную установку регистра тестов в единицу; автоматическую установку регистра тестов для подачивходных последовательностей тесто вых наборов на проверяемый блок согласно программе тестирования блока; опрос выходов проверяемого блока; сравнение полученных данных с эталоном; накопление результата, полу ченного на множестве тестов в буферном блоке памяти; определение неисправных интегральных схем по справочнику в соответствии с полученным кодом; переход к следующему циклу диагностики, т.е. подтверждение правильности локализации...

Устройство для управления переключением скользящего резерва

Загрузка...

Номер патента: 947864

Опубликовано: 30.07.1982

Авторы: Горшков, Никифорова, Ростов, Савватеев

МПК: G06F 11/20

Метки: переключением, резерва, скользящего

...только одного первого элемента И-НЕ 10 матрицы. Элемент, который срабаты. вает, определяется случайными параметрами: чувствительностью элементов, помехами в цепях, амплитудамисигналов и т,д.После срабатывания одного из первых элементов И-НЕ 10 матрицы устанавливается состояние, при котором на его выходе присутствует сигнал логического "0", а на выходах первых элементов И-НЕ 10 матрицы, стоящих со сработавшим в одной строке и одном столбце - потенциал логической "1", Кроме того, при срабатывании одного из первых элементов И-НЕ 10 матрицы на входе соответствующего элемента И 11 появится потенциал логического "0". Такигл образом, на выходе элемента И 11 сформируется короткий импульс длительность которого определяется ,временем...

Устройство для управления подключением резервных блоков

Загрузка...

Номер патента: 947865

Опубликовано: 30.07.1982

Авторы: Горшков, Комаров, Савватеев, Штейнберг

МПК: G06F 11/20

Метки: блоков, подключением, резервных

...элемент ИЛИ 11 поступает на первый вход первого элемента И 6, на выходе которого также присутствует сигнал 35 логического ф 01. Этот сигнал поступает на первые входы Запуск преобразователей напряжения 5-5, вследствие чего на иннерсных выходах преобразователей напряжения 5- 40 5 в исходном состоянии появляются сйгналы логической 1. Эти сигналы поступают на входы второго элемента И 7, на выходе которого также присутствует сигнал логической1 который приходит на входы элемента ИЛИ-НЕ 10 и элемента 9 задержки. Поэтому на выходе элемента ИЛИ-НЕ 10 и на К-входах триггеров 12 -12 через время задержки Т появится сигнал логического 0 ф, Сигнал логической 1 с выхода каждого из преобразователей напряжения 5-5поступает также на первый вход...

Устройство микропроцессорного управления и обработки информации

Загрузка...

Номер патента: 947867

Опубликовано: 30.07.1982

Авторы: Диденко, Пшисуха, Солодовников, Топорков, Усенко, Чернец

МПК: G06F 15/00

Метки: информации, микропроцессорного

...привыполнении операции чтения осуществляет прием информации, предварительно занесенной в буферный регистрконтроллера 3,Режим органиэации прерывания микропроцессора. )5Внешнее устройство, требующеепрерывания текущей программы, устанавливает на одной иэ линий ЗПР интерфейсной магистрали 9 сигнал запроса прерывания, Количество линийЗПР соответствует количеству уровнейпрерывания микропроцессора. Обычноколичество уровней прерывания длямикропроцессоров равно 8. Каждомууровню прерывания присвоен соответствукший приоритет.Блок 2 анализирует наличие налиниях сигналов запроса прерывания,Если в данный момент микропроцессорне обслуживает прерывание с болеевысоким приоритетом, чем текущийзапрос прерывания, то блок 2 формирует код вектора...

Микропрограммный процессор

Загрузка...

Номер патента: 947868

Опубликовано: 30.07.1982

Авторы: Бурова, Горбачев, Диденко, Игнатьев, Кочкин, Малышко, Мясников, Торгашев, Харитонова

МПК: G06F 15/00

Метки: микропрограммный, процессор

...сигнал поступает на второй входприоритетного шифратора 9, разрешаявыдачу управляющего сигнала на еговторой выход, Первый коммутатор 7обеспечивает выдачу синхронизирующихтактовых импульсов либо на четвертый вход блока 4 со своего первоговыхода в основном режиме, либо навторые входы третьего и четвертогорегистров со своего второго выходав режиме прерывания. Тактовые синхроимпульсы поступают на вход первогокоммутатора, также как и на синхронизирующие входы других элементовпроцессора с выхода генератора синхросигналов не показан) . Состояниетриггера 8 определяет режим работыпроцессора,Управлякщий сигнал поступаетлибо с первого выхода триггера 8 на,первый вход первого коммутатора 7,на второй вход дешифратора 6 микро"команд и пятый вход блока...

Устройство для определения максимальных путей в графах

Загрузка...

Номер патента: 947869

Опубликовано: 30.07.1982

Авторы: Афанасьев, Комаров, Титов

МПК: G06F 15/173

Метки: графах, максимальных, путей

...следующим образом.Первоначально в модель 1 заносится информация о топологии моделируемого графа (сети), При этом триггеры 21 (1, = 1,п), которые являются формирователями дуг, устанавливаются в единичное, состояние, если есть информационная связь из 1-ой вершины в )-ую вершину. Соответствующий триггер 2 1 определяется пересечением 1-ой строки и 1-го столбца.Другие триггеры 2 1, а также триггеры 8 и счетчики 10 и 19 находятся в нулевом состоянии. В счетчики 7 соответствующих вершин графа заносятся числа импульсов, дополняющие веса вершин до полной емкости счетчиков, После занесения исходной информации на входах элементов 4 ИЛИ-Н объединяющих выходы триггеров 2 в строках, соответствующим конечным вершинам моделируемого графа, будут...

Функциональный частотный преобразователь

Загрузка...

Номер патента: 947870

Опубликовано: 30.07.1982

Авторы: Жильцов, Кулешов, Рычкова

МПК: G06F 17/10

Метки: функциональный, частотный

...к входу второго дифференцирующего элемента, выход первого дифференцирующего элемента соединен с управляющим входом регистра памяти, а выход цифро-аналогового преобразователя является выходом функционального частотного преобразователя. ненного второй группой информационных входов с выходами сумматора 12 и с информационными входамирегистра 7, управляющим входом - свыходом второго дифференцирующегоэлемента 13, а входом обнуления - свыходом элемента б задержки и с входом обнуления счетчика 5. Выходгенератора 4 подключен к входу дифференцирующего элемента 13,Функциональный частотный .преобразователь работает следующим образом,На выходе формирователя 1, навход которого поступает сигнал преобразуемой частоты ЕК,...

Многоканальное устройство для анализа динамических параметров импульсов

Загрузка...

Номер патента: 949556

Опубликовано: 07.08.1982

Автор: Ветшев

МПК: G01R 29/02, G06F 17/00

Метки: анализа, динамических, импульсов, многоканальное, параметров

...сдвиг информации(на число тактов, равное содержимомусчетчика 5) в сторону нулевого разря-.да, Единица первой кодовой комбинации 45 (в первом канале), которая была занесена в разряд регистра 12 с номером,соответствующим числовому эквиваленту, переместится после сдвига в нулевой разряд регистра 12. Сигналы "еди 5 р ница", зафиксированные в регистрах12, всех каналов, после сдвига займутположение соответствующее шкале времени, начало которой совмещено сначалом измерения.Из регистров 12 сигналы накоплен-,ной логической информации передаютсяв блок 1 для визуального анализа.Логический анализатор устанавливается в исходное ,нулевое) состояние.При применении изобретения быстродействие логических анализаторовможет быть увеличено в 10.-100 раз....