G06F — Обработка цифровых данных с помощью электрических устройств
Клавиша
Номер патента: 1173404
Опубликовано: 15.08.1985
Авторы: Захаров, Меднов, Филиппов
МПК: G06C 7/02, G06F 3/023
Метки: клавиша
...контакта с постоянным магнитом 7.Бесконтактная клавиша имеет датчик положения, выполненный в ниде подвижной 8 и неподвижной 9 частей.11 одвижная часть 8 датчика положения установлена на нижнем конце тяги 3, а неподвижная часть 9 расположена в основании корпуса 4.В исходном положении подвижная часть 8 датчика положения установлена относительно неподвижной 9 с зазором А, а клавишная головка 1 установлена относительно корпуса 4 с затвором Б, причем величина зазора Б больше величины зазора А. Зазоры А и Б предназ,начены для того, чтобы обеспечить ход клавишной головки .1 больше хода подвижнойчасти датчика полржения,При нажатии оператором на клавиш ную головку 1 она начинает перемещаться вниз вместе с штоком 2 и закрепленным на ней...
Многоканальное устройство для ввода информации
Номер патента: 1173405
Опубликовано: 15.08.1985
Авторы: Керштейн, Корнилов, Серебряков
МПК: G06F 3/05
Метки: ввода, информации, многоканальное
...1, блок 2 памяти, первый аналого-цифровой преобразователь 15(АЦП) 3, блок 4 управления, второйаналого-цифровой преобразователь 5,блок 6 оперативной памяти, дешифратор7, первую, вторую, третью и четвертуюгруппы 8, 9, 10 и 11 ключей, первую 20и вторую группы 12 и 13 усилителей,блок 14 преобразования сигнала (например, двухполупериодный выпрямитель).Многоканальное устройство для вво.5да информации работает следующим образом,Аналоговые сигналы подаются на информационные входы аналового мультиплексора 1, выбор нужного канала осу ществляется блоком 4 управления, который представляет собой регистр упровляющего слова ЭВМ. Сигнал определенной амплитуды с выхода аналовогомультиплексора 1 попадает на входгруппы 8 ключей, одновременно этотсигнал...
Ячейка одномерной однородной вычислительной среды
Номер патента: 1173406
Опубликовано: 15.08.1985
Авторы: Албеков, Герасимов, Чикалов
МПК: G06F 7/00
Метки: вычислительной, одномерной, однородной, среды, ячейка
...элемента ИЛИ, выход первого элемента ЗАПРЕТ соединен с вторым входом тринадцатого элемента И, выход которогосоединен с первым входом седьмогоэлемента ИЛИ, выход которого соединен с шестым выходом ячейки, второй 1Изобретение относится к цифровойвычислительной технике и предназначено для использования в качествебазового элемента вычислительнойсреды, реализующей основную операцию 5д-алгоритма синтеза тестовых наборов для цифровых устройств,Целью изобретения является увеличение скорости выполнения операциид-пересечения алгоритма Рота. 10На чертеже представлена функциональная схема ячейки одномерной однородной вычислительной среды.Ячейка содержит элементы И 1-16,элементы ИЛИ 17-24, элементы ЗАПРЕТ 25 и 26, элементы ИЛИ-НЕ 27и 28.Для...
Устройство для выбора экстремального числа
Номер патента: 1173407
Опубликовано: 15.08.1985
Авторы: Виноградов, Пушной
МПК: G06F 7/02
Метки: выбора, числа, экстремального
...с информационными входами будет "0", на выходах элементов НЕ 4 - "1", а на выходах элементов И-НЕ 5 - "1". Таким образом, на входы элемента И-НЕ 10 с выходов элементов И-НЕ 5 всех каналов 12 анализа поступают "1", а на выходе элемента И-НЕ 10 будет "0", который поступает на третьи входы элементов И-НЕ 6 обоих каналов 12. Одновременно на первые и вторые входы элементов И-НЕ 6 поступают "1" с выходов элементов НЕ 4 и с шины тактовых импульсов. В результате на выходах элемен" тов И-НЕ 6 будут "1", которые через соответствующие элементы И 7 удерживают триггеры 8 в единичном состоянии. Таким образом, пока в одноименных разрядах, начиная со старшего поступающих чисел, содержатся одинаковые цифры, триггеры 8 всех каналов 12 анализа остаются в...
Устройство для определения максимального из -двоичных чисел
Номер патента: 1173408
Опубликовано: 15.08.1985
Автор: Мурашко
МПК: G06F 7/04
Метки: двоичных, максимального, чисел
...в первую группу элементов 21 памяти заносят все стар 1шие разряды н двоичных чисел,далее в последующие группы заносятся все разряды чисел в порядке убывания старшинства разрядов, а в группе элементов 2 памяти заносятся все младшие разряды п двоичных чи-, сел. Регистр 10 результата обнуляется.В устройство по входу 7 поступает сигнал начала операции, по которому осуществляется запуск генератора 8 импульсов. Генератор 8 импульсов вырабатывает серию импульсов стробирования для элементов И 5, элемента И 9, элементов И 11 , причем сигналом разрешения для элементов И 5,. и элемента И 9 является сам тактовый импульс, а для элементов И 11 - отсутствие тактового импульса на их первых входах.В случае 1, если хотя бы в одном из элементов 2...
Сумматор-умножитель
Номер патента: 1173409
Опубликовано: 15.08.1985
Авторы: Евстигнеев, Кошарновский, Маркин, Новожилов
МПК: G06F 7/49
Метки: сумматор-умножитель
...и 17,элементы ИЛИ 18,19, 20 и 21, входы 22 и 23,первого и второго операндов, входы 24, 25 и 26 слежения,вычитания и умножения, выходы 27,28 и 29 младшего разряда, старшего разряда результата и переполнениясоответственно. ЭОВ основу работы сумматора-умножителя положено следующее.Пусть исходные числа Аи В представлены по основаниям рабочеголдиапазона СОК о = Д Р;,Кроме того,пусть среди оснований рабочего диапазона нет четных оснований.Произведение максимальных чиселиз данного диапазона требует квадрадинены соответственно с первым ивторым входами первого элемента ИС"КЛЮЧЙОЩЕЕ ИЛИ, выход которого и выход четвертого элемента ИЛИ соединены соответственно с первым и вторымвходами второго элемента ИСКЛЮЧАЮЩЕЕИЛИ, выход которого является выходом...
Устройство для умножения в избыточном последовательном коде
Номер патента: 1173410
Опубликовано: 15.08.1985
Авторы: Золотовский, Коробков
МПК: G06F 7/49
Метки: избыточном, коде, последовательном, умножения
...заполняется в соответствии с табл.1.1173410 Перенос П может принимать значения О, +1, +2, -1, которые коди.руются следующим образом.+2 - з 010 -1 - ф 111 0 - з 000 +1 - ф 001 Сумма Я кодируется как это бы-.ло указано.1 ОТабличный блок 10 суммирования заполняется в соответствии стабл.2. Таблица 2 Входы 1-го Входы 2-го слагаемого слагаемого Входы 3-го слагаемого Четвертичный код 68 3 4 5 1 2 3 4 5 6 1 2 Я Я П П Я(+1)+(+2)+(+2)=(+1) (+1) 0 0 1 0 1: О (+1)+ (+2)+ (-1) =(0) (+2) 0 0 1 0 1 0 и т.д. разрядами вперед. С входов 5, 6 и 7в регистр 8 записывается множитель Утакже старшими разрядами вперед.Пусть разрядность сомножителей 50 равна и,Для выполнения операции умножения необходимо выполнить и циклов.Передача и обработка одной четверичной...
Вычислительное устройство
Номер патента: 1173411
Опубликовано: 15.08.1985
Автор: Ханов
МПК: G06F 7/52
Метки: вычислительное
...устройство в режиме деления параллельного кода напоследовательный код работает сле 15 дующим .образом.По импульсу начальной установки,поступающему на вход 23 устройствапроисходит запись начальных значений в регистры 1,2,3 и 4 и в счет 20 чик 15 с соответствующих входов устройства 20, 16, 17,21 и 22, причем врегистры 2 и 3 записывается код"0", в регистр 1 - код мантиссы делимого М, в старший разряд регист 25 ра 4 - код "1", в остальные разряды - код "0", т.е. в регистр 4 записывается код К, в счетчик 15 -дополнительный код П порядка делихтеля.Код делимого М может изменятьсяЗК ЗКв пределах -- сМ с - ,64 64После начальной установки выполняются +и+1) циклов вычисления,1173411 ПХ=2 Х 8 гд 3где (1 с+1) - число "пустых" разрядов при...
Устройство для вычисления обратной величины 48-разрядных чисел
Номер патента: 1173412
Опубликовано: 15.08.1985
Авторы: Боярский, Захаров, Митропольский, Усан, Шнитман, Щенников
МПК: G06F 7/52
Метки: 48-разрядных, величины, вычисления, обратной, чисел
...является повышение точности.На Фиг. 1 представлена схема устройства для вычисления обратной величины 48-разрядных чисел; на фиг. 2 - .схема блока Формирования и суммиро Ования частичных произведений.Устройство для вычисления обратнойвеличины 48-разрядных чисел содержитвходной регистр 1, блок 2 памяти,блоки 3, 4 и 5 умножения, вычитатель 156, сумматор , блок 8 формированияи суммирования частичных произведений, буферные регистры 9-32, выходной регистр 33.Блок 8 Формирования и суммирования 20частичных произведений содержит узлы34-37 умножения, сумматоры 38, 39 и40, регистр 41, входы 42 и 43, выходы 44 и 45,Устройство для вычисления обратной 25величины 48-разрядных чисел работаетследующим образом.Предлагаемое устройство представляет собой...
Вероятностный преобразователь аналог-код
Номер патента: 1173413
Опубликовано: 15.08.1985
Автор: Фарбер
МПК: G06F 7/70
Метки: «аналог-код», вероятностный
...устройства, устанавливаеттриггер 14 в единичное, а счетчик 12и делитель 13 в нулевое состояние,Единичное состояние триггера 14 обеспечивает прохождение через элементИ 7 тактовых импульсов на вход делителя 13 и вход генератора 9 случайныхчисел, а через элементы 3 и 4 задержки - на вторые входы элементов И 6и 8, При подаче очередного тактовогоимпульса на вход генератора 9 на немформируется новое случайное число.Наличие единицы в (и+1)-м разрядесформированного числа обеспечиваетпрохождение через элемент И 8 тактового импульса с выхода элемента 4 задержки на счетный вход счетчика 12,в результате чего его. состояние увеличивается на единицу.Младшие и разрядов генератора 9случайных чисел через элементы НЕ 10поступают на вход...
Программное устройство управления
Номер патента: 1173414
Опубликовано: 15.08.1985
Автор: Павлов
Метки: программное
...коммутаторов 61-6триггер 7 элемент И 8, вход 9сброса, гфуппу информационных вхо-.дов 10 -10 м, регистр 11 адреса,выходной регистр 12, вторую группу . 20коммутаторов 13 -13, элемент 14задержки, вход 15 признака началаработы, первую группу входов 16 -16условий, вторую группу входов 17171 условий, вход 18 управлениярежимом, выход 19 признака концаработы, группу мультиплексоров20-20 к, группу дешифраторов 2121, первую группу информационныхвыходов 22-22 вторую группу инфор мационных выходов 23 -23 и третьюгруппу входов 24 -24, условий.Устройство .работает следующимобразом.Коммутаторы 6 и 13 в зависимостиот значения сигнала на входе 18устройства коммутируют тот или инойвход, а блок памяти в зависимости отзначения этого сигнала работает...
Устройство для статистического контроля логических блоков
Номер патента: 1173415
Опубликовано: 15.08.1985
Авторы: Богуславский, Бродко, Вдовиченко, Вишняков, Карачун, Лупанова, Романкевич, Руднев, Славинский, Чернецкая
МПК: G06F 11/25
Метки: блоков, логических, статистического
...контрольной точки (фиг. 3) содержит два счетчика 18 и 19.Блок статистических анализаторов (фиг, 4) содержит счетчик 20, сумматор 21, узел 22 памяти эталонов, схему 23 сравнения и узел 24 памяти допустимых отклонений.Устройство для статистическогодиагностирования логических блоковработает следующим образом.Последовательность сигналов, формируемая генератором 1 в соответствии с заданным из блока 8 ввода законом распределения вероятностей, поступает навходы контролируемого логического блока, Случайные сигналы сконтролируемых точек контролируемого 10. блока 3, снимаются коммутатором 4 ипередаются на входы блока 5 статистических анализаторов. Порядок опросаконтрольных точек блока 3 определяетсяблоком 7 задания адреса контрольной 15точки...
Устройство для обнаружения искажений в двоичных последовательностях
Номер патента: 1173416
Опубликовано: 15.08.1985
Автор: Иванов
МПК: G06F 11/28
Метки: двоичных, искажений, обнаружения, последовательностях
...синхроимпульса в счетчике окажется код 1100. Предположим, что при повторном поступлении анализируемой последовательности исказятся два подчеркнутых символа. В этом 5 п случае, очевидно, окончательное состояние счетчика также будет равно 1100, т.е. искажения не будут.обнаружены, Еслиобъединить в одном устройстве по известным правилам методсчета состояний и сигнатурный анализ(для определенности рассмотримчетырехразрядный Формирователь сигнатур, аналогичный на фиг. 1), т,е. подать анализируемую последовательность на входы счетчика 4 и формирователя сигнатур одновременно, тои в этом случае указанные искажения не будут обнаружены, так как формирователь сигнатур, как известно, не обнаруживает двойные ошибки при расстоянии между искаженными...
Устройство для исправления двухкратных ошибок в блоках передачи и хранения информации
Номер патента: 1173417
Опубликовано: 15.08.1985
Автор: Поваляев
МПК: G06F 11/08, G11C 29/00
Метки: блоках, двухкратных, информации, исправления, ошибок, передачи, хранения
...элементов, реализующих функцию ИСКЛ 0 ЧАЮЩЕЕ ИЛИ. Блок 4 коррекции реализу. ет на своих выходах следующие логические функции%63) = Р (,ЕЗЭ. мЮ)ч ЕЭ, П. РВс,: 5 Я ЕС, С, Й мС,ЕС )91,где ВО; - функция на 1.й информационной вы. ходной шине устройства;ВС - функция на 1- й контрольной выход.-., ной шкапе устройства;О; - информационный бит сообщения;С - контрольный бит сообщения;ЕО; - ошибка информационного бита сооб. щения:ЕС - ошибка контрольного биты сообщения;В - 1.й разряд синдромного кода;ЛВ - команда чтения;ЧЧ - команда записи.При отсутствии команд чтения или записи 5 лок,коорекции отключается от интерфейса,Управляющие сигналы на входах 12 - 15 уст. ройства формируются устройством, входящим в состав ЭВМ, использующим предлагаемое...
Устройство для ввода-вывода информации
Номер патента: 1173418
Опубликовано: 15.08.1985
Авторы: Берзиньш, Громов, Казаков, Ленский, Лившиц, Рейзин
МПК: G06F 13/00
Метки: ввода-вывода, информации
...является приме.ром осуществления деления управляющих сигналов с частотой кратнойдвум. Для.получения другой частоты вкачестве счетчика 14 можно использовать интегральную микросхемуКР 580 ВИ 53, включенную согласно паспортным данным.Генератор 5 работает следующимобразом.1 Сигнал, поступающий из регистра 3, устанавливает счетчик 9 в состояние, соответствующее количеству слоев ввода-вывода, участвующих в обмене, а также устанавливает триггер 10 в единицу. Счетчик 9 работает в режиме вычитания. Его. содержимое уменьшается на единицу после прихода каждого импульса с выхода элемента И 12. Сигнал заема, соответствующий состоянию нуля в счетчике 9, устанавливает триггер 10 в нуль (сбра3 11734 сывает), запрещая тем самым прохождение импульсов от...
Коррелятор
Номер патента: 1173419
Опубликовано: 15.08.1985
Авторы: Белолипецкий, Прохоров
МПК: G06F 17/15
Метки: коррелятор
...режимам. Перед началом работы в любом режиме триггеры 2, сумматоры 3, счетчики 7 и 8 обнулены, На вход 11 устройства подаются текущие значения знакового разряда первого10 15 20 40 зцпх, а на вход 13 второго зюпу, входных процессов. На вход 5 устройства подаются синхроимпульсы 1 первого, а на вход 12 синхроимпульсы е второго входных процессов. На вход 10 устройства подаются интервалы времени между соседними отсчетами входных процессов. Причем эти интервалы в общем случае не равны между собой. На выходах одноразрядных блоков 4 умножения формируются частичные произведения текущего значения знакового разряда первого входного процесса на и текущих значений знакового разряда второго входного процесса. Распределитель 1 импульсов по...
Знаковый коррелометр
Номер патента: 1135339
Опубликовано: 23.08.1985
Авторы: Беляков, Громова, Карнаухов, Шукурьян
МПК: G06F 17/15, G06G 7/19
Метки: знаковый, коррелометр
...к выходу гененатора тактовых импУльсов, а управляющий входявляется входом задания аргументакоррелометра. Выход управляемогоделителя соединен со вторыми входами первого и второго элементов И,входом первого счетчика, выход которого соединен с управляющимвходом ключа, выход которого соединен со входом второго счетчика.Информационный вход ключа подключен к выкоду одновибратора, входыкоторого соответственно подключены к выходам триггера.На фиг. 1 приведена структурнаясхема коррелометра; на фиг, 2 -временные диаграммы его работы.Коррелометр содержит усилительограничитель 1, элемент НЕ 2, первый 3 и второй ч элементы И, триггер 5, генератор 6 тактовых импульсов, первый счетчик 7, ключ 8, второй счетчик 9, предназначенный дляподсчета импульсов,...
Устройство для ввода информации
Номер патента: 1174917
Опубликовано: 23.08.1985
Авторы: Федоренчик, Шапиро
МПК: G06F 3/02
Метки: ввода, информации
...Одновременно сигнал циклически изменяет состояние счетчика 6, что обеспечивает последовательное подключение через коммутатор 4 отдельных 25 групп кнопок клавиатуры 1 к входу АЦП 5. При замыкании одной из кнопок в клавиатуре 1 напряжение с соответствующего звена задатчика 2 поступает через коммутатор 4 на вход АЦП 5, с выхода которого ЭВМ считывает через формирователь 3 двоичный код, который однозначно определяет номер нажатой кнопки. При этом также считыва 17 2ется код с выхода счетчика 6, который определяет группу клавиш, в которой произведено нажатие. Таким образом, код, считываемый ЭВМ с устройства, однозначно определяет положение нажатой клавиши во.всем поле клавиатуры.Предлагаемое устройство может быть реализовано на базе...
Многофункциональный логический модуль
Номер патента: 1174918
Опубликовано: 23.08.1985
Авторы: Громаковский, Левина
МПК: G06F 15/163
Метки: логический, многофункциональный, модуль
...И-ИЛИ 34, элемент ИЛИ 35, триггер 36, а также элемент 37 задержки. В состав блока управления коррекцией входят узел 38 управления инвертиро. вания, содержащий элемент И-ИЛИ 39, схемы 40 сложения по модулю два, элемент И 41, элемент ИЛИ 42, элементы И 43 и 44, а также узел 45 преобразования сигналов запрета, содержащий элементы И 46-51, мультиплексоры 52 и 53, селектор 54, мультиплексор 55 и элемент И 56.Предлагаемое устройство предназначено для расчета выходных состояний интегральных схем (ИС) как с прс. мыми, так и с инверсными выходами, выполняющих функции мультиплексоров из двух каналов в один, иэ четырех каналов в один и из восьми каналов в один и имеющих входы запрета, которые позволяют организовать и логических узлах, построенных...
Устройство для сравнения чисел
Номер патента: 1174919
Опубликовано: 23.08.1985
МПК: G06F 7/04
...исполнении устройства могут быть использованы, например, микросхемы сдвиговых регистров на четыре разряда водном корпусе иэ 155 серии (К 155 ИР 1, З 5КМ 155 ИР 1).Устройство работает следующим образом.В процессе работы устройства наинформационных входах 10 постоянно 40присутствует параллельный обратныйкод минимально допустимого числа(Ац, а на группе информационных,входов 11 постоянно присутствуетпараллельный обратный код допуска 451,Д ) сравниваемых чисел.В начале каждого цикла работыустройства на управляющий вход 8 поступает сигнал, который производитустановку счетчика 1 в состояние "00 50"000" и сдвигового регистра 7 всостояние "100", что соответствуетединственному единичному сигналуна выходе 12 и нулевым сигналам навыходах 13 и...
Ассоциативное суммирующее устройство
Номер патента: 1174920
Опубликовано: 23.08.1985
Авторы: Айдемиров, Исмаилов, Омаров
МПК: G06F 7/50
Метки: ассоциативное, суммирующее
...3 преобразует поступающий на его входы двоичный код в уплотненный код, который через элементы И 5 поступает на адресный вход запоминающего блокав течение тактового импульса по входу 10. Считанное из блока 1 слово является частью ассо-циативного признака для ассоциатив" ного запоминающего блока 2. Второй частью признака являются. все, кроме первого, разряды кода, считанного из блока 2. Обе части признака поступают на преобразователь двоичного кода в уплотненный код 4 через элементы 7 и 8 задержки, причем младший разряд слова, считанного из блока 1, поступает на преобразователь 4 без задержки. Сформированный на выходе преобразователя 4 признак дополнительно сннхронизируется импульсом по входу 11 с помощью элементов И 6, Такая...
Накапливающий сумматор
Номер патента: 1174921
Опубликовано: 23.08.1985
МПК: G06F 7/50
Метки: накапливающий, сумматор
...содержит 15комбинационный приматор 1, блокпамяти, содержащий разряды 2.1 - 2.5и дополнительный разряд 2.6 преобразователь 3 прямого кода в обратный, преобразователь 4 знакового разряда, преобразователь 5 знака промежуточной суммы, элементы 2 И-ИЛИ-НЕ 6и 7, элементы НЕ 8 - 10, вход 11 знакового разряда, информационные входы12, выход 13 знакового разряда, информационные выходы 14, выход 15знака промежуточной суммы, вход 16режима преобразования, тактовый вход17 и вход 18 нулевого потенциала.Работа накапливающего сумматора Зрзаключается в том, что преобразуетсяпромежуточный результат суммирования и само преобразование производится по совпадению знаков текущего ипредыдущего слагаемых. Подсуммиро 35ванне очередного слагаемого к...
Устройство для извлечения кубического корня
Номер патента: 1174922
Опубликовано: 23.08.1985
Автор: Воробель
МПК: G06F 7/552
Метки: извлечения, корня, кубического
...7/552, 1978. (54)(57) УСТРОЙСТВО ДЛЯ ИЗВЛЕЧЕНИЯ КУБИЧЕСКОГО КОРНЯ, содержащее первый, второй и третий элементы ИЛИ, элемент задержки, триггер, первую и вторую группы элементов И, первый и второй счетчики, элемент И, формирователь импульсов, выход которого соединен с первым входом второго элемента ИЛИ, выход которого соединен со счетным входом второго счетчика, выходы элементов И второй группы соединены с входами первого элемента ИЛИ, выход которого соединен с первым входом триггера, второй вход которого соединен с первым входом элемента И и выходом третьего элемента ИЛИ, первый вход которого через элемент задержки соединен с. выходом элемента,И, второй вход кото рого соединен с выходом триггера, вт рой вход третьего элемента ИЛИ соеди...
Устройство для извлечения квадратного корня
Номер патента: 1174923
Опубликовано: 23.08.1985
Авторы: Арсени, Бородянский, Наумов, Онопко, Сурженко
МПК: G06F 7/552
Метки: извлечения, квадратного, корня
...ичетвертого элементов И блока управления подключены к входам сбросасоответственно третьего, пятого, седьмого и девятого триггеров, прямые выходы которых подключены к. вторым входам шестого, седьмого восьмого и девятого элементов И блока управления соответственно, инверсные выходы третьего, пятого и седьмого триггеров подключены соответственнок второму, третьему и четвертомувходу пятого элемента И блока уп- .равления, инверсный выход девятоготриггера подключен к третьему входувосьмого элемента И блока управления, первый выход шифратора подключен к входу управления сдвигом сдвигающего регистра блока управления,выход мпадшего разряда которого соединен с установочным входом четвертого триггера, с входом управления сдвигом третьего...
Устройство приоритета
Номер патента: 1174924
Опубликовано: 23.08.1985
Автор: Кубарский
МПК: G06F 9/50
Метки: приоритета
...функциональных возможностей усттэойства за счет обеспечения приоритетности индицируемых событий.Это позволяет производить отборзначимой информации в ряде параллельно протекающих независимых процессовс совмещенным отображением информации по ним на общем носителе и упростить устройство за счет исключенияаппаратурных затрат на отображениенеэначимой информации.На чертеже представлена функциональная схема устройства.Устройство содержит каналы 1,резистивный задатчик;2 ранга переменного приоритета, управляющее реле 3, содержащее обмотку 3.1, переключающий контакт 3,2 и размыкающий контакт 3,3, датчик 4 информации, содержащие ключи 4. 1 и 4,2 источников дискретных событий, формирователи 5 импульсов, шифратор 6,регистр 7 адреса, элементы ИЛИ...
Многоканальное асинхронное устройство приоритета
Номер патента: 1174925
Опубликовано: 23.08.1985
Авторы: Иванов, Кулешова, Оболенская
МПК: G06F 9/50
Метки: асинхронное, многоканальное, приоритета
...вторые 35входы всех элементов И-НЕ 4. В результате на выходах элемента И-НЕ 4устанавливается напряжение логической едпницы, обеспечивающее прохождение информации от триггеров 7, 40Сигналы запросов на входах устройства 10 отсутствуют, что соответствует наличию напряжения логической .единицы на входах 10. Управляющийсигнал на входе 12 отсутствует, 45что соответствует наличию напряже,ния логического нуля на этом входе, На выходах устройства 13 устанавливается напряжение логического нуля, что соответствует отсутствию сигнала прерывания на выходе14, т.,е. напряжению логической единицы.11 оступающий запрос на один из входов в виде напряжения логического55нуля через первый вход элементаИ-НЕ 1 поступает на первый вход второго элемента И-НЕ 2,...
Устройство многоуровневого прерывания
Номер патента: 1174926
Опубликовано: 23.08.1985
Авторы: Ларченко, Фурманов, Холодный, Ялинич
МПК: G06F 9/48
Метки: многоуровневого, прерывания
...выхо -дах 4 и 21 сигналы отсутствуют ьулевые уровни сигналов - на выходах регистра 1, триггера 18, счетчика 13,на входах 5 и 7 и выходах 4 и 21; единичные уровни сигналов - на входах14, 15 и 22 и выходе триггера 19, являющемся инверсным выходом),С приходом тактового импульса на вход 7 устройстваон через элемент И 6 поступает на управляющий вход регистра 1, разрешая прием запросов прерываний в регистр по входу 2На выходе регистра 1 запросов с шифрато-. ром приоритетов формируется код приоритетности, соответствующий номеру( = 1, и) активного источника запроса с наивысшим приоритетом (наибольшему из номеров активных источников), При отсутствии запросов на прерывание устанавливастся нулевой код. При отсутствии запросов на прерывание...
Адаптивное резервированное устройство
Номер патента: 1174929
Опубликовано: 23.08.1985
Авторы: Мовзолевский, Мочалова
МПК: G06F 11/20, H05K 10/00
Метки: адаптивное, резервированное
...в трех каналах на входе элемента И 9, Такая ситуация возникает,при совпадающих во времени от .азах в двух любых каналах.Й осйову работы предлагаемого устроиства (фиг. 1) положен следующий прин-; цип. Адаптивное резервируемое устройст 15 во (фиг.1) работает в мажоритарном ре-. жиме при единичных сбоях в информации, возникающих в разные моменты времени в блоках 1. Определение - сбой в информации блока 1 или его 2 О отказ, осуществляется по интенсивности отказов с выхода элемента межканального сравнения информации (по количеству отказов за определенное время. При превышениц определенно го.числа отказов с выхода элемента сравнения канал считается отказавшим и устройство (фиг,1) переходит на работу от одного из исправных каналов,...
Устройство для управления и диагностирования
Номер патента: 1174930
Опубликовано: 23.08.1985
Авторы: Могутин, Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко, Шех
МПК: G06F 11/26
Метки: диагностирования
...отработке которойфпроисходит полный отказ, переписывается в регистр 4.Начальный адрес микропрограммы диаг. ностики, записанный в регистр 2, 55 поступает в память 1.По заднему фронту второго тактового импульса с генератора 15 мик 50 чение равно нулю, то значение младшего разряда адреса очередной мик-рокоманды с выхода памяти 1 проходит на выход коммутатора 8 беэ из. -менений, если значение логического.условия равно единице, то в младшийразряд адреса очередной микрокоманды принудительно запишется ноль(следовательно значение младшегоразряда адреса очередной микрокоман 1 Оды при ветвлении должно быть равноединице ), Таким образом осуществляется модификация адреса очередноймикрокоманды значением проверяемогологического условия....
Устройство для отладки программ
Номер патента: 1174932
Опубликовано: 23.08.1985
Автор: Грехова
МПК: G06F 11/28
...регистра 4 .и Р-входомтриггера 1 О, Информационный входблока 12 регистров соединен с адресным входом устройства, а выход " свторым информационным входом мультиплексора 3.Посредством выходов блока 1 задаются тип индицируемой информации,величина задержки синхроимпульсаили номер микротакта операции, адрессинхронизации, количество обращенийпо заданному адресу или номер цикла,сдвиговый сигнал для перезаписи информации из регистра в регистр вблоке 12 регистров и иэ блока 12 регистров в индикационный регистр 4,приведение устройства в исходноесостояние,Устройство работает следующимобразом,В исходном состоянии счетчик 8, триггер 1 О, блок 12 регистров и регистр 4 индикации обнулены. Перед запуском программного устройства на блоке 1...