G06F — Обработка цифровых данных с помощью электрических устройств
Одноразрядный полный двоичный сумматор
Номер патента: 877525
Опубликовано: 30.10.1981
Автор: Фурсин
МПК: G06F 7/50
Метки: двоичный, одноразрядный, полный, сумматор
...выходы первого и четвертого элементов И-НЕ соединены со входами седьмого элементаИ-НЕт выход которого соединен с выхо"дом переноса сумматора 2.Недостатком этого сумматора является относительно большое количествооборудования,Как известно 13 , некоторые систе.мы элементов позволяют получать дополнительные логические функции путемобъединения выходов элементов с помо;НЕ, второй выхоц первого элементаИ-НЕ и выход третьего элемента НЕсоединены со входами четвертого псевдоэлемента И, выход которого соединен со вторым входом второго элементаИ-НЕ и входом .четвертого элементаНЕ, второй выход второго элеменгаИ-НЕ и выход шестого элемента ПЕсоединены со входами пятого псевдо элемента И, выход которого соединенс выходом суммы сумматора,Формула...
Цифровой функциональный преобразователь
Номер патента: 877526
Опубликовано: 30.10.1981
Автор: Киселев
МПК: G06F 7/544
Метки: функциональный, цифровой
...=1, где 1 - номер такта вычис45 ления,принимающий в течение каждогоцикла вычисления значения от 1 до ввключительно,1С группы выходов блока 1 синхронизации т,е. с выходов счетчика 3 код50числа в"1 поступает на адресные входыблока 8 памяти, в котором содержатсякоды коэффициентов а 1 А, а 1,ф арфБлок 8 памяти по коду щвырабатывает на выходах код коэффициентаа 11 , поступающий на входы первогослагаемого сумматора 10, на входы друф гого слагаемого которого поступает5код Г 9 с умножителя 9. Сумматор 1 О по кодам а и Г 9 вырабатывает на выходах код полинома у степенив соответствии с выражениему, =а + хГ 7,. (6)Цикл вычисления начинается с поступлением на преобразователь очередного И 311, по которому запрещается работа элемента 5 (т.е. в...
Устройство для вычисления тригонометрических функций
Номер патента: 877527
Опубликовано: 30.10.1981
Автор: Чуватин
МПК: G06F 7/548
Метки: вычисления, тригонометрических, функций
...вход 16 устройства подается сигнал логическая , в результатевыход сумматора 9 через элемент И 4соединяется с управляющим входом30блока 1 Формирования координат вектораеУстройство решает тригонометрические уравнения вида А 51 пМ+8 соФ+С=О,где А , В. и С - коэФФициенты, Ч - неизвестное, путем реализации алгоритма Зз(1) с начальными условиями 90 МЧо О, Хо 1/К, с выбором направлениявращения вектора по закону ;51 цп(О +Е 1), где ОО,+ап . нЕ =Е 1 Ь Х - промежуточные зна 1 1чения Функций А 5 п 9 н С+В созсоответственно на 1 -ой итерации,причем О О, ВО=С, а ии Ь П 1циФры (п" 1)- го разрядов коэФФициентов А и В соответственно,ч, и Х.45старших точных разрядов координатвектора 1 и Х соответственно, иконечным результатом 9- решениеуравнения, т.е....
Устройство для вычисления квадратного корня из суммы квадратов двух п-разрядных чисел
Номер патента: 877528
Опубликовано: 30.10.1981
Автор: Стасюк
МПК: G06F 7/552
Метки: вычисления, двух, квадратного, квадратов, корня, п-разрядных, суммы, чисел
...И выполненыв виде матрицы из элементов И 7 блок4 формирования промежуточного результата состоит из элемента НЕ 8, трехэлементов И 7 и элемента ИЛИ 3,Устройство работает следующим образом.Работу предлагаемого устройстварассмотрим на примере определения .каадратнота карня Р ня сунны каанратов двух чисел Х и У, т,е,-/Х + У=Рили Х + у =Р ,предварительно пред.2. 2ставленных в разрядной форме в видеследующей зависимостиХХ + УУ - РР =О, (1)4,И Я ЛЕХ= Х6где 5(1 ") - значение переноса изстаршего разряда разрядно"."(лЛ)го вектора В " , опреггделяемого на основаниивыражения 877528 г) 1)- величина, п 2 "нри. Ь(ц)= . а 2-(1 имающая з ения (г)= 0 =О 6,Пример 1,вектор(,1 Х+УУ) приа точное решениевенно Р=0,8125 илчпри и 4 Х 1(ОО ре оСнованиИ выи...
Устройство для вычисления квадратного корня
Номер патента: 877529
Опубликовано: 30.10.1981
Авторы: Жабин, Козак, Корнейчук, Покаржевский, Тарасенко, Щербина
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...ноль, или вычитается единица, если в знаковом разряде сумматора 5 записана единица. Цикл Такт Дешифрато4 29, . 4"Во втором такте по сигналу блока 6управления из сумматора 5 вычитаетсясодержимое счетчика 3, если в знаковом разряде сумматора 5 записан ноль,или к сумматору 5 прибавляется содержимое регистра 3, если в знаковом разряде сумматора 5 записана единица,При этом блок 6 управления формируети выдает на выход 8 цифру результатаимеющую вес 2 "+". Эта цифра равнанулю, еСли содержимое знакового разряда сумматора 5 не совпадает с егопредыдущим .значением, единице, еслив знаковом разряде сумматора 5 до ипосле сложения был записан ноль, минус единице, если в знаковом разряде .сумматора 5 до и после сложения былазаписана единица.В третьем...
Устройство для извлечения корня квадратного
Номер патента: 877530
Опубликовано: 30.10.1981
Авторы: Доронина, Лавров, Рылик
МПК: G06F 7/552
Метки: извлечения, квадратного, корня
...1),) от начала цикла из-. влечения корня квадратного М 2 Гпоследний триггер счетчика 4 устанавливается в единичное состояние и устанавливает в единицу триггер 13 блока 12 коррекции.Через время С от начала цикла изИвлечения корня квадратного устанавливается в единичное состояниепоследний триггер счетчика 5 и устанавливает в единицу триггер 14При равенстве частот )й) = Г триггеры 13 и 14 устанавливаются в единицу в одно и то же время. При этом на выходе схемы неравнозначности, образованной элементами И 15 и 16 и элементом ИЛИ 18, находится нулевой потенциал, который запрещает прохождение импульсов коррекции с выхода элемента ИЛИ 11 на вход реверсивного счетчика б, где остается результат предыдущего извлечения корня квадратного и. С...
Устройство для вычисления функции z= х +у
Номер патента: 877531
Опубликовано: 30.10.1981
Автор: Стасюк
МПК: G06F 7/552
Метки: вычисления, функции
...на вход 11 , т.е. на разряды11 , 11 11 , соответственнозначений разрядов аргумента упосле окончания переходного процесса в схеме на выходе элемента ИЛИ8 и на выходе четвертого элемента 4сложения по модулю два каждого вычитателя - сумматора образуются значения величины В, а на выходе однораз-рядного сумматора 6 каждого вычитания - сумматора по выражению образуются соответственно значения разрядовискдмой величины 2.Благодаря введению новых элементови связей между ними существенно увеличивается быстродействие, которое равно времени переходного процесса в схеме, т,е. решение получается за промежуток времени, равный задержке сигнала между входом и выходом устройства.а сути предлагаемое устройство явля"ется комбинационным и может работатьв...
Устройство для вычисления функции е
Номер патента: 877532
Опубликовано: 30.10.1981
Авторы: Жабин, Козак, Корнейчук, Покаржевский, Скочко, Тарасенко, Швец, Щербина
МПК: G06F 7/556
Метки: вычисления, функции
...код величины1- %/2, где Ь удовлетворяет условию2/3(1, а в регистрах 5 и б записаны нули. Формула изобретения В каждом 1-ом цикле вычисления на входы 8 поступает цифра у операнда У имеющая вес 2 где М - количество разрядов, после которых Фиксируется запятая в УИ 4, и принимаацая значение из множества 0,1,2;, Цифра у управляет работой сдвигател 2 таким образом что последний осуществляет передачу кода регистра 1 со сдвигом на один разряд влево, если у =2, без сдвига, если у =1, и код регистра не выдается, если у =О. Аналогичным образом цифра, записанная в регистре 6, управляет работой сдвигателя 3. В сумматоре 4 складываются коды, поступающие с регистра 5 и сдвигателей 2 и 3 и в двух его старших разрядах формируетйя и выдается на...
Генератор псевдослучайных последовательностей
Номер патента: 877533
Опубликовано: 30.10.1981
Автор: Кизуб
МПК: G06F 7/58
Метки: генератор, последовательностей, псевдослучайных«
...элемента И 12, Первые входы элементов И 9, 12,13 объединены и подключены к входу автоматического запуска 20 устройства,Вход 21 пошагового запуска устройства соединен с первым входом первогоэлемента ИЛИ 22, второй и третийвходы которого подключены к выходамэлементов И 9 и 12 соответственнаа выход элемента ИЛИ 22 через Формирователь импульсов 23 подключен кпервому входу элемента И 14, второйвход которого соединен с выходомвторого элемента ИЛИ 24. Первый ивторой входы элемента ИЛИ 24 подключены к выходам элементов И 8 и 11соответственно. Первый вход элементаИ 11 объединен со вторым входом управ"ляемого далителя 17 и подключен к48выходу генератора 25 тактовыхимпульсов, Входы "Сброс" счетчиков 7 и 13,а также вход "Начальная...
Генератор непрерывных случайных величин
Номер патента: 877534
Опубликовано: 30.10.1981
Авторы: Безуглый, Гершелис, Каменцев, Свительский
МПК: G06F 7/58
Метки: величин, генератор, непрерывных, случайных
...генератор 8ступенчатого напряжения, а такжепобуждает датчик 2 выдать случайноечисло Й, которое проходит через элемент И б на вход блока 9 памяти и на 40блок 10 сравнения, Этот же импульсчерез элемент 3 задержки поступаетна триггер 4 и переключает его. Приэтом закрываются элементы И 5 и 6и открывается элемент И 7. Время 45 задержки необходимо для того, чтобыпереключение элементов И не произошло раньше того, как будет запущенгенератор 8 и случайное число В поступит на вход блока 9 памяти.50С выхода генератора 8 на второйвход блока 10 сравнения последовательно поступают скачки напряжения, значения которых пропорциональны величи нам (1), В блоке 10 сравнения эти величины в той же последовательности сравниваются с числом В. Блок 10...
Цифровой дифференциальный анализатор
Номер патента: 877535
Опубликовано: 30.10.1981
МПК: G06F 7/64
Метки: анализатор, дифференциальный, цифровой
...переменной в цифровой код и выделение приращения этой величины. Накапливающие сумматоры 5 предназначены для образования новых значений направляющих косинусов, хранения их в течение шага интегрирования и выдачи их по сигналу блока управления. Преобразователи 6 и 6 предназначены для преобразования прямого кода направляющего косинуса в дополнительный. Причем преобразователи 6 осуществляют это преобразование, если знак направляющего косинуса и знак приращения независимой переменной отличается друг от друга, а блоки 6 - наоборот, когда знаки совпадают. Управление преобразователями кода осуществляется груп - пой элементов И, ИЛИ, НЕ, которые анализируют знаки сомножителей, Так, если знаки совпадают, то в блоках 6 на входе Ео...
Множительно-делительное устройство
Номер патента: 877536
Опубликовано: 30.10.1981
Авторы: Воллернер, Ротенберг, Фойда, Чигирин
МПК: G06F 7/68
Метки: множительно-делительное
...счетчик 3, дешифратор 4 нуля,элементы И 5, 6, 7 и 8, элементы ИЛИ 9и 1 О, группу элементов И 11, Р 5-триггер 12, делитель 13 частоты, элемент И 14, элемент НЕ 15, элемент ИНЕ 16, К 5-триггер 1 7, группу выходов 1 8результата, группу входов 19 первогооперанда, вход 20 умножения устройства, вход 21 деления устройства, вход 22пуска устройства, группу входов 23 второго операнда,Операция умножения выполняется сле -дующим образом.Перед началом операции на входы 23и 19 поступают коды чисел А и В, которые необходимо перемножить. Сигнал"Пуск", приходящий на вход 22, .устанавливает триггеры 12 и 17 в нулевоесостояние, Низкий потенциал на выходетриггера7 поступает на элемент 14,запрещая появление сигнала на его вы -11 11ходе на время действия...
Частотноимпульсное устройство для умножения
Номер патента: 877537
Опубликовано: 30.10.1981
Авторы: Дубинин, Китаев, Михайлов
МПК: G06F 7/68
Метки: умножения, частотноимпульсное
...1 импульсов, элемент И 2,делитель 3 частоты, умножители 4 и 540частоты и блок 6 сравнения. Результатснимается с выхода умножителя;5 часто.ты.Устройство работает следующим образом.В исходном состоянии элемент И 2закрыт. На управляющие входы умножителей 4 и 5 подаются коды делителя М 1и множимого М.2 соответственно. При поступлении на управляющий вход блока 6кода множителя М на его выходе фор - 50мйруется сигнал, открывающий элемент И 2 и разрешающий прохождениеимпульсов генератора 1 на вход делителя 3 частоты.Умножители 4 и 5 частоты осуществляют коммутацию сигналов о разрядных выходов делителя 3 частоты в соответствии, с кодами чисел, поданных на их управляющие входы. В процессе работы делителя 3 частоты на выходах...
Устройство для управлениия блоками памяти
Номер патента: 877538
Опубликовано: 30.10.1981
Авторы: Бойков, Иванов, Степанов
МПК: G06F 9/00
Метки: блоками, памяти, управлениия
...4 подключены к выходам первого дешифратора 3, управляющие входы 6 - к выходам второго дешифратора 9, а выходы - к тактирующим входам 8 формирователя 7 импульсов. Коммутатор 4 содержит элементы И 14-19 и элементы ИЛИ 20-22.Устройство работает следующим образом.При обращении к устройству по входу 10 обращения поступает импульс "Обращение", который запускает генераторимпульсов. Одновременно или несколько ранее на входы второго дешифратора 9, предназначенного для дешифрации типа модуля памяти, по адресным входам 11 поступает код адреса, а на вход формирователя 7 управляющих импульсов по управляющему входу 12 поступает сигнал типа операции (например, сигнал "Чтение" или "Запись" ) . Импульсы с выхода генератора 1 им 5 О 15 20 25 30 35...
Логическое устройство
Номер патента: 877539
Опубликовано: 30.10.1981
Авторы: Волгин, Добродеев, Лукошин
МПК: G06F 9/04
Метки: логическое
...адреса в управляющий сигнал, подаваемый на соответствующиеэлементы И 8-11. Одновременно сигналинвертирования входной переменной подается в логический блок 16 на управляющий вход элемента 13, формирователь 24 формирует синхроимпульс. Входные переменные, закодированные цифрами 0 и 1, поступают на входы 27 и 28элементов И 5 и б с системы обегающего контроля или непосредственно с датчиков. Наряду с входными переменнымина входы 29-1 - 29-1 элементов И 3-13-подаются сигналы с выходов 30-30- реле 17-1 - 7-И времени, навход 31 элемента И 4 с выхода 32 ячейки 1 8 памяти, а на вход элемента И 7с выхода логического блока 6. Логический блок 16 и функциональные узлы 19-23 производят обработку входнойинформации в соответствии с...
Устройство для управления запуском программ
Номер патента: 877540
Опубликовано: 30.10.1981
Авторы: Квасов, Назаров, Титов
МПК: G06F 9/22
...блока управления. При полном заполнении регистра 4 информацией счетчик 24 переполняется, С первого выхода второго счетчика.24 вырабатывается высокий потенциал, который поступает на первый вход блока 1 управления, открывает группу элементов9 ,8775 И 5,.51, переводит триггер 26 блока управлейия в единичное состояние и сбрасывает счетчик 24 в нулевое состояние,закрыв;тем самым элементы И 5 г, , 51 группы и сбросив регистр 45 Высокий уровень с единичного выхода триггера 26 через элемент ИЛИ 29 от" крывает элемент И 28 для прохождения на четвертый выход блока 1 управления импульсов с первого входа блока 1 уп- О равления, поступающих от генератора 2. Устройство начинает выборку программы с максимальным критическим путем.При поступлении на...
Устройство управления обращением к памяти
Номер патента: 877541
Опубликовано: 30.10.1981
Авторы: Жулинский, Кутняков, Сергеев
МПК: G06F 13/36, G06F 9/50
Метки: обращением, памяти
...к памяти от второй вычислительной машины, В такомсостоянии устройство находится до момента появления на его входе 8 ответного сигнала из памяти в виде импульса положительной полярности, который свидетельствует о том, что. сигнал обращения к памяти принят и вычислительная машина может снять запросна обращение к памяти. При появленииответного сигнала на входе 8 на выходе элемента И 3 формируется импульсположительной полярности, который поступает на выход 23 и на вход триггера 19, при этом устанавливается илиподтверждается высокий потенциал напервом входе элемента И . После поступления на второй вход элемента И 1импульса положительнои полярности свыхоца элемента 17 задержки на выходеэлемента НЕ 9 формируется импульс отрицательной...
Устройство прерывания
Номер патента: 877542
Опубликовано: 30.10.1981
Авторы: Бахчисарайцев, Васильев, Горелик, Козлов, Крыжановская, Мессерман, Митюк, Никитин, Чуманов
МПК: G06F 9/48
Метки: прерывания
...счетчик 10, блок 11 управления, блок 12 сопряжения, вход-выход 13 устройства, выходы 14-17 дешифратора, триггер 18, дифференцируюший узел 19, генератор 20 одиночного импульса, узел 21 задержки, генератор 22 частоты, элемент И 23.Устройство работает следующим образом.В зависимости от вида информации, полученной со входа-выхода 13 через блок 12 сопряжения, дешиФратор 1 управляет записью кода либо в регистр 4, либо в регистр 6, либо в регистр 8 или вьдает в блок 5 сигнал об окончании обработки прерывания во внешней системе, Независимо от вида полученной информации дешифратор 1 вьдает с выхода 17 сигнал, запускающий блок 11 управления. Блок 11 управления останавливает счетчик 1 О, предназначенный для подсчета реального времени. Заявки на...
Устройство с динамическим изменением приоритета
Номер патента: 877543
Опубликовано: 30.10.1981
Авторы: Князев, Тарасенко, Тютрин
МПК: G06F 9/50
Метки: динамическим, изменением, приоритета
...9 в устройство управления, Начинается обслуживание заявки по дайному каналу.При поступлении заявки на обслуживание от .более приоритетных источников информации, например, по входу 10, триггер 1устанавливается в единичное состояние. Однако обслуживаниеэтой заявки не будет осуществлятьсядо окончания обслуживания заявки, поступившей по входу 10, так как сигналом с нулевого выхода триггера 8элемент И 2 закрыт.5Пусть во время обслуживания заявкипо входу 10, и при наличии запроса поВХОДУ 10 пРихОДит запрос по ВхоДУ 104 .При этом триггер 1, устанавливаетсяв единичное состояние и сигналом с 10его единичного выхода подготавливается к работе элемент И 41.После завершения обслуживания заявки по.входу 10 по входу 11 из устройства управления...
Устройство для контроля реверсивных регистров сдвига
Номер патента: 877544
Опубликовано: 30.10.1981
Авторы: Гарин, Елисеев, Короленко, Ленкова
МПК: G06F 11/267
Метки: реверсивных, регистров, сдвига
...26-29,Первые входы элементов ИЛИ 19"21соединены с последними входом 25 ивыходом 29 шифратора. Вторые входыэлементов ИЛИ 19-21 подключены к предпоследнему входу 24 шифратора. Последующие входы элементов ИЛИ 19-2 совторого 20 по,й 1-17-й 21 соединены со-,ответственно со следующими в порядкеубывания входами 23 и 22 шифратораВыходы элементов ИЛИ 19-21 подключенык соответствующим выходам 28; 27 и 26шифратора,Устройство работает следующим образом.Информация поступает на информационные входы 3 устройства и информационные входы контролируемого реверсив"лого регистра 2 сдвига, где сдвигается на число разрядов, определяемое ко-дом на 1-разрядном втором управляющемвходе 17 устройства. Тип(арифметический или логический) и направление сдвига...
Устройство для контроля информации по модулю два
Номер патента: 877546
Опубликовано: 30.10.1981
МПК: G06F 11/08
Метки: два, информации, модулю
...работает следующим образом,При подаче на первую группу 11 информационных входов устройства сигналовинформационных кодов на выходы первойгруппы 1 блоков свертки по модулю двапоявляются соответствующие им сигналы контрольных разрядов, которые пода.ются на первые входы, соответствующихэлементов ИЛИ. группы 6 и входы элемента ИЛИ-НЕ 4. Сигнапы контрольныхразрядов единичных уровней проходят через группу 6 элементов ИЛИ на группу13 выходов контрольных разрядов устройства. В случае нулевых уровней сигналоввсех контрольных разрядов на выходе элемента ИЛИ-НЕ 4 появляется сигнал единичного уровня, который также поступаетна входы группы 6 элементов ИЛИ передается на их выходы и далее на группу 13 выходов контрольных разрядов...
Устройство для диагностического контроля
Номер патента: 877547
Опубликовано: 30.10.1981
Авторы: Жернова, Кудряшов, Пурэ, Степанов
МПК: G06F 11/08
Метки: диагностического
...работы устройства диагностического контроля задает блок 7 ручного управления, который используется, также для задания адреса бжокаф 9 памяти в режиме ручного чтения. установки эталонной сигнатуры.Блок 8 синхронизации вырабатывает синхроимпульсы, необходимые для работы устройства. На вход блока 8 синхронизации подается сигнал, определяющий времеиной интервал измерения с первого выхода блока 2 формирования управляющих сигналов. По его срезу на первом выходе блока 8 синхронизации вырабатывается импульс, инверсия которого вырабатывается на четвертом выходе. Этот. импульс управляет приемом сигнатуры в регистр 5 состояний, чтением из блока 9 памяти и приемом результата сравнения в триггер 12 эталонного состояния и триггер 13 нестабильного...
Устройство для управления переключением резерва
Номер патента: 877548
Опубликовано: 30.10.1981
Авторы: Горшков, Комаров, Ларина, Савватеев
МПК: G06F 11/20
Метки: переключением, резерва
...1 управления сигнапа логической "1" (" Запрос" ) и при наличии на втором входе элемента И-НЕ 8 сигнала логической "1" (" Блок исправен") .на выходе последнего появляется сигнал логического "0", который поступает на . коммутатор 6 и на первые входы элементов И 9.и 10 этой же логической ячейки 7. По этому сигналу исполнительное устройство коммутатора 6 включает в работу наиболее приоритетный блок по входу 14 по направлению 11. На выходе элементов И 9 и 10 первой логической ячейки 7 первой, строки матрицы появляется сигнал логического "0", С выхода первого элемента И 9 этот сигнал поступает одновременно на первый вход элементао И-НЕ 8 и на второй вход первого элемента И 9 второй логической ячейки 7 з 0 первой строки матрицы, далее через...
Система для обработки информации с контролем
Номер патента: 877549
Опубликовано: 30.10.1981
Авторы: Астапов, Гончаренко, Кривцов, Онищенко
МПК: G06F 11/22
Метки: информации, контролем
...состояния внешних устройств (в результатечего появпяется сигнал прерывания навыходе одного из внешних устройств, по,ступающий на вход системы управпенияэпектронных вычислительных машин - ЗВМ).Действительный сигнал прерывания появпяется при нормапьнойработе ложный сиг-нал прерывания появляется в результатесбоя. При поступлении действительногоипи ложного сигнала прерывания на вход,системы управления ЭВМ подается сигнап запроса слова состояния на вход внешнего устройства, который одновременно50поступает на вход блока 3 задержки ивторой вход триггера 1 дпя подготовкиуправляющих сигналов. В зависимости оттипа сигнала прерывания, вызвавшего выдачу сигнала запроса слова состояния изцифровой, вычиспитепьной машины (ЦВМ),внешним...
Устройство сопряжения контролируемого процессора с основной памятью
Номер патента: 877550
Опубликовано: 30.10.1981
Авторы: Коханов, Попова, Шульгин, Щербаков
МПК: G06F 11/22
Метки: контролируемого, основной, памятью, процессора, сопряжения
...условия при35 ема и хранения адреса в,буферном регистре 8 адреса. Адрес в регистр 8 помещается только при обращении в ОП процессора, так как канал сам обрабатывает свои сбои в считанной йз ОП информации и адрес сбойной ячейки ему не нужен. Адрес от процессора помещается в регистре 8 только при обращении на чтение или неполную запись. Лишь эти два вида об- О ращения могут сопровождаться сбоем считанной информации, так как при полной записи в ячейку ОП сбои не возникают. В момент получения запроса коммутатор 12 пропускает 19-й5 и 20-й разряды адреса на регистр 8 со своего второго входа, который соединен со вторым выходом регистра 1. Так работает коммутатор при отсутствии сбоя, и на регистре 8 записан адрес последней запущенной на...
Устройство для диагностики неисправностей цифровых интеграторов
Номер патента: 877551
Опубликовано: 30.10.1981
Автор: Криворучко
МПК: G06F 11/26
Метки: диагностики, интеграторов, неисправностей, цифровых
...информационные входы 28 проверяемого цифрового интегратора. Одновременно входной коммутатор 10 подключает соответствующийконтрольный выход 27 проверяемого цифрового интегратора ко входу блока 7 сравнения, а бло 1 12 формирует на соответствующем элементе ИЛИ 18 извременных импульсов, поступающих израспределителя 6, соответствующиймикроциклу первой проверки проверочный код и выдает его через соответствующий элемент И 17, на,другой входкоторого поступает разрешающий сигнализ дешифратора 3 1 и выходной элемент ИЛИ 19 на другой вход блока 7 поразрядного сравнения. Блокпроизводит поразрядное сравнение кодов, поступающих с контрольных выходов 27 проверяемого цифрового интегратора через коммутатор 10, с проверочными кодами, поступающими из...
Устройство для исследования графов
Номер патента: 877552
Опубликовано: 30.10.1981
Авторы: Германюк, Калашников, Литвиненко, Ралдугин, Федотов
МПК: G06F 15/173
Метки: графов, исследования
...1; . Он проходитчерез элемент И 12 только в выбранной модели и поступает через элементИЛИ 18 на вход первого разряда кольцевого регистра 23, что обеспечивает запись единицы в данный разрядрегистра 23. Например, если выбраннаямодель соответствует вершине 65 гра-,фа (Фиг, 3), то в первый разряд кольцевого регистра 23 этой модели заносится единица. Это свидетельствует о том, что данная вершина включена в Формируемый максимальный полныйподграф,Импульсом, поступающим с полюса41. блока 2 управления на полюса 44,моделей 1 , триггеры 9 устанавливаются в нулевое состояние, Такими мо 5 8775И 49, элемент ИЛИ 46 поступают на,полюс 37 блока 2 управления и далеена полюса 27 всех моделей вершин,где они используются для сдвигов кольцевых регистров...
Анализатор спектра фурье
Номер патента: 877554
Опубликовано: 30.10.1981
МПК: G01R 23/00, G06F 17/14
Метки: анализатор, спектра, фурье
...араргумента в значение косинуса и 6 синуса формируются коды чисел, соответствуюшях нулевому аргументу, которые затем умножаются в умножитепях 7 и 8 иа значение функции и, проходя через сумматоры 9 и 10, заносятся в нупевые ячейки паралпепьных сдвигавших регистров 11 и 12, В это же время на выходе бпока 1 вычиспения начального значения аргу 4 О мента формируется начальное значение аргумента, соответствующее 1 Г 03 которое в дальнейшем используется при формировании кодов аргумента дпя всех К = 1, 2,й.Поспе выдачи (М -1)-го импульса счет чик 4 останавпивает генератор 3, при этом в М поспедоватепьных ячейках параппепьных сдвигвющих регистров записаны произведения нупевого отсчета функ О ции на значения синуса и косинуса дпяФ всех гармоник...
Устройство для вычисления коэффициентов дискретного преобразования фурье
Номер патента: 877556
Опубликовано: 30.10.1981
Автор: Гусев
МПК: G06F 17/14
Метки: вычисления, дискретного, коэффициентов, преобразования, фурье
...(по теореме переноса спектра), после чего разделяется на М- подмассивов, для каждого из которых выполняется частичное дискретное преобразование фурье (ДПф) в полных фазах, результаты циклов ДПф (частичные результаты) умножаются на поворачиваюшие . векторы Фф ( ") с фазами, пропорциональными ширине с полосы, номеру 1 под массива и порядку г гармоники в полосе относительно начальной, принимаемой условно за нулевую, причем Ж=РМР(-13(й; конечным результатом являются суммы отпельных произведений,соответствующих оп 55 ной и той же гармонике по всем циклам ДПФ.Устройство работает следующим. образом. В исходном состоянии все счетчики устройства установлены в ноль, в том числе и счетчик 25 номера подмассив Входной блок 1 памяти накапливает...
Генератор функций уолша
Номер патента: 877557
Опубликовано: 30.10.1981
МПК: G06F 1/025
Метки: генератор, уолша, функций
...сумматора 7 по модулю двапри этом получается код,который послеперекодировки О - ф "+1", 1 - ф "-1" приводит к следующей матрице функций Уолшазом,Второй счетчик генерируеткод согласно пвыражению1 (юоЗ 1) 3 с 3, Эс л (б., оичць ПДи :1К),РИ 31 счетчика подключен ко второму входуэлемента И последующего разряда, прямыевыходы всех триггеров второго счетчикаподключены ко вторым входам соответствующих элементов И, а .входы синхрони.зации всех триггеров - к выходу и -горазряда первого счетчика, вторые входыпервого и третьего сумматоров по Модулю два в каждом из разрядов со второгопо и -ый второго счетчика, а также второй вход четвертого сумматора по модулюдва второго разряда счетчика являютсяуправляющими входами генератора функций Уолша,На...