Аналоговое запоминающее устройство

Номер патента: 849307

Авторы: Вагнер, Никулин, Сидоров

ZIP архив

Текст

ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублико 849307(23) Приоритет ио делам иэобретеиий и открытийДата опубликования описания 25,07, 81 Ю.В. Никулин, В.М. Сидоро и И. Г, Вагнер(72) Авторы нзобретени осибирский электротехнический Заявитель 54) ОГОВОЕ ЗАПО 101 НАЮЩЕЕ УСТРОЙСТВО второго ключа, а другие - к выход блока управления, сумматоры, вход которых подключены к выходам соот ветствующих элементов памяти, блок умножения, один из входов которого подключен к эталону источника напряжения, а другой - к выходу первогосумматора, блок деления, один из вхон к выходук выходу выход бло м устройс устройств о юче дов которого по умножения, а д го сумматора, ления являетсяНедостатком ор де тче выход этого ется низкаяинформациинейности хавание аналНаиболее тся мому я щее ус одержа е бло сущности к аналоговое редлагаапоминаю ойствое послезаписи,па разомкнутого довательно с блок выбора еннь елт, пос ментах с ко дресов, апомина эл роенныи на Изобретение относится к вычислител ной технике и может быть использовано в устройствах автоматики и измеритель ной техники.Известно аналоговое запоминающее устройство разомкнутого типа., содеряащее накопитель, вводы которого подсоединены к выходам блока выбора адресов и выходу блока записи, блок управления, выходы которого подключены к входам блока выбора адресов, блок считывания, вход которого подключен к выходу накопителя, первый ключ, один из входов которого является входом устройства, а другой вход под. ключен к выходу блока управления, источники эталонного напряжения, подключенные через первый ключ к входу блока записи, второй ключ, один из входов которого подключен к выходу блока считывания, а другой - к выходу блока управления, элементы памяти, одни из входов которых подключены к соответствующим выходам точность регистрациитз-эа погрешности от нактеристик запись-счит говых элементов памяти, близким по техническойблока 8 выборки адресов и блока 1 Осчитывания, которые обеспечиваютразрушающее считывание информации совсех элементов памяти накопителя 9,которые при этом устанавливаются внулевое состояние (рабочая точкакаждого элемента перемещается из произвольного положения в положение "07,В режиме записи в устройстве применяется разомкнутый метод записи, прикотором используется непосредственная однозначная зависимость между записываемой информацией Х- и остаточЬХным состоянием носителя информацииП , называемой характеристикойзайиси П 9,1(х 1), которая длякаждого элемента памяти накопителя9 имеет свой определенный вид.В этом режиме блок 11 управлениявыдает сигнал на управляющий вход ключа 6, который подключает вход устройства к блоку 7 записи. Кроме того,блок 11 управления вырабатьвает сигналы на управляющие входы блока 7записи и блока 8 выборки адресов,которые обеспечивают последовательность выбора элементов памяти накопителя 9 и осуществляют запись значений входного сигнала, соответствующих моментов квантования, Например,рабочая точка 1-го элемента памятинакопителя 9 перемещается в положение "1" согласно зависимости ПР.1(Х 1). Следовательно, разомкнутыйЬхметод обеспечивает требуемое быстродействие записи информации.В режиме считывания сначала. производится разрушающее считьвание хранимой информации из выбранного 1-гоэлемента памяти накопителя 9 с последующим запорщнанием выходного сигналах и =/1, однознаоно определяемого состоянием 1-го элементапамяти. Затем, используя однозначность характеристики записи-считы,вания элемента памяти Х ц,=73(л ), производится йовторнаязапись в тот же 1-й элемент памятинакопителя 9 этого же сигнала посхеме с импульсной отрицательной обратной связью с требуемой точностьюза несколько циклов, при этом, в конце времени записи на входе блока 7записи устанавливается истинное зна-чение записанной ранее информациив 1-й элемент памяти накопителя 9,Следовательно, в отличие от известного устройства, в котором в режиме 3 849307 фразрушаюшим считыванием информации,блок считывания и блок управления 21,Недостатком этого устройства является низкая точность регистрацииинформации.ЦелЬ изобретения - повышение точности устройства.Поставленная цель достигается тем,что в аналоговое запоминающее устройство, содержащее последовательно соединенные блок записи, блок выборкиадресов, накопитель и блок считывания, блок управления, первый, второйи третий выходы которого подключены соответственно к управляющим входам блока записи, лока выборки адресов и блока считывания, введенысумматор, ключ, вычитающий блок ификсаторы уровня, один из входовпервого из которых соединен с выходом сумматора, выход первого фиксато-,ра уровня соединен с первым входомключа, с одним из входов второгофиксатора уровня и выходом устройства,. выход ключа подсоединен к сигнальному входу блока записи, второй входключа соединен со входом устройства,выход второго фиксатора уровня подключен к одному из входов сумматора,другой вход которого соединен с выходом вычитающего блока, выход блокасчитывания подсоединен к одному извходов третьего фиксатора уровня ик одному из входов вычитающего блока,другой вход которого подключен к выходу третьего фиксатора уровня, управляющие входы фиксаторов уровня иключа соединены соответственно с четвертым, пятым, шестым и седьмым выходами блэка управления, 40На фиг. 1 изображена функциональнаясхема предлагаемого устройства; нафиг. 2 - характеристика записи"считывания аналогового элемента памяти.Устройство (фиг. 1) содержит вычитающий блок 1, сумматор 2, фиксаторы уровня 3-5, ключ б, блок 7 записи,блок 8 выборки адресов, накопитель 9,блок 10 считывания, блок 11 управленияи шину 12 управления. 50Устройство работает следующим образом.Рассмотрим его работу в режимеподготовки записи информации; режимезаписи и режиме считывания, 55В режиме подготовки записи информации (фиг. 2) блок 11 управления выдает сигналы на управляющие входы8493 5считывания используется обобщеннаяусредненная характеристика считы-.вания накопителя 9 Х , =(Пост),предлагаемое устройство учитываетиндивидуальные особенности характеристик записи-считьвания каждого элемента памяти накопителя 9, а этоприводит к повышению точности.Весь интервал времени считыванияинформации с каждого элемента памяти накопителя 9 состоит из нескоЛьких временных циклов, каждый из которых состоит из двух тактов: разрушающего считыванияи записи. При этомработа аналогового запоминающего устройства иллюстрируется системой нелинейных разностных уравнений длякаждого элемента памяти накопителя 9Х,(1) =Хвыу 5 (1) Хьп (1-1) -Хщф)где второе уравнеййе системы определяет характеристику записи-считыва"ния 1-го запоминающего элемента накопителя 9 (1 = 1,2, 3).В режиме считывания по сигналам 25с блока 11 управления вход устройства отключается от блока 7 записи ина вход блока 7 записи через ключ6 подключается выход первого Фиксатора уровня 3. зоВ первом цикле, .в такте считьвания, по сигналам с блока 11 управления последовательно во времеу осуще.ствляюся следующие операции. Второй фиксатор уровня 4 устанавлива- з 5ется в нуль, т.е. Х (0)=0, с помощью блоков выборкй адресов 8 исчитьвания 1 О осуществляется разрушающее считывание информации с 1-гоэлемента памяти накопителя 9, кото-. 40рый при этом устанавливается в нулевое состояние, рабочая точка пере 1мещается из положения 1 в положение "0". Блок 10 считывания формирует выходной сигнал, однозначно определяемый характеристикой записисчитьвания 1-го элемента памяти накопителя 9 и величиной входного сигнала записи в режиме записи Хв, (1)==1 Я Х 1 что соответствует раба. У 4.3 фчей точке "1",Третий Фиксатор уровня 5 отслежвает и запоминает выходной сигнал съблока 1 О считывания, .т,е. Х=Хп(1).После этого выходной сигнал с, блока Б 5О считывания устанавливается в нуль.Благодаря этому, вычитающий блок 1выделяет сигнал ошибки Ь Х(1)=хф" 076ХБ(1) =:ХВ, (1), который складывается в сумматоре 2 с выходным сигналом второго Фиксатора уровня 4,т.еХ (1)=ьХ(1)+Хф (О)=Х,.(1),Первый Фиксатор уровня 3, отслеживает и запоминает выходной сигнал ссумматора 2, т.е, Хф (1)=Х(1)==Х(1) .Таким образом, на вход блока 7записи поступает сигналХ, (1) - Х 8,(1).В такте записи по сигналам с блока 4 управления осуществляется записьв 1-й элемент памяти накопителя 9под действием сигнала ХЗП(1), рабочая точка которого перемещается в положение 2. В этом такте второй Фиксатор уровня 4 отслеживает и запоминает сигнал с первого Фиксатора уровня3 до следующего цикла, т,е, Хф 2 (1)==Хрипл (")Во втором цикле, в такте считывания, по сигналам с блока 11 управления последовательно во времени осуществляется разрушающее считываниес )-го элемента памяти накопителя 9,который при этом устанавливается в нулевое состояние, т,е. рабочая точкаперемещается из положения "2" в положение ".0", Блок 10 считывания Формирует выходндй сигнал Х (2)=-ГХ (16Вычитающий блок 1 выделяет сигналошибки ЬХ(2) =Х(1) "Хщ(2)котарый складывается в сумматоре 2 свыходным сигналом второго Фиксаторауровня 4, т,е,Х (2) =ЬХ(2)+Х (1) =Х(1)-Х(2)+-Первый Фиксатор уровня 3 отслеживаети запоминает выходной сигналс сумматора 2, т.е, Хф (2)=Х(2).Таким образом, на вход блока 7записи поступает сигналХьп (2) = ХФ (2)В такте записи по сигналам с блока11 управления осуществляется записьв 1-й элемент памяти накопителя 9 поддействием сигнала Х (2), рабочая точка которого йеремещаегся вполажение 3, А на втором фиксаторе уровня 4 запоминается сигнал с первого Фиксатора уровня 3 до следующего цикла, т.е,Хф (2) = Х(2).7 84930В третьем и во всех последующих циклах все блоки устройства работают аналогично, как во втором цикле, причем рассмотренные процессы продолжаются до тех пор, пока величина ошибки в каком-нибудь цикле не станет меньше заданной требуемой), т.е.ьхд.В результате этого, на К-ом такте на Выходе первого Фиксатора 3 эа- О поминается значение Х(К)=Хп й ВХ , т.е. при повторной записи11К-ярабочая точка совпадает с искомой рабочей точкой " 1 " с заданной степенью точности . 15На К -ом такта на выход аналогового запоминающего устройства поступает выходной сигнал ХпЬ), равный записанному с заданной степенью точности. Причем выходы второго Фик сатора уровня 4 и ключа б могут также являться выходами аналогового запоминающего устройстваТаким образом, благодаря применению разомкнутого метода записи в ре жиме записи и замкнутого метода в режиме считывания обеспечивается требуемое быстродействие в режиме записи и повышается точность.30Формула изобретенияАналоговое запоминающее устрой" ство, содержащее последовательно сое" З 5 диненные блок записи, блок выборки адресов, накопитель и блок считывания, блок управления, первый, вто 7 8рой и третий выходы которого подключены соответственно к управляющимвходам блока записи, блока выборкиадресов и блока считывания, о т л ич а ю щ е е с я тем, что, с цельюповышения точности устройства, в него введены сумматор, ключ, вычитающий блок и фиксаторы уоовня, одиниз входов первого из которых соеди"нен с выходом сумматора, выход первого фиксатора уровня соединен с.первым входом ключа, с одним извходов второго фиксатора уровня ивыходом устройства,. выход ключаподсоединен к сигнальному входу блоказаписи, второй вход ключа соединенсо входом устройства, выход второгоФиксатора уровня. подключен к,одному из входов сумматора, другойвход которого соединен с выходомвычитающего блока, выход блока считывания подсоединен к одному извходов третьего Фиксатора уровня и кодному из входов вычитающего блока,другой вход которого подключен к выходу третьего фиксатора уровня, управляющие входы фиксаторов уровня иключа соединены соответственно счетвертым, пятым, шестым и седьмымвыходами блока управления.Источники информации,принятые во внимание при экспертизе1. Заявка У 2699917/18-24,кл. О 11 С 27/00, 21,12.78,2. Боярченков М.А, и др. Аналоговые запоминающие и адаптивные элементы. М., "Энергия", 1973, с,128-130НИИПИ Заказ 6103/68 Тираж б 45 Подписноеи леал ППП "Патент , г, Укгород, ул. Проектная

Смотреть

Заявка

2837183, 01.11.1979

НОВОСИБИРСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ

НИКУЛИН ЮРИЙ ВИКТОРОВИЧ, СИДОРОВ ВЛАДИМИР МИХАЙЛОВИЧ, ВАГНЕР ИВАН ГЕОРГИЕВИЧ

МПК / Метки

МПК: G11C 27/00

Метки: аналоговое, запоминающее

Опубликовано: 23.07.1981

Код ссылки

<a href="https://patents.su/6-849307-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>

Похожие патенты