Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 849302
Авторы: Анферов, Николаенко
Текст
(5 З)УДК 681. .327(088.8) де делам изобретений и открытийОпубликовано 23.07.81. Бюллетень %27 Дата опубликования описания 26.07.81 вите 4) БУФ СТРОЙСТВО ЗАПОМИНАЮЩЕ О Изобретение относится к запоминающим устройствам.Известно буферное запоминающее устройство, которое содержит блок местного управления, блоки формирования адресов записи и считывания, регистры и логические элементы 111,Недостатком устройства является его относительная сложность.Наиболее близким по технической сущности к предлагаемому является буферное запоминающее устройство, содержащее блок местного управления, блок формирования адресов записи, блок формирования адресов считывания, регистры и группы элементов И по числу регистров, Выходы каждого регистра этого устройства подктпочены к одним входам элементов И соответствующей группы, другие входы эле" 2 ментов И каждой груп 1 ты объединены и, соединены с выходами блока Формирования адресов считывания. Выходы элементов И всех групп поразрядно объедииены и соединены с одноименными вы"ходами устройства. Входы блока формирования адресов записи и блока формирования адресов считывания подключены к выходам блока местного управления. управляющие входы регистровсоединены с выходами блока формирова;ния адресов записи, а информационныевходы всех регистров поразрядно объединены 21,Недостатком известного устройстваявляется невозможность осуществлениясдвига хранящейся в любом регистреинформации влево - вправо и .перезаписи информации из регистра в регистр (часть регистра), что сужает область пркченения устройства.Цель изобретения - расширение области применения устройства за счетобеспечения возможности сдвига информации в регистрах.Поставленная цель достигается тем,что в буферное запоминающее устройство, содержащее адресный блок считы84930 вания, адресный блок записи, блокместного управления, группы регистров и группы основных элементовИ, причем выходы регистров групп подключены к одним из входов соответст 5вующих основных элементов И групп,другие входы основных элементов Икаждой группы объединены и соединеныс выходами адресного блока считьвания, выходы основных элементов И каждой группы поразрядно объединены исоединены с одноименными выходами устройства, а входы адресного блока считывания и адресного блока записи подключены к одним из выходов блока15местного управления, введены коммутатор и группы дополнительных элементов Ц, причем .выходы коммутатора соединены с информационными входами регистров групп, одни из входов соединенысоответственно с выходами основных эле-.-.,ментов И групп и другими выходами блока местного управления, а другие входыкоммутатора являются входами устройства, выходы дополнительных элементовИ групп соединены с управляющими входами одноименных регистров групп, первые входы дополнительных элементов Икаждой группы объединены и соединеныс одними из выходов адресного блоказаписи, вторые входы одноименных дополнительных элементов И групп объединены и соединены с другими выходами адресного блока записи,На чертеже изображена функциональная схема предлагаемого устройства.Устройство, содержит блок 1 местного управления, адресный блок 2 считывания, адресный блок 3 записи, группырегистров 4, группы основных элементов 40И 5, группы дополнительных элементовИ 6 и коммутатор 7Выходы 8 элементов И 5 соединеныс одними из входов коммутатора 7 и содноименными выходами устройства, выходы 9 регистров 4 подключены к однимиз входов элементов И 5. Выходы 10элементов И 6 соединены с управляющими входами одноименных регистров 4.Выходы 11 блока 2 обеспечивают считывание информации, хранящейся в регистрах 4. Управление работой блока 2 осуществляется блоком 1 местного управ-,ления сигналами по выходу 12. Управление работой блока 3 осуществляется 55блоком 1 местного управления сигналамипо выходу 13, Выходы 14 и 15 блока 3обеспечивают запись в регистры инфор 2 4мации, поступающей с выходов 16 коммутатора 7.Выходы 16 коммутатора 7 соединеныс информационными входами регистров 4,Устройство имеет входы 17, Одни извходов коммутатора 7 соединены с выходами 18 блока 1, а другие входы коммутатора 7 являются входами 17 устройства. Первые входы элементов И каждой группы объединены и соединены свыходами 14 блока 3, вторые входыодноименных элементов И объединеныи соединены с вйходами 15 блока 3.Предлагаемое устройство работаетследующим образом,В режиме считывания адрес числа,подлежащего считьванию, определяетсясигналами поступающими с выхода 12из блока 1 местного управления вблок 2, Этот блок направляет по одному из выходов 11 сигнал считывания,который возбуждает элементы И 5 соответствующей группы, и информация свыходов 9 регистров 4 одной из групппоступает на выходы 8 элементов И 5и на выходы устройства.При выполнении режимов записи,перезаписи и сдвига блок 1 местногсуправления направляет в коммутатор7 сигнал по одному из выходов 18,В зависимости от этого сигнала навыходы 16 коммутатора 7 поступает информация или со входов 17 устройстваили с выходов 8 элементов И 5, причем при выполнении режима сдвига навыходе 16 коммутатора 7 поступаетинформация, сдвинутая в соответствующую сторону на соответствующее количестно разрядов относительно информации, поступающей на входы коммутатора 7.При записи с выходов 16 коммутатора 7 снимается входная информация.Адрес, по которому необходимо ее записать, определяется сигналами, поступающими из блока 1 местного управ,4лення в блок 3 по выходу 13. Этотблок, направляет по одному из выходов14 и по одному или нескольким выходам15 сигналы записи, которые возбуждаютэлементы И 6 соответствующей группы,при этом по окончании сигналов с выходов 1 О элементов И 6 происходитзапись информации в соответствующийадресуемый регистр 4.При одновременном обращении к регистрам какой-либо группы на записьи считьвание во время формирования5сигналов записи и .считьвания, инфор-: мация, хранящаяся в данных регистрах 4, считывается, а по окончании этих сигналов в регистры 4 или часть регистров 4 группы эаписьвается новая информация.При перезаписи информации из регистров 1-ой группы в регистры к-й группы блок 2 вырабатьвает соответствующий сигнал, а блок 3 вырабатывает сигнал записи в регистры 4 к-ой группы и сигналы записи в 1-й регистр 4, По этим сиГналам считьваемая из регистров 4 1-ой группы информация через элементы И 5 и коммутатор 7 подается на информационные входы регистров 4 и по окончании сигналов записи записывается в. регистры 4 к-ой группы.При сдвиге хранящейся в 1-м регистре 4 информации, например вправо на к разрядов, блок 3 и блок 2 направляют сигналы записи и считывания в 1-й регистр 4. Коммутатор 7 подает на информационные входы регистров 4 считьваемую из 1-го регистра 4 информацию, сдвинутую на к разрядов вправо.Применение предлагаемого устройства позволяет производить в запоминающем устройстве сдвиг хранящейся информации влево-вправо и перезапись информации из регистра в регистр, Это позволяет выполнять часть логических операций непосредствейно в запоминающем устройстве, что разгружает от выполнения этих операций процессор и, еледовательно увеличивает его быстродействие849302 Кроме того, возможность выполнения операций сдвига непосредственно в запоминающем устройстве позволяет производить обмен инФормацией с этим устройством как в параллельном, так 45 и в последовательном коде. Это исключает необходимость применения схем сопряжения и, таким образом, упрощает . структуру процессора. 6Формула изобретенияБуферное запоминающее устройство, .содержащее адресный блок считьвания,адресный блок записи, блок местногоуправления, группы регистров и группыосновных элементов И, причем выходырегистров групп подключены к однимиз входов соответствующих основныхэлементов И групп, другие входы ос 10 ионных элементов И каждой группы объединены и соединены с выходами адресного блока считывания, выходы основных элементов И каждой группы поразрядно объединены и соединены с одноь именными выходами устройства, а входыадресного блока считывания и адресного блока записи подключены к однимиз выходов блока местного управления,о т л и ч а ю щ е е с я тем, что,20 с целью расширения областИ примененияустройства за счет обеспечения возможности сдвига информации в регистрах,оно содержит коммутатор и группы дополнительных элементов И, причем выходы25 коммутатора соединены с информационны"ми входами регистров групп, одни. извходов соединены соответственно с выходами основных элементов И групп идругими выходами блока местного уп 30 равления, а другие входы коммутатораявляются входами устройства, выходыдополнительньйс элементов И группсоединены с управляющими входами одноименных регистров групп, первыезз входы дополнительных элементов Икаждой группы объединены и соединеныс одними из выходов адресного блоказаписи, вторые входы одноименных дополнительных элементов И групп объ 40 единены и соединены .с другими выходамиадресного блока записи.Источники информации,принятые во внимание при экспертизе1. Шигин А.Г. и Дерюгин А.А. Цифровые вычислительные машины. И"Энергия", 1975, с. 507-508.2. Авторское свидетельство СССРВ 631984, кл. 6 11 С 11/00, 1977
СмотретьЗаявка
2837998, 01.11.1979
ПРЕДПРИЯТИЕ ПЯ М-5687
АНФЕРОВ ВАЛЕРИЙ ВИКТОРОВИЧ, НИКОЛАЕНКО ВЛАДИМИР ПЕТРОВИЧ
МПК / Метки
МПК: G11C 19/00
Метки: буферное, запоминающее
Опубликовано: 23.07.1981
Код ссылки
<a href="https://patents.su/4-849302-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Постоянное запоминающее устройство
Случайный патент: Металлическая ферма