Постоянное запоминающее устройство скоррекцией информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 849304
Авторы: Косов, Мхатришвили, Савельев, Фокин
Текст
ОП ИСАЙИ ЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союэ Советских(23)приоритет оо делам иэабретеиий и отирмтийОпубликовано 23.07.81. Бктллетень ЛЬ 27 Дата опубликования описания 25.07.81(54) ПОСТОЯННОЕ ЗАПОМИНЫОЩЕЕ УСТРОЙСТВ С КОРРЕКЦИЕЙ ИНФОРМАЦИИ 2 Изобр ающим оение относитс зап устройствам. но устройств шифратор адрторы, блоки к котороеса, накопонтроля,по модул сов те- е 5 два держили,гисти эл ифр чи менла, сумматоры И 1,11. стройства являстат о сл технической мому является ус адресный накоблок коррекции ючающий в себя тель, в котором завших ячеек, к отказавшей окирование адрес- ращение к инфор о циативного наустройства ость вследг наде Недо кои этогется ег ожность.Наиболее близкимсущности к предлагае.ройство, содержащеепитель, схемы ИЛИ идефектных ячеек, вклассоциативный накопизаписаны адреса откапричем при обращенииячейке происходит блного. накопителя и обмационной части ассокопителя 2Недостатком извесявляется его низкая ствие сложности ассоциативного ТЮЛЯ еЦель изобретения - повышение надеж ности устроиства.Поставленная цель достигаетсятем, что в постоянное запоминающее устройство с коррекцией информации, содержащее первый накопитель и группу элементов ИЛИ, причем одни из входов первого накопителя являются адресными входами устройства, а выходы ттод ключены к одним из входов элементов ИЛИ группы, выходы. которых являются выходами устройства, введены второй накопитель, схемы сравнения, группы элементов И, формирователь импульсов, регистр адреса и элемент ИЛИ, причем одни из входов второго накопителя подключены к одним из адресных входов устройства, первые входы схем сравнения соединены с другими адресными входами устройства, выходы второго накопителя подключены к первым входам элементов И первой группы и84930вторым входам схем сравнения,выходы которых ,соединены соответственно с первыми входами элементов И второй группы, вторые входыкоторых подключены к первому выходу5формирователя импульсов и другим входам первого накопителя, выходы элементов И второй группы соединены соответственно с одними из входов регистра адреса и со входами элементаИЛИ, выход которого подключен ко входу формирователя импульсов, второйвыход которого соединен с другим входом регистра адреса, а третий выход -со вторыми входами элементов И первой 15группы, выходы которых подключены к0другим входам элементов ИЛИ группы,выходы регистра адреса соединены сдругими входами второго накопителя.На фиг. 1 изображена функциональная схема предлагаемого. устройства;на фиг. 2 - расположение наборов словв первом накопителе.устройство содержит (фиг, 1) первый накопитель 1, являющийся накопителем постоянного типа, группу элементов ИЛИ 2, регистр 3 адреса, второйнакопитель 4, являющийся накопителемс адресной выборкой, первую группуэлементов И 5, схемы 6 сравнения, вторую группу элементов И 7, элемент ИЛИ8 и формирователь 9 импульсов .Одни из входов первого накопителя1 являются адресными входами устройства, а выходы подключены к одним из З 5входов элементов ИЛИ группы 2, Однииз входов второго накопителя 4 подключены к одним из адресных входов устройства, первые входы схем сравнения6 соединены с другими адресньии входа;40ми устройства. Выходы второго накопителя 4 подключены к первым входамэлементов И первой группы 5 и вторым.входам схем 6 сравнения, выходы которых соединены соответственно с первымимвходами элементов И второй группы 7,вторые входы которых подключены к первому выходу формирователя 9 импульсови другим входам первого накопителя 1Выходы элементов И второй группы 7 осоединены соответственно с одними извходов регистра 3 адреса и со входами элемента ИЛИ 8, выход которогоподключен ко входу формирователя 9импульсов, второй вход которого сое- удинен с другим входом регистра 3 адреса, а третий выход - со вторыми входа"ми элементов И первой группы 5, выходы которых подключены к другим входам группы элементов ИЛИ 2. Выходырегистра 3 адреса соединены с другимивходами второго накопителя 4,Число наборов и число слов в наборе (фиг. 2) выбрано кратным целой степени двух, при этом если число словв накопителе 1 равно К=2, а число словв наборе равно 2 , то число наборовравно 2"На фиг. 2 обозначены 0,2, 2"-2адреса последовательно расположенныхкорректируемых слов, входящих в первый набор и 1, 2 +1, 2 -2 +1 - адреса корректируемых слов, входящихво второй набор,Устройство работает следующим образом.Для обнаружения и исправления слов,подлежащих коррекции, используется второй накопитель, разделенный на две области. Кажцому из наборов слов (фиг.2)первого накопителя 1 (фиг, 1) соответствует определенное слово первойобласти второго накопителя 4, при этомномер набора слов первого накопителя1 и номер слова в этой области второгонакопителя 4 является соответственномладшими разрядамн в поле адресов накопителей 1 и 4, Если необходимоисправить некоторое слово в первомнакопителе 1, то по номеру набора,к которому принадлежит это слово,определяется соответствующее словопервой области во втором накопителе 4, в которое записывается номерслова в этом наборе, т.е. старшиек разрядов адреса корректируемогословаков поле адресов первого накопителя 1,В соответствии с разрядностьюслова второго накопителя 4 в негоможет быть записано 1 номеров словав наборе где 1 - ближайшее целоечисло меньшее или равное ( " 1),еВ соответствии с расположением номера. корректируемого слова первогонакопителя 1 в наборе в слове второйобласти второго накопителя 4 записывают скорректированную информациюЦ слов).Работу устройства рассмотрим напримере коррекции слов в первом накопителе 1, имеющем объем 64 К 36разрядных чисел, причем второйнакопитель 4 имеет объем 1 К 36 раз.рядных чисел. Разобъем слова первого накопителя 1 на 256 наборов849304 6ройстве, накопителем с адресной выборкой,Формула изобретения 15 35 чники инфрции,принятые во внимание при экспертизе1, Авторское свидетельство СССРР 568081, кл. О 1 С 17/00,11 С 29/00, 1977.2,"Автоматика и телемеханика",У. 7, 1974, с, 162, (прототип). 5по 256 слов в каждом наборе (щ 8).Согласно этому разбиению, перваяобласть второго накопителя 4 такжеравна 256 словам (по числу наборов),В каждом слоье первой области заЪбписываем 1=-1=3 номера слов всоответствующем наборе (8 старшихразрядов адреса корректируемыхслов).Таким образом, при обращении 10к лЮбому слову. первого накопителя Годновременно производится обращениек соответствующему слову первой области второго накопителя 4, Считанная информация (ноль, один, два,или три номера корректируемых словв наборе) поступает на три схемы 6сравнения, на вторые входы которыхпоступают старшие восемь разрядовадреса слова в поле адресов первого 20накопителя 1,В случае совпадения кодов на входах одной из схем 6 сравнения, сигнал с ее выхода через соответствующий элемент И второй группы 7 на . 25.элемент ИЛИ 8 поступает на формирователь 9 импульсов, генерирующийимпульсы, один из которых блокируетвыход первого накопителя 1 на группыэлементов ИЛИ 2, другой - открывает 30путь для,прохождения корректирующей,информации с выхода второго накопителя 4 на входы группы элементов ИЛИ7, поступают также на регистр 3 адреса, где устанавливается код в соответствии с номером группы элементаИЛИ 7. Этот код (старшие разряды адре"са слова во второй области второгонакопителя 4, где хранится корректирующая информация) поступает на вход 40второго накопителя 4, После извлечениякорректирующей информации из негоформирователь 9 импульсов устанавливает регистр 3 адреса вновь в исходноесостояние соответствующее обращению 45к первой области второго накопителя 4.Технико-экономическое преимущество предлагаемого устройства заключает-,ся в повышении его надежности за счетзамены сложного ассоциативного накопи;теля, используемого в известном устПостоянное запоминающее устройство с коррекцией информации,. содержащее первый накопитель и группу элементов ИЛИ, причем одни из входов первого накопителя являются адресными входами устройства, а выходы подкл 1 очены к одним из входов элементов ИЛИ группы, выходы которых являются выходами устройства, о т л и ч а ю щ е е- . с я тем, что, с целью повьппения надежности устройства, оно содержит второй накопитель, схемы сравнения, группы элементов И, формирователь импульсон, регистр адреса и элемент ИЛИ, причем одни из входов второго накопителя подключены к одним ив адресных входов устройства, первые входы схем сравнения соединены с другими адресными вхоцами устройства, выходы второго накопителя подключены к первым входам элементов И первой группы и вторым входам схем сравнения, выходы которых соединены соответственно с первыми входами элементов И второй группы, вторые входы которых подключены к первому выходу формирователя импульсов и другим входам первого накопителя, выходы элементов И второй группы соединены соответственно.с бдними из входов регистра адреса и со входами элемента ИЛИ, выход которого подключен ко входу формирователя импульсов, второй выход которого соединен с другим входом регистра адреса, а третий выход - со вторымн входами элементов И первой группы, выходы которых подклю. чены к другим входам элементов ИЛИ группы, выходы регистра адреса соединены с другими входами второго накопители.849304 АФе рЮр Фиа Составитель Т Техоеп А. Сав фактор Г. Волков б. д 45 пиал ППП Патент , г. Ужгород, ул, Проектна Заказ 6103/68 ВНИИПИ Гос по делам 13035 Ио ФТираж 645 дарственного комитета изобретений и открыт ква ЖРаушская н Л Я ЗаицеваКоооектор В; СиницкаяПодписноеССР
СмотретьЗаявка
2836309, 20.11.1979
ПРЕДПРИЯТИЕ ПЯ А-1586
КОСОВ ВЛАДИМИР ИВАНОВИЧ, МХАТРИШВИЛИ ВЛАДИМИР ИВАНОВИЧ, ФОКИН ЮРИЙ ИВАНОВИЧ, САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее, информации, постоянное, скоррекцией
Опубликовано: 23.07.1981
Код ссылки
<a href="https://patents.su/5-849304-postoyannoe-zapominayushhee-ustrojjstvo-skorrekciejj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство скоррекцией информации</a>
Предыдущий патент: Постоянное запоминающее устройство
Следующий патент: Цифровое запоминающее устройство
Случайный патент: Барабанная мельница