Запоминающее устройство с блокировкой неисправных элементов памяти

Номер патента: 641503

Авторы: Терзян, Чахоян

ZIP архив

Текст

(и) 641503 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДВТВЛЬСТЭУ Союз СоветскихСоцмалщтичеснмхРеспублик(6 Дополнительное к ввт. сеид-ву 1) М. Кл. Щ Заявяено 17,09,76 (21) 240501 И 18- врисоеднненнем заявкиС 29/О аеударвтвекннй юетет СССР в делам изэброве к етхрнтийта опубликования описания 08,01,79(72) Авторы изобретен М. Чахоя О. А. Терзян Ц Заявите РОИКОИ РОЙСТВО С БЛО ЕМБНТОВ ПА,гИзвестны запоминающие устройства (ЗУ)с блокировкой неисправных элементов памяти (, (2).Одно из известных устройств содер;жит накопитель, дешифратор, блок обнаружения неисправностей, дополнительныйнакопитель (1). Недостатком этого устройства являются большие затраты. оборудования,Из известных устройств наиболее близ вким техническим решением к данному изобретению является ЗУ с блокировкой неисправных элементов памяти, содержащее накопитель, адресный вход которого подключен к адресному входу дополнительного накопителя и выходу регистра адреса, а выход - к одному из входов регистра числа,дешифратор, входы которого соединены соответственно с выходами дополнительногонакопителя и блока контроля, а выход -с другим входом регистра числа, выход которого подключен ко входу блока контроля,и блок управления (2),Недостатком этого ЗУ является его невысокая надежность из-за невозможности автоматического исправления искаженной информации и блокировки неисправных элементов памяти (Зп).Целью настоящего изобретения является повышение надежности устройства.Поставленная цель достигается тем, что ЗУ содержит дополнительный регистр, формирователь кодов, счетчик и коммутатор, первый вход которого подключен к выходу счетчика и информационному входу дополнительного накопителя, второй вход - к выходу дополнительного регистра, а выход - к одному из входов блока управления, вход дополнительного регистра соединен с выходом накопителя, информационный вход которого подключен к выходу формирователя кодов, входы которого соединены со входом устройства и одним нз выходов блока управления, другие выходы блока управления подключены к управляющему входу дополнительного регистра и входу счет. чика,На чертеже приведена блок-схема предложенного запоминающего устройства с блокировкой неисправных элементов памяти.Устройство содержит регистр адреса 1, накопитель 2, регистр числа 3, блок контро641503 Фориула изобретения 3ля 4, дополнительный регистр 5, выполненный на триггерах со счетным входом, коммутатор.6,счетчик 7, дополнительный накопитель 8, дешифратор 9, блок управления 10, формирователь колов 11, шины адреса 12, вход устройства 13, шины 14 и 15.Входы ре 3 истра 1 соединены с шинами адреса 12, а выходы - с адресными входами накопителей 8 и 2. Информационные выходы накопителя 2 полключеиы к входам регистров 3 и 5. Выходы регистра 3 подключены ко входам блока контроля 4, выход которого подключен к входу управления дешнфратора 9 и одному из входов блока управления 10.Первый вход коммутатора 6 подключен к выходу счетчика 7 и информационному входу накопителя 8, второй вход = к выходу регистра 5, а выход - к одному из входов блока управления 10. Информационный вход накопителя 2 подключен к выходу формирователя кодов 11, входы которого соединены со входом устройства 13 и одним из выходов блока управления 10, другие выходы блока управления 10 подключены к управляющему входу регистра 5 и входу счетчика 7.Устройство работает следующим образом. При считывании код адреса по шинам 12 поступает на регистри далее иа накопитель 2. Считанное по данному адресу слово принимается регистром 3 и проверяется блоком контроля 4. Если слово исправно, то оно поступае на входные шины 14. При обнаружении блоком контроля 4 ошибки блок управления 10 производит анализ, который выявляет, произошел сбой или отказ ЭП (например, многократным считыванием по данному адресу). Если произошел сбой, то при повторных считываниях информация восстановится и будет. выдана на шины 14.Если выясняется, что произошел отказ ЭП, то блок управления 10 реализует следующую программу. 4гистре 5 информация фиксируется, а на счетчик 7 от блока О начинают поступать счетные импульсы. Под управлением сигналов на выходах счетчика 7 коммутатор 6 последовательно выдает в блок 10 содержимое каждого разряда регистра 5. Если очередной разряд содержит 1, то на счетчикпоступает следующий счетный импульс н проверяется содержимое слелующего разря. да. Так происходит до тех пор, пока не окажется, что очередной проверяемый разряд содержит 0,Прн этом блок 10 фиксирует состояние счетчика 7 и его выходную информацию записывает в дополнительный накопитель 8, одновременно запоминая в нем код неисправного адреса.После этого на счетчик 7 вновь поступают счетные сигналы до тех пор, пока не будет проверено содержимое всех остальных разрядов, Если в слове еще обнаружены отказавшие разряды, то блок 10 выдает сигнал о невозможности коррекции по шине 5.Если неисправных разрядов больше нет, то информация, записанная в накопитель 8, выдается иа дешифратор 9, который корректирует информацию в регистре 3, и ЗУ продолжает работать. В дальнейшем, при обращении к данному адресу и при наличии сигнала ошибки от блока 4 накопитель 8 автоматически исправит информацию неисправного адреса. Таким образом, предложенное устройство позволяет автоматически исправлять искаженную отказом ЭП информацию и в.дальнейшем блокировать неисправный ЭП.При необходимости можно повысить корректирующую способность устройства, увеличив число накопителей 8 и соответствующих им дешифраторов 9.Сигналами от блока 10 фиксируется код адреса на регистре 1 и считанная из накопителя искаженная информация на регист ре 3. Формирователь 11 под воздействием сигналов управления от блока 10 выдает в накопитель 2 либо информацию шии 13 (при обычной работе ЗУ), лйбо 1 или, 0 по всем разрядам (в случае отказа ЭП), При обнаружении отказа ЭП в накопитель 2 по фиксированному адресу заносятся все 0, Затем информация считывается и принимается в регистр 5 (который до этого был в нулевом состоянии), после чего по данному адресу записываются все 1. После считывания информация данного адреса суммируется по модулю 2 с содержимым регистра 5. В разрядах регистра 5, соответствующих исправным ЭП данного адреса, после этой программы будут храниться 1, а в неисправном разряде - О. Полученная в реЗапоминающее устройство с блокировкой неисправных элементов памяти, содержащее накопитель, адресный вход которого подключен к адресному входу дополнительного накопителя и выходу регистра адреса, а выход - к одному из входов регистра числа, дешифратор, входы которого соединены соответственно с выходами дополнительного накопителя и блока контроля, а выход - с другим входом регистра числа, выход которого подключен ко входу блока контроля, и блок управления, отличаеи(ееся тем, что, с целью повышения надежности устройства, оио содержит дополнительный регистр, формирователь кодов, счетчик и коммутатор, первый вход которого подключен к выходу счетчика и информационному входу допол- нительного накопителя, второй вход - к, выходу дополнительного регистра, а вы 64гход - к одному из входов блока управления, вход дополнительного регистра соединен с выходом накопителя, информационный вход которого подключен к выходу формирователя кодов, входы которого соединены со входом устройства н одним из выходов блока управления, другие выходы блока управления подключены к управляющему вхо 5036ду дополнительного регистра и вхбду счет.чика.Источники информации, принятые во внимание при экспертизе:Редактор В. ЛукинЗаказ 7522/47 Составитель В. РудаковТехред О. Луговая Корректор Л. ВеселовскаяТираж бвэ ПодянсноеЦНИИПИ Государственного коцитета СССРоо делан изобретений и от к р ытий13035, Москва, Ж-З 5, Раушская наб., д. 4/5филиал ППП Патентэ, г. Уагород, уа. Проектная, 4

Смотреть

Заявка

2405019, 17.09.1976

ПРЕДПРИЯТИЕ ПЯ А-7390

ТЕРЗЯН ОНИК АРТЕМОВИЧ, ЧАХОЯН ЛЕОНИД МИКАЕЛОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: блокировкой, запоминающее, неисправных, памяти, элементов

Опубликовано: 05.01.1979

Код ссылки

<a href="https://patents.su/3-641503-zapominayushhee-ustrojjstvo-s-blokirovkojj-neispravnykh-ehlementov-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с блокировкой неисправных элементов памяти</a>

Похожие патенты