Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 607276
Авторы: Городилова, Деревянченко, Кривоносов, Мерзляков
Текст
О П И С А Н И Е ( во-а 7 визовеЕТЕНиЯ Союз СоветскинСоциалистическинРеспублик еъЕ). (1) М. Кл.26 11 С 11/006 11 С 29/00 полнительное к авт, свид-в 75 (21) 2124919/18-24(43) Опубликован заявки,)(,е Гаоударотоенный квинтетСвввта Мнннотров СССРоо делам нзооретеннй УЛК 681.327.6,05,78,тнрытнн 45) Дата опубликования описания 24,:)4.)д шипова, В, Г. Леревянченко, А. И. 1 Сривоносов и Д. Н, Мерзляков Л. А(71) Заявитель 54) ЗАПОМИНАК)ШЕЕ УСТРОЙСТВО Изобртени; может быть применено при пост 1)осии з;поминаюш:( устройств 1 ЗУ) вь 1- числительпых машин яраллс.ьного дйствия к которьо 1 прдеьявляОтея требования устранения одной неисправности.Известны ЗУ. в которых исключеннесира)ногтей осуществляется путем .5 амены 1119)иПсре 50 ;5 )Нх содсржт резервное обор.10. ване, которо(. зямс)пает вышедшее из строя. НсОсте Гком эт 0 ГО устрОЙст 1511 являют 51 ен);Ее-; П шис аппяр 1 турньЕС з:1 тр 1 те 1.Няиболеблизким техн сским рс 1 ни( м к изоорстсн 30 5 В.яется ЗУ, сееержя(1)се ре Гистр ял 1)есс 1, приче 3( Иугее)ье Вь(ходы 1)ос.сд- НЕГО ПОДКЛКЧЕНЬ 1 К ОД(1 ИМ ИЗ ВХ 0 Е 03) .1 ЕМЕ)ПОН И пер 50 й и В ге 1)ОЙ Грм(311, другие Вх5)ы и)то-рых соединены соответственно с ход(1 ми уст-.ройства 1 Вьхс)дями Одн(1)яз 1)5 днь 1 х блокое 5 пя мяти, а ВыхОды п,еклк)Еснь соотв(.тсВ(.нно и входам одноразрядных блоков памяти и вц.ходам устройства, резервный одноразрядный1 Е) блок памяти, управляюецую и коегг(оль 15 ь 1( шины 12. Недостатками этого З, я 1 ляютс 5 длительное время исключении нисправности, возможная потеря информации по всех рязрялях ЗУ после исключения неисправности, что снижает его 1)ядежность. 2 Целью изооретения является повыц)ение и;дежности устройства и уменьшение врмсни псклочения неисправности. Это достигается тем, что у(те)ойство содсе)- жит тре ью,:1 твсртую и пятую группы )Гхен. тов И. Причем первые входы элементов И третьей и четвертой групп подключеы к единичным выходам регистра адреса, нторьи Входы - (оответствен)5 к входам устройсгвя и выходх резервного одноразрядпено блока 1(е(м 5 гги, а выходы - . оот 15 тствнпо к Входе рсзе 1 рВноГО од орязрядного блока памяти и выходам устрице; вя, Первые Входы элементов И пятой ;) Нпы соелинсны с входами устройТва, втор 115 ХО;еь(с упрявлякнцсй шиной, а выходыВХОДЯМИ РСГИСтРЯ ЯДРЕЕ. Н:ЛЕВЬЕ 15 ЬХо)ЕЬ регстра Ядреа подключены к Вход;(м первого )51 с.)1 ента И, Выход 1 оторОГГ) соед(1 нс.н (. Н 1)нь 1- .Еи входами второго и трс пего элем 3(Гн 11. Зторыс входы пос, сд 1 х НО,ЕК,(к; )с(;ы;(к Г и( т - СТВЕННО К ВходОЙ КоТЕС,11,НОИ 113)13)(. ВЫХ .3 РСЗ(вВПОЕ 0)ЕИОЕРЯЗР 51,;111 С) ( 1(153 3) С. М ЯТ 31, 3 )Ь, ХОД Ь( (00)В)т (15)330 ); )ЕХ113 01 НОГ)аз 1)5)д 3Г ОлокЯ па)151111 и Вь(хс).3 нОЙ к3 Гроль(1)й 1 инс.11 Я,)ГЕ( жс изоораж 1 а фнкее)03, ( 1,3) ,) (смя ЗУстройство со;гержит одноразряднье блоки памяти 1, резервный О,сноразрядный блок памяти 2, блоки 3 и 4 элементов И, регистр адреса 5, состоящий из триггеров б, первый эле. мент И 7. В блок 3 входят элементы И 8 первой группы, олин из входов которых соединены с входами 9 устройства, а выходы - с входами 10 Олоков памяти 1. В блок 4 входят элементы И 11 второй группы, Одни цз входов которых цодключень к выхода: 2 блоков 1, а выхолык в холах 13 устройства. Д,у ие входы элементов И 8 и 11 соединень с нулевыми вьходами 4 триггеров 6. В блок 3 входят также элементы И 15 третьей груггпы, выходы которых полклочецы к вхс)лу 16 олока памяти 2. В блок 4 входят элементы И 17 четвертой группы, одни8- " 5 входы которых соединены с выходом 18 олока 2, а другие - с единичными выходами 19 триггецов б и гсрвгдхи вхоламц элементов Л 15. Вторые вхолы элементсн) И 5 цолключецы к цха,сам 9. выхолы эле)с цтов И 17 сослццсн. с вцхоллмц 13. Кромсд того, строцствс солержит второй 20 и третий 21 элементы И, первые входы которых подключены к выхолу элеме)па И 7, вторьге входы - соответственно к входной контрольной шине 22 и выходу 18 блока 2, а выходы - соответствс нно к входу 16 блока 2 и выходной контрольной шине 23. 25 Вхолы элсмшпа И 7 соединены с выходами 14 триггеров 6. Устройство имеет также элементы И 24 пятой гр пцы, вцхолы которых цодклкчецы к вхсл:м 5 триггеров 6, первые входык вхсла) 9, а втО 1)ые вхолык управляюпей шине 26.Устройство работает следующим образом.В исходном сост 05 ггни цри Отсуствии сицала на шине 26 элементы И 24 закрьпытриггеры 6 регцстра 5 установлены в нулсвос сос(и Имлсдвдх выходах 14 - высокий гго- З 5о тсцццал, а ца е,шццчнцх вьходах 19 - низкии), элемсцтц И 15, 17 закрыты, а элементы И 8, 11 открыты и пропускак)т сигналы с вхолсв 9 ца входы 10 блоков 1, с выходов 12 блоков 1 ца выходы 13. Высокий цс)енциал ца нулевых40 вцхслах 14 триггеров б регистра 5 включает элеменг И 7. который открывает элементы И 20, 21, и шина 22, служащая для контроля на четность ЗУ, голсослицяется к вхолу 16 блока 2, а выход 18 блока 2 кдсоелицяется к шине 23. Блок 2 выполняет функцию разряда 45 контроля ца четцость информаци Одноразрялцых блоков 1.При наличии цсисправности одного из бло. ков 1 на шину 26 подается сигнал адреса, который открывает заеме)ты И 24. С входов 0 черсз элементы И 24 Олается код на входы 25 триггеров 6 регистра 5. Ксд состоит-цз нулевых сиггаггов ц единичного сигнала, ссответствуощего неисправному блоку 1. Единичный сцг нал ус.ганавливает один цз триггеров регистра,в елцичное состояние (на единичном выхоле 19высокий потенциал, ца нулевом зыходс 14 - цизкий); нулевые сигналы кола .олтвержлают нулевое состояние остальных триггеров регистра. Сигнал адреса снимается с шины 26 и элемснть; И 24 закрываются. Тригерц регистра:рололжают аходиться в нуле вом состоянии, кроме одного, который перешел в единичное состояние и показывает, что соответствукнпий блок 1 неисправен.Элементы 8, 11, подключенные к нулевому выходу 14 триггера 6 регистра 5, установленного в единичное состояние, закрываются, а элементы И 15, 17, подключенные к единичному выходу 19 данного триггера регистра, открываются и соединяют вход 9 с входом 16 одноразрядного блока 2 и выход 18 блока с выходом 13. При этом неисправный блок 1 блокируется и вместо него подключается блок 2. Одновременно элемент Ивыключается, так как ца один из его входов подан низкий потенциал с нулевого выхода 4 триггера б регистра 5, который установлен в единичное состояние. При этом элементы И 20, 21 выключаются и прерывают пепи для сигналов с шины 22 ца вход 16 одноразрядного блока 2 и с выхола 18 блока 2 на шину 23. При этом контроль ца четкость в ЗУ не производится,Таким образом, описанное ЗУ в исходном состоянии (до появления неисправности) работает с контролем на четность, используя для этого оборудование одноразрядного блока 2, При появлении неисправности одного из блоков 1 происходит его блокировка, подключение резервного одноразрядного блока 2 вместо неисправного, отключение контроля на четность ЗУ.Фордгула изобретенияЗапоминающее устройство, содержащее репстр адреса, нулевые выходы которого подклюены к одним из входов элементов И первой и второй групп, другие входы которых соединены соответственно с входами устройства и выходами одноразрядных блоков памяти, а выходы подключены соответственно к входам одноразрядных блоков памяти и выходам устройства, резервный одноразрядный блок памяти, управляощуо и контрольные шины, отлицаюг 4 ееся тем, что, с целью повышения надежности устройства, оно солержит третью, четвертую и пятую группы элементов И, причем первые вхолы элементов И третьей и четвертой групп подключены к единичным выходам регистра адрес, вторые входы-соответственно к входам устройства и выходу резервного одноразрядного блока памяти, а выходы - соответственно к вхслу резервного одноразрядного блока памяти ц вьхолам устройства, первые входы элементов И пятой группы соединены с входами устройства, вторые входы - с управ. ляюшей шиной; а выходы - с входами регистра адреса, нулевые выходы регистра адреса подключены к входам первого элемента И, выход которого соединен с первыми входами второго и третьего элементов И, вторые вхолц которых подключены соответственно к входной контрольной шине и выходу резервного одноразрядного блока памяти, а выходы - соот607276 ветственно к входу резервного одноразрядного блока памяти и выходной контрольной шине.Источники информации, принятые во внимание при экспертизе: 1, Патент США3568153, кл, 340 в 146.1,1971. 2, Авторское свидетель гво СССР263682,кл, Ст 11 С 7/00, 1966. Составитель В. Рудехред О. Л гованираж 717 Редактор Т. 10 рчиковЗаказ 2617/40 тров С 1.С 1 1 итет НИ 1 15 а),1 гК 1 На 51. 4 И ПИ Госуд 51 рстве 1по дела и113035. Москва Филиал 11 П 11 Га 5 ГО КО изобре Ж, нт, г. 1 Сове и о н 1 с кан ород, овКорректор И. Гоксин Подписное и Мини 5 рытийнаб., д л. Г 1 ро
СмотретьЗаявка
2124919, 14.04.1975
ПРЕДПРИЯТИЕ ПЯ А-7160
ГОРОДИЛОВА ЛЮДМИЛА АЛЕКСАНДРОВНА, ДЕРЕВЯНЧЕНКО ВИКТОР ГЕОРГИЕВИЧ, КРИВОНОСОВ АНАТОЛИЙ ИВАНОВИЧ, МЕРЗЛЯКОВ ДМИТРИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: запоминающее
Опубликовано: 15.05.1978
Код ссылки
<a href="https://patents.su/3-607276-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Усройство для динамического распределения памяти
Следующий патент: Запоминающее устройство
Случайный патент: Способ получения пентафторида молибдена