Ананлоговое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
155 499588 О ПИЗОбРЕТЕНИЯ Сома СоветскихСоциалистических Республик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ) М. Кл.2 6 116 27,0 70108/18-24 27.12.72,2 22) Заявлено ением заявкис п исое сударствениый комитет) Приори Совета Министров ССС ло делам изобретений 3) УДК 681,327(088,8 юллетень15.01.76 уоликован крытий та опубликования описания 07.0) Авторы изобретения бако улкин, И. Н, Мазов и(54) А ГОВОЕ Изобретение относится к вычислительной технике и может быть использовано при аналого-цифровом преобразовании непрерывно меняющегося во времени сигнала в цифровой код.Известны аналоговые запоминающие устройства, содержащие дифференциальный усилитель, первый вход которого подключен ко входу устройства, выходы - ко входам повторителей тока, буферный балансный усилитель, между первым входом и выходом которого включен запоминающий конденсатор, а второй вход его через один резистор подключен к общей шине устройства, а через другой резистор - к выходу устройства. Они характеризуются невысокой точностью в режиме запоминания, связанной с возникновением дополнительной ошибки при переключении из режима слежения в режим запоминания и с разрядом запоминающего конденсатора, входным током буферного усилителя и нескомпенсированным током утечки ключевого элемента.Целью изобретения является повышение точности работы аналогового запоминающего устройства. Это достигается тем, что в аналоговое запоминающее устройство введен источник двухполярных регулируемых напряжений, переключатели, дополнительные усилители тока, причем выходы источника двухполярных регулируемых напряжений через переключатеМИНАЮЩЕЕ УСТРОЙСТВО ли соединены с выходами повторителей тока и входами дополнительных усилителей тока, выходы которых подключены к первому входу буферного балансного усилителя, второй вход 5 дифференциального усилителя соединен с выходом буферного балансного усилителя и выходом устройства, В статическом состоянии дифференциальный усилитель 1 (см. чертеж) через повторители тока 2 и 3 и дополнитель ные усилители тока 4 и 5 заряжает запоминающий конденсатор 6. Балансный буферный усилитель 7 поддерживает потенциал на выходе дополнительных усилителей тока 4 и 5 равным потенциалу общей шины за счет ем костной обратной связи с выхода буферногоусилителя 7 на его первый вход и резистивной обратной связи на его второй вход через резисторы 8 и 9. При этом ключевые диоды 10 и 11 закрыты запирающими потенциалами че рез переключатели 12 и 13 от источника регулируемых напряжений 14, На выходе устройства устанавливается напряжение, равное входному напряжению сигнала и совпадающее с нпм по фазе.25 В режиме слежения за напряжением входного сигнала дифференциальный усилитель 1 усиливает разность напряжений входного и выходного сигналов устройства и заряжает через повторители тока 2 и 3 и дополнитель ные усилители тока 4 и 5 запоминающий конРедактор Л. ТюЗаказ 513/20ЦНИИ Изд. М 1027 И Государственного к по делам изобр 113035, Москва, Ж.ЗТираж 723овета Министоткрытийи наб д 45 Подписноеов СССР митетатений иРаушс пографпя, пр. Сапуно денсатор 6. Напряжения с источника регулируемых напряжений 14 через управляемые переключатели 12 и 13 приложены к катоду диода 10 и аноду диода 11, запирая их.Буферный балансный усилитель 7 производит подзарядку конденсатора 6, поддерживая уровень напряжения на выходе дополнительных усилителей тока 4 и 5, равный потенциалу общей шины. Напряжение нд конденсаторе 6 повторяет напряжение входного сигнала с точностью, определяемой усилением усилителей 1 и.При переключении устройства в режим хранения от импульсов управления дифференциальный усилитель 1 отключается. Через управляемые переключатели 12 и 13 напряжения от источника регулируемых напряжений 14 открывают диоды 10 и 11 и через открывшиеся диоды передаются на входы дополнисльных усилителей тока 4 и 5, запирая их,Эти напряжения регулируются относительно потенциала общей шины так, чтобы скомпенсировать помехи, возникающие пз 11 переключении устройства из режима слежения в режим хранения, и скомпенсировать токи утечки дополнительных усилителей тока 4 и 5 и входной ток буферного усилителя .Конденсатор 6 хранит запомненное напряжение входного сигнала, которое через буферный усилитель 7 передается на выход устройства. Таким образом, в предлагаемом устройстве уменьшаются погрешности, возникающие при переключении из режима слежения в режим хранения, и увеличивается время хранения запомненного значения входного сигнала. Формула изобретения Аналоговое запоминающее устройство, со 10 держащее дифференциальный усилитель, первый вход которого подключен ко входу устройства, выходы - ко входам повторителей тока,буферный балансный усилитель, между первым входом и выходом которого включен за 15 поминающий конденсатор, а второй вход егочерез один резистор подключен к общей шинеустройства, а через другой резистор - к выходу устройства, о т л и ч а ю щ е е с я тем, что,с целью повышсния точности работы устройст 20 ва, оно содержит источник двухполярных регулируемых напряжений, переключатели, дополнительные усилители тока, причем выходыисточника двухполярных регулируемых напряжений через переключатели соединены с вы 25 ходами повторителей тока и входами дополнительных усилителей тока, выходы которыхподключены к первому входу буферного балансного усилителя, второй вход дифференциального усилителя соединен с выходом бу 30 ферного балансного усилителя и выходом устройства,
СмотретьЗаявка
1870198, 27.12.1972
ПРЕДПРИЯТИЕ ПЯ Р-6886
ВТУЛКИН ПЕТР ПАВЛОВИЧ, МАЗОВ ИГОРЬ НИКОЛАЕВИЧ, ТАБАКОВ АНДРЕЙ ДМИТРИЕВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: ананлоговое, запоминающее
Опубликовано: 15.01.1976
Код ссылки
<a href="https://patents.su/2-499588-ananlogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Ананлоговое запоминающее устройство</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Кабельный токопровод
Случайный патент: Фрикционное устройство для подачи листового материала