Аналоговое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1156142
Авторы: Болдицкий, Карпов, Паламарчук, Чепалов
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 11 С 27/О 4(5 я" ОПИСАНИЕ ИЗОБРЕТЕК АВТОРСКОМУ С 8 ИДЕТЕЛЬСТВУ од ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) (57) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОИСТВО, содержащее накопительный элемент на конденсаторе, первыйусилитель, вход которого является входомустройства, выход первого усилителя соединен с первым входом ключа, второй входкоторого соединен с первым входом блокауправления и с шиной управления, первый801156142 д второи и третин компараторы, выходы которых соединены соответственно с вторым, третьим и четвертым входами блока управления, выход блока управления соединен с первым входом коммутатора, второй, третий и четвертый входы которого соединены соответственно с первой, второй и третьей шинами опорных напряжений, первые входы компараторов соединены с входами первого усилителя, вторые входы компараторов соединены соответственно с шинами опорных напряжений, второй усилитель, выход которого является выходом устройства, отличающееся тем, что, с целью упрощения устройства, в нем выход ключа соединен с входом второго усилителя и с первой обкладкой конденсатора, вторая обкладка Е которого соединена с выходом коммутатора.1Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано, например, в контрольно-измерительной аппаратуре для временной дискретизации аналоговых сигналов.Цель изобретения - упрощение устройства,На фиг. 1 изображена функциональная схема предложенного устройства; на фиг. 2 - временные диаграммы, поясняющие его работу.Предложенное устройство (фиг. 1) содержит усилители 1 и 2, ключ 3, накопительный элемент на конденсаторе 4, шину 5 управления, компараторы 6, 7 и 8, блок 9 управления, коммутатор 10, шины 11, 12 и 13 опорных напряжений.Значения опорных напряжений Б Уз (фиг. 2 а) выбираются лежащими внутри динамического диапазона входных сигналов аналогового запоминающего устройства. Разность между двумя соседними опорными напряжениями равна г 1. Величина ц выбирается из условия (1 = -где Упав1/махдинамический диапазон запоминаемых сигналов; К в требуем показатель увеличения быстродействия, К= Х+ 1 (Х - число опорных напряжений).Предложенное устройство работает следующим образом.В момент поступления импульса запоминания на шину 5 управления (фиг. 2 б), определяющего момент запоминания уровня входного сигнала, замыкается ключ 3 и разрешается переключение выходных сигналов блока 9 управления. Напряжение входного сигнала на фиг. 2 а сравнивается по амплитуде с опорными напряжениями с помощью компараторов 6, 7 и 8, вследствие чего в каждый момент времени на входах блока 9 управления присутствует комбинация сигналов, определяемая амплитудой входного сигнала.Каждой комбинации сигналов на входе блока 9 управления соответствует выходная совокупность логических сигналов, которые при наличии импульса запоминания 5 1 О 15 20 25 30 35 40(фиг. 2 б) переключают коммутатор 10 таким образом, что к обкладке накопительного конденсатора 4 подключается опорное напряжение, которое соответствует компаратору, сработавшему последним, т.е. ближайшее к напряжению сигнала и меньшее его по величине (фиг. 2 г). Включение напряжения (фиг. 2 г) осуществляется с задержкой 6 ь, определяемой задержками блока 9 управления и коммутатора 10. Таким образом, к одной обкладке конденсатора 4 прикладывается через замкнутый ключ 3 напряжение входного сигнала (фиг. 2 а), а к другой - опорное напряжение (фиг. 2 г). В результате происходит заряд накопительной емкости 4 до величины разности опорного напряжения и входного сигнала ( У, ь 113 на фиг. 2 в) . Величина на этой разности не может превышать величины(фиг.2 а).По окончании импульса запоминания (фиг.2 б) устройство переходит в режим хранения, ключ 3 размыкается, запрещается переключение коммутатора 10 выходными сигналами блока 9 управления (остается включенным выбранное опорное напряжение и на входе усилителя 2 фиксируется напряжение, равное сумме соответствующего опорного напряжения на одной из шин 11, 12, 13 и напряжения на конденсаторе 4 (фиг. 2 в). Это суммарное напряжение, равное напряжению входного сигнала в момент действия импульса выборки (фиг. 2 б), передается на выход усилителем 2.Таким образом, в предложенном устройстве, как и в прототипе, который принят за базовый объект, в режиме запоминания конденсатор 4 заряжается до величины, не превышающей величины разности между соседними опорными напряжениями о, но при этом повышается надежность, упрощается схема, увеличивается технологичность и повышается точность, так как для коммутации сигнала используется меньшее число ключей и уменьшается погрешность, вызванная прохождением сигналов управляющих ключами, на конденсатор 4.ССР 130нлиал 4/5тная Редактор В. КонтЗаказ 3183/49В Состав ител ун Техред И. Ве Тираж 584 НИИПИ Государственного по делам изобретений 35, Москва, Ж - 35, Рау ППП Патент, г. Ужг
СмотретьЗаявка
3708396, 04.01.1984
ПРЕДПРИЯТИЕ ПЯ М-5783
ЧЕПАЛОВ ВЛАДИМИР КОНСТАНТИНОВИЧ, КАРПОВ НИКОЛАЙ РИММОВИЧ, ПАЛАМАРЧУК АНАТОЛИЙ ДМИТРИЕВИЧ, БОЛДИЦКИЙ ЮРИЙ ЕВГЕНЬЕВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: аналоговое, запоминающее
Опубликовано: 15.05.1985
Код ссылки
<a href="https://patents.su/3-1156142-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Запоминающее устройство с обнаружением многократных ошибок
Случайный патент: 188713