Устройство для прерывания резервированной вычислительной системы

Номер патента: 1824636

Авторы: Васильев, Гребенюк, Матов, Шевченко

ZIP архив

Текст

СОВХОЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК б Р 9/46 5)5 6 НИЯ/ Ж Ь) ь. Изобретение о ной технике и мож многоканальных р процессорных сист ба времени. Цель иэобрете циональных возмо счет приоритетного ющих заявок на пре На фиг.1 при схема устройства; ная схема блока прУстрой лы 11-1 к гистр 2 ма 4 текущег прерывани та прерыва ры прерыв схему 10мент 11, б третий 14 элементов 18 элементевер ГОСУДАРСТВЕННОЕ ПАТЕНТНОГ.ВЕДОМСТВО СССР(ГОСПАТЕНТ СССР) ПИСАНИЕ ИЗО СКОМУ СВИДЕТЕЛЬСТ(56) Авторское свидетельство СССР М 1218385, кл. 6 06 Г 9/46, 1984.Авторское свидетельство СССР 1 Ф 121385, кл. 6 06 Р 9/46, 1984.(54) УСТРОЙСТВО ДЛЯ ПРЕРЫВАНИЯ РЕЗЕРВИРОВАННОЙ ВЫЧИСЛИТЕЛЬНОЙ СИСТЕМЫ(57) Изобретение относится к вычислительной технике, в частности к устройствам управления обслуживанием прерываний, и может быть использовано в многоканальных резервированных микропроцессорных системах реального масштаба времени, Целью изобретения является расширение функциональных возможностей устройства за счет приоритетного обслуживания поступающих заявок на прерывание. Устройство содержит идентичные каналы, каждый иэ которых содержит регистр марки, регистр носится к вычислительт быть использовано в эервированных микромах реального масштаия - расширение функ жностей устройства за обслуживания поступа рывание,едена функциональная а фиг.2 - функциональиоритета запроса., 1824636 запросов, регистр текущего состояния, триггер запрета прерываний, группу триггеров запрета прерываний, первый и второй триггеры прерывания, блок приоритета запроса, схему сравнения, мажоритарный элемент, блок элементов И, первый, третий и второй элементы И, группу элементов И, первый и второй элементы ИЛИ, блок магистральных элементов, формирователь импульсов, группу управляющих и информационных входов устройства, группу синхронизирующих входов устройства, группу выходов вектора прерывания устройства, выходы разрешения прерывания устройства, выхоДи прерывания каналов, выходы подтверждения прерывания каналов, выходы прерывания устройства, группы входов прерывания каналов и подтверждения прерывания каналов, вход 35 слова состояния процессора, Устройство характеризуется более широким кругом приоритетных дисциплин обслуживания при сохранении быстродействия и достоверности. 2 ил,ство содержит идентичные канааждый из которых содержит рески, регистр 3 запросов. регистр о состояния, триггер 5 запрета я, группу триггеров 61-бл запрений, первый 7 и второй 8 триггеания, блок 9 приоритета запроса, сравнения, мажоритарный элелок 12 элементов И, первый 13, и второй 15 элементы И, группу И 161-16 П, первый 17 и второй ы ИЛИ, блок 19 магистральныхэлементов, формирователь 20 импульсов, групповые управляющие 21 и информационные 22 входы устройства, групповой синхронизирующий вход 23 устройства, групповые выходы 24 вектора прерывания устройства, выходы 25 разрешения прерывания устройства, выходы 26 прерывания каналов, выходы 27 подтверждения прерывания каналов, выходы 28 прерывания устройства, входы первой 29.1, второй 29.2 и третьей 29.3 групп разрядов группового информационного входа 22 устройства, входы первого-девятого 30.1-30.9 разрядов группового управляющего входа 21 устройства, входы первого 31,1 и второго 31.2 разрядов группового синхрониэирующего входа 23 устройства, группы входов 321-32-1 прерывания каналов, группы входов 331 - 33-1 подтверждения прерывания каналов, вход 35 слова состояния процессора,Схема блока приоритета запроса содержит запросные входы 1-5, группу элементов И 6, группу элементов И 7, узел 8 анализа запросов, опросный вход, группу выходов устройства 10, блок элементов ИЛИ 11. блоки приоритета 12, блоки элементов ЗАПРЕТ 13, дешифратор 14, регистр приоритета 15, синхровход,Элементы блока соединены следующим образом, Входы 1-5 соединены с соответствующими входами блоков 13 элементов ЗАПРЕТ. Выходы первого блока элементов ЗАПРЕТ подключены к первым входам блока 11 элементов ИЛИ, а выходы второго и третьего блоков (нумерация - сверху вниз) элементов ЗАПРЕТ - к соответствующим входам блоков 12 приоритета, первый иэ которых предназначен для реализации приоритета с циклической. а второй - приоритета с динамической дисциплиной обслуживания. Входы регистра 15 приоритета подключены к управляющим выходам ЭВ М, а его выходы - к входам дешифратора 14, выходы которого соединены с запрещающими входами блоков 13 элементов ЗАПРЕТ. Выходы блока 11 элементов ИЛИ подключены; первый - к входу первого элемента И группы 7, остальные - к входам соответствующих элементов И группы 6, синхровход подключен к синхровходу второго блока 12 приоритета, остальные элементы соединены, как показано в описании авт.св. СССР М 1070553. Линейная дисциплина приоритетного обслуживания реализована в той части устройства, которая известна по авт.св, СССР Ф 1070553, циклическая и динамическая дисциплины реализованы на программируемых логических матрицах типа К 556 РТ 1.50 пового управляющего входа 21 устройства, выход третьего элемента И 14 является выходом 25 разрешения прерывания устройства, а третий вход элемента И 15 подключен 55 к прямому выходу триггера 5 запрета прерываний, инверсный выход регистра 4 текущего состояния соединен с вторым входом первого элемента ИЛИ 17 и с первым входом третьего элемента И 14, восьмой разряд 30,8 группового управляющего входэ 21 ус 5 10 15 20 25 30 35 40 45 РЭЬота этой схемы блока приоритета достаточно проста, ясна из прототипа и не требует дополнительных пояснений,Элементы устройства обьединены следующим образом; входы первого и второго разрядов 30,1 и 30,2 группового управляющего входа 21 устройства соединены с первым и вторым входами первого элемента И, выход которого подключен к Г-входу блока 19 магистральных элементов. выход которого является групповым выходом 24 вектора прерывания устройства, а входы третьего и четвертого разрядов 30.3 и 30.4 группового управляющего входа "1 устройства соединены с В- и С-входами регистра 2 маски, выход которого подключен к вторым входам блока 12 элементов И, первые входы которого соединены с входами первой группы разрядов 29.1 группового информационного входа устройства 22, а выходы - с О-входами регистра 3 запросов, Ч-вход которого подключен к прямому выходу триггера 5 запрета прерываний, а выходы: 3.1 - к третьим входам первого, второго и третьео элементов И 13, 15, 14; 3,2 - к входу блока 9 приоритета запроса, выходы которого соединены с О-входами блока 19 лагистральных элементов и А-входом схемы 10 сравнения, В-вход которой подключен к выходу регистра 4 текущего состояния, О-входы которого соединены с третьей группой разрядов 29.3 группового информационного входа 22 устройства, а Ч- и С-входы - с входами 5 и 6 разрядов 30,5 и 30.6 группового управляющего входа 21 устройства соответственно, вход 7 разряда 30.7 группового управляющего входа 21 устройства подключен к четвертому входу второго элемента И 15, второй вход которого соединен с выходом первого элемента ИЛИ 17. а выход - с О-входом первого триггера 7 прерываний, прямой выход которого подключен к входу формирователя 20 импульсов, выход которого соединен с Я-входом триггера 5 запрета прерываний, первым входом второго элемента ИЛИ 18, является входом 32 прерывания каналов и выходом 26 прерывания каналов, второй вход третьего 14 и первый вход второго 15 элементовИ соединены с вторым разрядом 30.2 групкод), выполняемой системой, по синхроимпульсу с входа 30.6, По этому же синхроимпульсу осуществляется установка в нулевое состояние триггера 5 запрета прерываний. При этом нулевой сигнал с выхода триггера 5 разрешает запись запросов на прерывания в регистр 3.Регистр 2 масок устанавливается в нулевое состояние по сигналу с входа 30.3. По этому же сигналу осуществляется установка в исходное состояние микропроцессора тройства подключен к С-входу первоготриггера 7 прерывания, а девятый разряд 30,9 группового управляющего входа 21 соединен с й-входом второго триггера 8 прерываний, входы первого 31.1 разряда группового синхронизирующего входа 23 подключены к синхровходам группы триггеров 61-6 п запрета прерываний, которые устанавливяюгся по сигналам прерываний каналов по входам 321-32, 1, а второй разряд 31,2 группового синхронизирующего входя 23 соединены с входом С 1 второго триггера 8 прерываний, единичный выход которого подклю"ен к первому входу мажоритарного элемента 11 и соответствующему входу группы подтверждения прерывания каналов, выход мажоритарного элемента 11 является выходом 28 прерывания устройства, а входы мажоритарного элемента 11 со второго до и-й являются соответственно входами группы подтверждения прерывания каналов 332-33 пи соединены с выходами соответствующих триггеров 8 каналов, инверсные выходы триггеров группы 6 запрета прерываний соединены с первыми входами элементов И группы 16, вторые входы которых подключены к группе входов 32 прерывания каналов, а выходы - к соответствующим входам второ, о элемента ИЛИ 18, выход которого соединен с входом 01 второго триггера 8 прерывания, вход второй группы 29,2 разрядов группового информационного входа устройства подключен к О-входу регистра 2 маски, синхровход триггера 5 запрета прерываний соединен с синхровходом регистра 4 текущего состояния, а О-вход триггера 5 запрета прерываний соединен с корпусом.В исходном состоянии все элементы памяти установлены в нулевое состояние(входы начальной установки не представлены),Для приведения устройства в рабочее состояние на входы 30,2 и 30,5 групповых управляющих входов 21 устройства подаются единичные сигналы. Кроме того, с входом 29,3 групповых информационных входов ус тройства в регистры 4 запросов всех каналов 1 (=1,п) записывается код текущего состояния программы (в начале нулевой 5 10 15 20 25 30 35 40 45 50 55(классаМТЕ 8080 или К 580 ВМ 80, К 580 ВМ 80) многоканальной мажоритарно- резервированной системы.После выполнения указанных операций устройство готово к работе,На групповые входы 22 устройства поступают информационные сигналы. промажоритированные по всем и каналам резервированной системы, Запись кода маски прерываний в регистр 2 осуществляется с входа 29,2 по сигналу с входа 30,4, который соответствует сигналу "Выдача" микропроцессорной системы на базе К 580 ВМ 80.Код маски с выходов регистра 2 поступает на входы блока 12 элементов И, через которые осуществляется фильтрация сигналов запросов на прерывания, поступающих с входов 29.1 запросов. При этом любой незамаскированный сигнал запроса поступает на О-входы регистра 3 запросов,Если в регистре 3 сигналы запросов отсутствуют, то блок 9 приоритета запроса закрывает блок 19 магистральных элементов, запрещает выработку сигнала подтверждения прерывания через элемент ИЛИ 17 и разрешает выработку сигнала разрешения прерывания на выходе элемента И 14.При поступлении сигналов запросов прерывания с выходов блока 12 элементов И происход",т их запоминание в регистре 3, Однако запрос после этого с выходов 29.1 не снимается, так как регистр 3 выполнен на триггерах типа "защелка", и запоминание информации в регистре 3 произойдет только после установки триггера 5 в единицу,Информация с выхода 3.1 регистра 3 поступает на входы блока 9 приоритета запроса, который в соответствии с заданной по входу 35 процессора дисциплиной обслуживания (в порядке поступления, циклическая, динамическая) /2/ выбирает сигнал прерывания старшего приоритета, Сигналом с выхода 3.2 регистра 3,формируемым при наличии хотя бы одного запроса в регистре, открывается элемент И 13, выходной сигнал которого открывает блок 19 магистральных элементов и разрешает передачу через него на выход 24 канала кода прерывания системы. Кроме того, разрешается срабатывание элемента И 15 и запрещается выдача сигнала разрешения с выхода элемента И 14 на выход 25 устройства.При работе блока 9 приоритета запроса в циклической дисциплине или "в порядке поступлений" его выходной код выдается также на входы А схемы 1 С, где осуществляется его сравнение с кодом текущей программы, записанным в регистр 4. Если кодс входа А больше кода с входа В схемы сравнения 10, то с ее выхода выдается сигнал, который через злемесст ИЛИ 3 Ри открытый элемент И 15 поступает ца О-вход триггера 7, В противном случае (диссамическая дисциплина) процессор сам выбирает запрос нужного уровня приоритета и переписывает его по сигналу "микропроцессор Готов", поступающему с входа 35, через открытый блок магистральных усилителей 19. Во всех остальных случаях (дисцис 1 лины "в порядке поступления", обратная) на выходе схемы 10 сигнал отсутствует. Тогда сигнал подт верждеция прерывания может быть оыработац только в том случае, если в четвертыи разряд ресистра 4 по входу 30.5 будет загсисан цуль, гак кэк инверсный выход этого разряда через элемент ИЛИ 17 функциосц)лоно эквивалентен выходу схемы 10.При Наличии сигнал на выходе схемы ",0 с поступлением разрешающего сигнала с Входа 30.7 и синхроимпульса с входа 30,8 осущестоляется запись единицы в триггер 7. Сигнал с единичного выхода триггера 7 через элемент 20 поступает на вход триггера 5, который устанавливается В единицу. При этом разрешает прием новых сигналоо запросов В регистр 3 и подготавливается тригГер 7 к сбросу о нулевое состояние. Поэтому с приходом очередного импульса с входа 30.8 происходит установка триггера 7 в нулевое состояслле, Таким образом, длительность существования сигнала нэ выходе три. гера 7 определяется периодом следооа- Н,1 я с 1 лпульсг)о с входа 30,8.Ворлирооэтель 20 формирует единичнии импульс на выходе 26 после установкись Ггера 7 в единичное состояние,Цля тоГО стОГ)и исключить Возможность доойцо о прерывания по одному и тому же запросу, э также прерывания по запросам младших приоритетов относительно обрэбатываемого, необходимо после обработки сигнала прерывания, формируемого с выходов 28 каналов, код программы Обработки запроса записать в регистр 4 состояния аналогично описанному.Если В этом нет необходимости, то в регистр 4 записывается нулевой код по сигналу с охода 30.6. В результате этого снова устанавливается в нуль триггер 5 и осуществляется подготовка устройства к приему очередного запроса на прерывание.После формирования сигналов прерывания ца выходах 26 каналов Они поступают на соответствующие входы 321-32 пкаждого из остальных каналов.В каждом канале сигналы прерываний от остальных каналов поступают на О-входы соответствующих триггеров 61 - бпи на первые входы соответствующих элементов И 16,-16 Л. П ри отсутствии отказов каналов 5 1 О 15 20 25 эг) 35 40 45 50 55 сина. с входоо 321 32.1 с)осуцают енп синхроислпульса, предцазначеццого для выявления ложцой оыда си сигнала прерывания, с входа 31.1. Поэтому рис 1,.С)ы 61-6,.1 сигналами с нулевых выходов о)крыоают элементы И 161 16 п. Гаким образом, выходкой сигнал канала с Выхода формиоователя 20 или оссальцых каналов с выходов элементов И 161-161 через элемент ИЛИ 18 постуают на О-вход т рис тес)а 8, 3 о сигцалу синхроислпульса опроса прерывания с входа 31,2 пргисходит у.таноока тригседрэ Я в единичное состояцссд, Г,",Гс 1 а 1 с единичного выхода триггера 8 через выход 27 канала поступает нэ соотоетссоусощие сходи ГрупГсы ВхОдОВ 331 ЗЗл 1 каждОГО 13 остальць 1 х кацалоеидалее - на входи мажоритарцосо элемецта 11, Мажоритарный элемент 11 срабатывает при наличии в больц)исство каналов сигналов прерывания и выдает на выход 28 устройства сигнал прсривзния о с о ото е 1 ст оую щий к а цал с и от еси ы,В случае возникновения отказа, связан. ного с "зависанием" каналов, сигнал прерывания от такого канала цбнаружсс)аеся н момент подачи сицхроимпульса с охода 31,1, по которому соответствующий триггер из гругцы триггеров 61-6 лустасшолиоается о единицу и блокирует прохождение зо Со СС 1 ГНЭЛд ЧгРСЗ СООТВЕТГ С ОуЮСЦСй ЗЛЕМЕНТ И ГС)уППЬС ЗЛЕСЛЕдцОО И 161- 1 бг 1,1)ос)мула ьзоГ сэеения Устрг)й то) для ссрсринассл с )згроирооаццой оичислительцои систсГодсрска щее и каналов (Где и числ; ;цъ)с)н), каждый из которих включает о СГя рес истр СЛасуц 1, рСГИСТр Здцросов, )ЕГИСЦ) )ох уЬ 1.СТ) СОСТОЯИЯ, ТРИГГЕР ЗаПРЕа 1 РЕРИОВЦС 1 Я два трисера прерывания, схему сравненя, блок элементов И, ри элемента И, 1)а элемента ИЛИ. блок слас истральцых злемец 1)о формирователь импульсов, груспу ригге. ров запрета прерываний, мажори) арцый элемент, группу зелецтоо И, причем в каж дом канале первые группы управляющих и информационных оходоо ус) ройстоа соеди нены с группами одноименных оходоо каца лоо, первый разресдэощий вход, первые входи приведения и рабочее состояние, вход сбс)оса, второй разрешающий о;,од и Второй ВХОД устэноокс 1 В 0 Группы у 1 раоляющих входое кассаа соединены с группой инверсных входоо первого злемен Га И, первым прямым входом пес)восо элемента И, Входом сброса регистра маски, входом синхронизации регистра маски, входом разре шения регистра текущего Состояния, входами синхроцизэции регистра секущсч о состояния и триггера запсета пс)ори ацийпероьм входом 3)тороо зл "Р.; : И ". Я:с ДОМ СИНХГ)С 3 ЗЗЦИ ПСР)ого Г 1 ГГГ ;.;г: .- рывани 3 сс)0 Ветствеин псчая о 1)зя и Т)ЕТЬЛ Г)ОС руП)Ы ра:ГРЯДО)3 Г"уг)П, .Н 1 г- л 1 ац 10 нь 4 Х Входов кзнзлл со" ли; )ц, ;-, - ВЕСТВЕЦ НО С ПОПВПЙ ГРУГ 333)й ВХОДОВ )ГРПКЗ элементов И, гру 0)3031иермо);,)ОН:;, Входов рег 10 грз теку 3 е с со(.тоя)3)я, г)а- пз выходов к )торогп соединена ," перес,й РУг)ПОИ ВХОДОВ .:ХОМЫ Г:.РЗВГРЕНИЯ, ГГУГ;Г-) Г)ВХОДОВ РЕ ИСТРЗ МЗС)(И СОЕДИНЕНЗ С В 0 РОй Г)угс)1 В,3)У)ГРЯ блока элсм той /1, оы. г)ц КзтОРОГО :ПЕР)ЦЕН)Ч С ГРУП)Ой ИЦ,.О)Р)г 3)И. Онных . К)дОГ) регистР 3 запросов, Р)ыход перво Г:3 лемеца 1 соедине 3 с Входо)и Озз рГ ССИЯ бГРОКЗ МЛР 1 страгНЫХ ЭЛЕМЕНтов, ) Врс).1 яы;од Оегистрз текущего сотояция соединен с первыми Входзл 1)3 Р.роого элемента ИЛИ и третьего элеме)фтз И, ин орм;щио 3 ный вха., триггера запрета прерываний соеди е;, )Ви)ой цулеопгс ПОтЕНЦИаЛа УСтРОйСтза, ЕДИНИчиый ВЬхо, тригера запрета прерываний соединен с Входом разрешения регистра ззпрэс 03 и инверсным входол 1 второго элемента И, Выход схемы сравнения соединен с вторым в)х )дс Р 1 первого элемента И;1 И, 3 , Д которо 0 соединен с вторым вхг)дом 3;.;,."):.-) .;Р)Г, ,;Г;3 И, первый вход Г)ривэдг ния В рг)Г)0 .", состояние Группы упрзоля)с)щ)х Входос кзнзлз соединен с вторым и Оямым Вхг дом Т;етьего элгмента И и третьим прямым входом вторай 0 элемента И, Выход регист)з заГсс) соединен с вторым прямым Входом пеооого элемента И. инверсиы)1 входом ретьегп элемента И и четвертым прямым Гх.)до второго элемента И, выход которо; сес;.иНЕН С ИифОРМаЦИОЬН)ЬРМ В:ОДОР Г)ЕРВО)г. )риггера прерывания, Г)рямос 1. Выход которого через формирователь импулсс о сосдинен с иноерсным единичным входом триггера запрета прерываний, и)вег)03;ые выходы триггеров запрета прер)а)3) группы соединены с первыми входзми соответствующих элементов И группы. группа оходов прерываний канала соедиигн)з с информационными Входами три героо ззпрс та прерываний группы и вторыми Вхс)дами РХ3,;)г1; ;, .",.": :.,;, ; ,охг)О.7 ПЛЛ ) Л;3 . )Г,, РГ)3- ,Х",РГРСТ".) ЗХгхд Е.)ОПРГ; Г)ЗР 33 З. . .КО)БАМ ВТС)Гс) Т); ГЕР;3 Г)РО)ы)33- н ".Мя и 0 нь)Й и)ул.РОРЙ 03 яРолпч-О,". 0 Д Ь : О Т О Р О Г 0 С (Ди Е Н Ы СОСТР.ЕТСТВг ИНО , ВЫХОДОМ Вта.пго ЗЛЕМЕН гз" и входом г)с)3 твер)3 с;н 1 Я )рерь)вз 3,л Г)уГ)ы упз)л,х 333 х РХсЯ)о кз)3 з/;), Г:)хг)Д элеенгг)о И Рруг)Г сосРИ;03 й с В; Олл 3 Р)торс).0 эг Р)ентз И.Р 1 И оыУГОД пто:,ОГО с)1 гера прерь)а)ия соедиисч) с пер 1. г) В)одом маГиГ)аль ГО элемец 1 э,ПетагфЬЦ 4 Е 3)ХОДЬ КОРО 00 СОМ)НЦЕНС; СОВЕТС гОУЮГДИМИ ОХОДГ)1 И РУППВХОДОВ подтоерхкд.ния и)ОРвлния ка)3)ла Выход фон)"РООЭТЕЛЯ и 1 ПУЛЬСОВ С 0"ДРРГ)Н С СОО) 21 Ве)стоу 0)д 1 Входом Второго элементзИЛИ, ГруППг 3 ЫХОД)Ог) бЛОКа МЗГ;С:Гр",ЛЬНЫХ злсл 10)пов и выход тррт его:)лементэ И Яг)- ля ю Гс)1 соот ветс ГоецнГ) Г 3 упРйй лыходов ВЕК П3 ;РЕГРЬРЗ)33)Я И В,ХОГ)ОМ )азс)ЕС)ЕН)1 Я 15 ЦЕРЫваНИЯ УСТРОРХСТС)а. ВЫ;ОД ,",3 3(,ТРаЛЬ.НОГ) злсмецгз В кл ".доР сз-зле является О РХО ОМ ГГ Пь ОЛНИ УСГ 00 СТЯЗ, ВЫХС)Д )Сг)Р)рОВ т .Ля мпуг)ьсоо я"Р)яе)ся В 3 холм пос)Ьзм)3 я ксллз, Выход ВОрОГс) .)3 тп Г 03,з 0:еры);,);я .Вляется ВыходомГРОД .,)де "ия ппз)ь)взния кзл), ВыхоЛь: пгГ)рыс)лиЯ и подтверждения каждого КЗЦ )ЛЗ СОЕГЦЕН-Р С ".003 ЛЕтС ГВУЮ 31 Р 1 И В ХО- дами о)1 ноиР)еи)ЬХ Гру Входов каждого из 35 остзльн.-х каналов, О 3 л и ч з ю 3 ц е е с яте;. , го, .-. це)3 0 )Всширеиия фуК 3)иоцзль-Ьх ВО)зл 1 гэж)0 сте стрс)31 стяз За счс.т приЭр);.ГЕТНСГРЗ Обо/УКИВЭНИЯ ПОСРПЗ)РОЩИХ заявок ца прерьВзние, устройсоо содерРг) и блок и)1 эр)1)е)з ззг)росов пероЗЛ иВтораярупцы и)формационных входов котооого соединены сруппой выходов регис)рз ззпросоо и группой входов состояния слова устройства, группа Выходов блока 45 приоритета запросов соединена с второйгруппой охадов схемы сравнения и группой ииформа 103 и-Рх ВКОДОВ бг)ока л)аистг)альных элементов1824636 орректор М Петрова едактор С. Кулак роиэводственно-иэдательский комбинат "Патент", г. Ужгород, ул.Гагарина, 1 О Закаэ 2226 ВНИИПИ Г Составитель А. ГребенТехред М. Морге нтал Тираж Подписноественного комитета по изобретениям и открытиям при ГКНТ С 113035, Москва, Ж, Раушская наб., 4/5

Смотреть

Заявка

4898610, 02.01.1991

КИЕВСКОЕ ВЫСШЕЕ ИНЖЕНЕРНО-РАДИОТЕХНИЧЕСКОЕ УЧИЛИЩЕ ПРОТИВОВОЗДУШНОЙ ОБОРОНЫ ИМ. МАРШАЛА АВИАЦИИ ПОКРЫШКИНА, ВОЙСКОВАЯ ЧАСТЬ 03080

ГРЕБЕНЮК АЛЕКСЕЙ ВЛАДИМИРОВИЧ, ВАСИЛЬЕВ АЛЕКСЕЙ ИЛЬИЧ, МАТОВ АЛЕКСАНДР ЯКОВЛЕВИЧ, ШЕВЧЕНКО ВАСИЛИЙ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G06F 9/46

Метки: вычислительной, прерывания, резервированной, системы

Опубликовано: 30.06.1993

Код ссылки

<a href="https://patents.su/7-1824636-ustrojjstvo-dlya-preryvaniya-rezervirovannojj-vychislitelnojj-sistemy.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для прерывания резервированной вычислительной системы</a>

Похожие патенты