G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для ввода информации
Номер патента: 813398
Опубликовано: 15.03.1981
МПК: G06F 3/02
Метки: ввода, информации
...двоичный код, в виде единичных уровней напряжения на соответствующих выходных шинах. Вследствие дребезга контактов переключателей клавиатуры эти уровни имеют вид пачек импульсов в момент переключения контак-.ов (11 фиг. 2 а).Этот сигнал подается на информационные входы регистра 5 и через элемент 3 ИЛИ- запускает одновибратор 4, который вырабатывает импульс уровня логической единицы (11 - 15 на фиг. 2 б), длительность которого больше времени дребезга контактов, обычно не превышающего 10 - 20 мкс.Импульс с выхода одновибратора 4 через элемент 7 задержки (1 д - 14 на фиг. 2 в) подается на один вход элемента 8 И, и через элемент 7 НЕ (1 - 1 фиг, 2 г) на второй вход элемента 8 И.На выходе элемента 8 И выделяется задний фронт импульса...
Клавиатура для пульта управленияэвм
Номер патента: 813399
Опубликовано: 15.03.1981
Авторы: Козлов, Тихонов, Яценко
МПК: G06F 3/02
Метки: клавиатура, пульта, управленияэвм
...контакты 7 в соответствии с двоичным кодом каждой клавиши, которые вместе с печатной платой 8 образуют кодирующий узел. Печатный монтаж платы представляет собой две группы концентрических шин 9 и 10 для кодирования символа и для кодирования позиции символа в регистре входа соответственно. Во избежание чрезмерного нажима клавиши на плате предусмотрены ограничительные кольца 11. Выходной разьем 12 устройства расположен в нижней части корпуса 13. Кнопка 14 сброс данных фиксируется штоком 4. Привод, соединяющий рабочий контакт 15 кнопки сброс данных с разъемом, проходит внутри оси. В конструкцию устройства можно внести бесконтактный кодирующий узел, механизм блокировки одновременного нажатия двух соседних клавиш, При нажатии клавиши...
Устройство для сопряжения ленточногоперфоратора c источником дискрет-ного сигнала
Номер патента: 813402
Опубликовано: 15.03.1981
Авторы: Дзинтарс, Мартужс, Петерсонс
МПК: G06F 3/06
Метки: дискрет-ного, источником, ленточногоперфоратора, сигнала, сопряжения
...перфоратора, на нулевой вход триггера 2 и второй вход элемента И 5 - сигнал начала цикла с перфоратора, сигнал приема кода - также на второй вход элемента И 6, а сигнал готовности - на второй вход элемента И 7.Так как начало сигнала перфорации соответствует сигналу приема кода, конец - сиг 55 налу готовности, а начало сигнала протяжки - сигналу нача да цикла и конец - си гналу приема кода, то при отсутствии тактового сигнала триггеры 2 - 4 находятся в исходных состояниях, и, благодаря запрещающим потенциалам на единичных выходах триггеров 2 - 4, закрыты элементы И 5 - 8.В таком ждущем режиме устройство может находиться продолжительное время.На единичный вход триггера(таких триггеров практически не один, а несколько, в зависимости от...
Устройство для индикации двоичнойинформации
Номер патента: 813403
Опубликовано: 15.03.1981
Авторы: Логутов, Новиков, Нусратов, Черкес-Заде, Шлафит
МПК: G06F 3/147
Метки: двоичнойинформации, индикации
...группы 2 ячеек 3 двоичной информации. В результате происходит сдвиг информации, записанной в регистре 15 сдвига, в ячейки 3 двоичной информации и перезапись ее по цепи обратной связи в регистр 15 сдвига. Операция занесение, в результате которой код информации оказывается записанным и в ячейках 3 двоичной информации выбранной группы 2, и в регистре 15 сдвига заканчивается после прихода и-ного импульса. При этом происходит переполнение двоичного счетчика 28 импульсов. Сигнал переполнения возвращает формирователь 21 команды занесение в исходное положение. От перепада уровней сигнала на выходе формирователя команды занесение 21 срабатывает формирователь 22 команды контроль. При этом сигнал с его выхода через второй выход блока 13...
Устройство для вывода информации
Номер патента: 813404
Опубликовано: 15.03.1981
Авторы: Вегера, Караваева, Лифшиц, Поляков, Полякова, Прутенский, Соколов
МПК: G06F 3/147
Метки: вывода, информации
...уровня расположены в диспетчерских пультах.Если необходимо сформировать крупномасштабное табло, то модули третьего уровня и один модуль второго уровня (если количество выходов модуля второго уровня равно количеству модулей третьего уровня) собираются единой кассетой и конструктивно выполняются отдельным подтабло.Такое построение чеши фратора адреса позволяет с увеличением разрядности входного слова наращивать. структуру и распределять ее по территориально-рассредоточенным диспетчерским пультам, не увеличивая количества каналов связи.Использование в адресном модуле регистра хранения информации позволяет применить принцип обшей шины и передавать информацио в последовательном коде, что сокращает количество коммутирующих каналов связи до...
Устройство для отображенияинформации ha экране цифро-буквен ного телевизионного дисплея
Номер патента: 813405
Опубликовано: 15.03.1981
МПК: G06F 3/153
Метки: дисплея, ного, отображенияинформации, телевизионного, цифро-буквен, экране
...сигналом на выходе анализатора переноса 4. Принцип работы анализа 45тора переноса основан на том, что переносслов происходит по определенным правилам.Например, если обозначить гласную букву -О, а согласную, цифры и знаки препинания -Х, то можно формализовать правила переноса следующим образом:50.ОХО 0 - ХООХХ 0 ОХ - ХООХ ХХООХ - ХХООХ ХХХО.ОХХ - ХХ 0Анализатор переноса состоит из последовательно соединенных дешифратора гласных б, первого регистра сдвига 7, блока 8 выделения сигнала переноса, второго регистра сдвига 9, шифратора сдвига 10 и "мента ИЛИ 11.Схема работает следующим образом.При поступлении на вход дешифратора гласных 6 кода символа, соответствующего гласной, на его выходе возникает сигнал, который...
Устройство для отображения графи-ческой информации ha экранетелевизионного приемника
Номер патента: 813406
Опубликовано: 15.03.1981
Автор: Гусев
МПК: G06F 3/153
Метки: графи-ческой, информации, отображения, приемника, экранетелевизионного
...из которых содержит все коды ординат, соответствующих данному значению аргумента (или номера аргумента, если масштабы отображения различны для разных функций). Количество ординат в группе равно числу графиков, выводимых на экран. В данном устройстве на экран телевизионного приемника выводится первичная информация о функциональных зависимостях, т. е, двоичный код ординаты непосредственно преобразуется в единственную вполне определенную подсвечиваемую точку экрана.По сигналам, поступающим из блока 3 синхронизации на блоки 2 и 4 во время обратного хода строчной развертки, из блока 2 на дешифраторы 5 и 6 передаются последовательно все коды ординат, соответствующих аргументу, определяемому в процессе воспроизведения номером телевизионной...
Устройство для отображения инфор-мации ha экране
Номер патента: 813407
Опубликовано: 15.03.1981
МПК: G06F 3/153
Метки: инфор-мации, отображения, экране
...символа точки, лежащие на контуре символа. Адрес начальной точки микрорастре символа на экране ЭЛТ 4 задается кодами координат Х и У положения символа, поступающим на вход блока 5 управления отклонением луча с шины 19 через блок 1 управления.Импульс начала воспроизведения символа одновременно с инициацией генератора 2 символа поступает на элемент И 11 генератора 10. Когда оператор касается световым пером 6 экрана ЭЛТ 4, срабатывает датчик 9 касания (например, микропереключатель) светового пера 6. На выходе датчика 9 касания и другом входе элемента И 11 появляется разрешающий потенциал. Через элемент И 11 проходит импульс начала формирования символа, который затем нормируется по длительности и амплитуде формирователями...
Логический модуль
Номер патента: 813409
Опубликовано: 15.03.1981
Авторы: Борисенко, Гольбрайх, Макаровский, Фирсов, Шабельский
МПК: G06F 7/00
Метки: логический, модуль
...образом.Информирующий сигнал 1 при подаче питания на элементы и блоки устройства через элементы 3 и 4 проходит на блок 7 памяти и через него на реле 8 времени, где выдерживается по времени и подается, через элемент 9 ЗАПРЕТ и элемент ИЛИ 1 О на выход 11 устройства, цри этом через элемент 19 ЗАПРЕТ второго канала по сигналу от блока 7 памяти первого канала блокирован второй канал, а при снятии положительного сигнала 1, т. е. при отсутствии его -- блокировка элемента 19 снимается, сигнал по второму каналу через второй элемент ЗАПРЕТ 18 проходит на блок 15 памяти, через него ца реле 14 времени и че)ез элемент 13 ЗАПРЕТ на блок 7 памяти и элемент 9 ЗАПРЕТ первого канала.Г 1 ри получении за это же время второго сигнала, его принимает и...
Универсальный логический модуль
Номер патента: 813410
Опубликовано: 15.03.1981
Авторы: Губка, Дергачев, Лысенко, Попов, Скибенко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...противоположных конституент единицы в ее СДНФ, Две булевых 35 Функции относятся к одному типу, если их ранги и индексы совпадают.Рассмотрим процесс реализации ло-гической Функции с заданным рангомР и индексОм 3 (Фиг.1). Возможны два случая.и 1. Рассмотрим случай 2 7,8 71На группу входов 1 подается двоичный код числа А =х - 3, При этом на йвыхода дешифратора 5 (фиг.1) появляется сигнал ф 1" и функция с 45 А"го выхода блока Формирования наборов 7, принимающая значение "1" на А наборах пройдет на элемент ИЛИ 10.На вторую группу входов 2 подается двоичный код числа В = 3, прн этом 50 на В-ом выходе дешифратора б появляется сигнал "1." и Функция с 2" -В выхода блока Формирования наборов, принИмающая значение "1" на В наборах, проходит на...
Комбинаторное устройство
Номер патента: 813411
Опубликовано: 15.03.1981
Авторы: Викторов, Лукашевич, Орел, Романкевич
МПК: G06F 7/00
Метки: комбинаторное
...сигнал с выхода элемента 7задержки и элемента 8 задержки поступает на первый элемент 5. С информационного выхода счетчика 2 через эле мент 5 на вход установки счетчика 3поступает код 010 состояния счетчика2. Счетчик 3 устанавливается в состояние 2. Единичный сигнал с выходаэлемента 8 задержки через элемент 9задержки, элемент И 11 поступает натактовый вход счетчика 3, которыйустанавливается в состояние 3. Наинформационные выходы счетчиков 1-3поступают, соответственно, коды 001,010 и 011, Таким образом, реализуется сочетание 123.В десятом такте работы устройствав режиме сочетаний реализуется последнее сочетание 234.Работа устройства в режиме сочетаний иллюстрируется табл.1Таблица 1012013014023024034Продолжение табл. 1 12413410...
Программирующая среда
Номер патента: 813412
Опубликовано: 15.03.1981
Автор: Жила
МПК: G06F 17/00, G06F 7/08
Метки: программирующая, среда
...Входы элемента ИЛИ 63 соединены с входами элементов И 57 и запрета 58, а выход - с информационным выходом 48 ячейки.В формирователе управляющих сигналов элемент И 64 предназначен для формирования сигнала перехода ячейки в состояние приема и передачи. Этот сигнал появляется в том случае, если узлы 4 и 5 сравнения одновременно определяют наличие отношения порядка между соответствующими синтаксическими признаками. Входы элемента И 64 соединены с выходами узловФ и 5 сравнения, а выход - со входом установки триггера 66 и с входом сброса триггера 65. Триггер 65 предназначен для фиксации состояния приема. Вход установки триггера соединен с входом установки исходного состояния, а выход - с выходом 30 формирователя 6 управляющих сигналов....
Устройство для программной реали-зации переключательных cxem
Номер патента: 813413
Опубликовано: 15.03.1981
Авторы: Кондратьев, Кошевов, Мариночкин, Футерман, Хохлов
МПК: G06F 7/00
Метки: переключательных, программной, реали-зации
...1 и остается найти лишь последний аргумент последнего члена дизъюнкции, после проверки которого функция вновь должна принять 5значение равное 1. Этот последний аргумент находят по следующему правилу. По ходу вычисления (описанному выше) подсчитыВается число ответвлений справа вниз и справя вверх. Тот ближайший шаг вычислений, в котором число ответвлений спра ва вверх превышает на единицу число от.ветвлений справа вниз указывает на последний аргумент последнего члена данной ,Изькэнкции. При этом фхнкцияцимяет значение 1 и вычисление продолжается.25Если же при проверке аргумента, имеющего ответвление справа вниз, его дейститеггьное состояние не совпадает с состоянием, указанным на лестничной диаграмме ц цредыдуцее значение функции равно...
Цифровое устройство для логарифми-рования двоичных чисел
Номер патента: 813414
Опубликовано: 15.03.1981
Автор: Изнюк
МПК: G06F 7/38
Метки: двоичных, логарифми-рования, цифровое, чисел
...значения мантиссы одах с отсутствующими двумя старшими разрядами, С выхода блока 4 постоянной памяти снимается значение мантиссы- 1 од ( в " в. Мантиссы логариф 2 Оп 2мов поступают на входы сумматора 8,причем содержимое на выходе 4 блока постоянной памяти, равное мантиссе1 од ( вв )1, проходит через управля 2 Ь 2емый коммутатор 7, подключающий в этом такте ко входу сумматора 8 выход блока 4. На выходе сумматора 8 Формируется согласно формулам значение ф , которое передается на вход блока 5 постоянной памяти, где хранится таблица, функции 2 ф с отсутствующими тремястаршими разрядами значений Функции. Три старших разряда суммы с выхода сумматора 8 поступают навход блока 14 сравнения, состоящегоиэ элемента ИЛИ и сумматора....
Устройство для суммирования и вы-читания двоично-десятичных кодов
Номер патента: 813415
Опубликовано: 15.03.1981
Автор: Мымриков
МПК: G06F 7/50
Метки: вы-читания, двоично-десятичных, кодов, суммирования
...2, возникающего на выходе перекоса двоиччого сумматора б, а другой вход соединен с выходом элемента И 16, который при одинаковых знаках слагаемых вырабатывае признак сумма больше 9, для чего его первый вход соединен с шиной 18 соотношения знаков слагаемых, второй вход соединен с выходом суммы двоичного сумматора 6, на котором осуществляется сложение четвертых (старших) разрядов тетрад слагаемых. третий вход элемента И 16 соединен с выходом элемента ИЛИ 3, входы которого соединены с выходами двоичных сумматоров 4 и 5, складываюгцих соответственно вторые и третьи разряды тетрад слагаемых. Выходэлемента ИЛИ 14 соединен со входами полусумматора 8 и сумматора 10, на другие входы которых поступают соответственно второй и третий разряды...
Параллельный накапливающий сумматор
Номер патента: 813416
Опубликовано: 15.03.1981
Авторы: Кушнер, Михайличенко
МПК: G06F 7/50
Метки: накапливающий, параллельный, сумматор
...четных разрядов, элемент 5 задержки, шину 6 управления сложением, входы 7 нечетных и 8 четных разрядов слагаемого, вторые элементы И 9, элемент 10 задержки и шину 11 управления сдвигом.При подаче сигнала на шину 6 сумматор производит сложение числа, записанного в триггерах 1 сумматора, и числа, поступающего на входы 7 и 8 сумматора, Сложение производится аналогично основному изобретению.При выполнении сдвига короткий импульс подается на шину 11 управления сдвигом и, пройдя через элементы И 9 и ИЛИ 2813416 Формула изобретения Составитель В. БеТехред А. БойкасТираж 745 кин Редактор А. НеурскЗаказ 285/61ВНИИ в орректор О. Билакодписное дарственного комитета СССРизобретений и открытийЖ - 35, Раушская наб., д. 4/5нт, г. Ужгород, ул,...
Устройство для умножения п-разряд-ных чисел
Номер патента: 813417
Опубликовано: 15.03.1981
Автор: Лукашенко
МПК: G06F 7/52
Метки: п-разряд-ных, умножения, чисел
...И, дифференцирующие узлы 13, элементы И 14, ИЛИ 15, задержки 16, причем входы первого буферного регистра 10 и второго буферного регистра 11 подключены.соответственно ко входам множнмого и множителя блока 7 перемножения к-разрядных чисел соответственно, выход 1-го разряда второго буферного регистра 11 (1=1, ,к) подключен к первым входам элементов И 1-ой строки матрицы 12, прямой выход 1-го разряда первого буферного регистра 10 соединен с первым входом1-го элемента И 14, второй вход которого подключен к тактовому входу 17устройства, а выход - ко вторым входам элементов И 1-го столбца матрицы: 12, находящихся в четных строках, и ко входу сброса 1-го разряда первого буферного регистра 10, инверсный выход которого через 1-ый узел 13...
Устройство для умножения двоичныхчисел b дополнительных кодах
Номер патента: 813418
Опубликовано: 15.03.1981
Авторы: Боюн, Козлов, Ледянкин, Малиновский
МПК: G06F 7/52
Метки: двоичныхчисел, дополнительных, кодах, умножения
...знакового разряда регистра множителя, выходы первого и второго преобразователей кода в дополнительный соединены с первым и вторым входами элемента И соответственно.На чертеже приведена схема устройства.Устройство содержит регистр 1 множимого, регистр 2 множителя, триггер 3 модификации сдвига, первый 4 и второй 5 преобразователи кода в дополнительный, элемент И 6, узел 7 суммирования, регистр 8 результата, входные шины Э и 10 множимого и множителя соответственно, управляющий вход 11 устройства, выходную шину 12 результата. При работе устройства в регистры множимого и множителя записываются сомножители в дополнительном коде с учетом знаков. Если множитель положительный, то нулевое значение его знакового разряда определяет режим работы...
Множительно-делительное устройство
Номер патента: 813419
Опубликовано: 15.03.1981
Авторы: Гордиенко, Курт-Умеров
МПК: G06F 7/52
Метки: множительно-делительное
...к первым входам первого и второго элементов И 4 и 5, вторые входы которых соединены с выходом триггера 6 управления, Выход первого элемента И 4 соединен с входом первого счетчика 7, подключенного выходом к выходной кодовой шине устройства. Выход второго элемента И 5 подключен к входу второго счетчика 8, соединенного выходом с первым входом блока 9 совпадения кодов. Второй вход блока 9 подключен к выходу регистра 10, а выход блока 9 соединен с первым установочным входом триггера 6, подключенного вторым установочным входом к шине запуска устройства. Шицы ввода кодов у и 7, сомножителей делимого соединены с входами блока 1 сравнения кодов и с первым и вторым информационными входами коммутатора 2, подключенного выходами к второму входу...
Устройство для умножения двоичныхчисел b дополнительных кодах
Номер патента: 813420
Опубликовано: 15.03.1981
МПК: G06F 7/52
Метки: двоичныхчисел, дополнительных, кодах, умножения
...выхода триггера 3 и нулевом значении первого и второго разрядов множителя в дешифраторе 4 управляющий импульс формируется на первом выходе. При единичном значении первого и второго раврядовмножителя и нулевом значении выхода триггера 3, а также при единичном значении выхода триггера 3 и второго разряда множителя и нулевом значении первого разряда множителя в дешифраторе 4 управляющий импульс формируется одновременно на выходах 9 и 11, При этом на выходе 11 управляющий импульс формируется также ипри единичном значении триггера 3 и обоих 15 младших разрядов множителя, причем данный импульс поступает на единичный вход триггера 3 и переводит его к началу следующего такта в единичное состояние. При единичном значении второго...
Устройство для реализации алгоритмаволдера
Номер патента: 813421
Опубликовано: 15.03.1981
МПК: G06F 7/548
Метки: алгоритмаволдера, реализации
...для 1 -го итерационного блока 1для вычисления ( 3+1)-го шага процесса (1) являются: на входе 1 - сигнал, обеспечивающий пропускание на выход коммутатора 17 сигнала в 1(Чу; на входе 5- код , поступающий на вход 5 каждо го бпока 3., начиная со второго с, выхода сумматора-вычитателя 14 предыдущего блока 1 на вход 15 первого блока 1 код )(1 поступает с первого информационного входа устройства; на входе 6 - код , поступающий на вход 6 каждого блока 1 , начиная со второго, с выхода сумматора-вычитателя 14 предыдущего блока 1на вход 6 первого блока 1 код поступает со второго информационного входа устройства; на входе 4 - сигнал ип У , поступаюД ший на вход 4 каждого блока 1 , начиная со второго, с выхода знакового разряда...
Устройство для вычисления тригоно-метрических функций
Номер патента: 813422
Опубликовано: 15.03.1981
Автор: Козлов
МПК: G06F 7/548
Метки: вычисления, тригоно-метрических, функций
...счетчик 1, первый 2, второй 3 и третий 4 сумматоры, второй счетчик 5, первую 6, вторую 7 и третью 8 группы элементов И и элемент 9 задержки.Начальное состояние счетчиков 1,5 и сумматоров 2,3 - нулевое, а у сумматоЪра 4 - единица в разряде целой части.Второй счетчик 5 предназначен для деления количества входных импульсов на30 коэффициенты 6 и 12 соответственно по первому и второму выходам. На вход 10 устройства поступает последовательность импульсов, код суммы которых накапливается в н - разрядном гГервом счетчике 1,В 2 + - разрядном первом сумматоре 2 формируется код величины Устройство для вычисления тригонометрических функций, содержащее три сумматора, три группы элементов И, два счетчика и элемент задержки, при этом вход...
Вычислительное устройство дляреализации алгоритма волдера
Номер патента: 813423
Опубликовано: 15.03.1981
Авторы: Калатинец, Сабадаш, Сухомлинов
МПК: G06F 7/548
Метки: алгоритма, волдера, вычислительное, дляреализации
...сдвигателя кода соединен с шиной "земля" или питание",Устройство работает следующим образом,На первую ячейку 1 на первый, второй и третий входы данных устройств 2,3 и 4 подаются соответственно значенияХ 0. Уо Яо По сигналу, подаваемомуна первый управляющий вход 5, эти значения переписываются в ведущие триггера первого, второго и третьего регистров6,7 и 8 первой ячейки. После этого сигнал с первого управляющего входа 5 снимается, а на второй управляющий вход 9подается, в результате чего числа из ведущих триггеров переписываются в ведомые. Затем из регистров непосредственнои через первый 10 и второй 11 сдвигатели из третьего сдвигагеля 12 осуществляется подача чисел в сумматоры 1315. На первый сумматор 13 из первогорегистра 6 подаегся Х и...
Устройство для вычисления корняквадратного из суммы квадратов
Номер патента: 813424
Опубликовано: 15.03.1981
Автор: Заворохин
МПК: G06F 7/552
Метки: вычисления, квадратов, корняквадратного, суммы
...первыйделения модуля,ены со входамиор, подсоединенныйвходом к выходу Однако известныесложны, либо имеютродействие (вследстввычисления) или малуюНаиболее близкимямяется устройство,и второй элементы вьвходы которых соединустройства, коммутатпервым управляющим авнення и первый суммаления модуля, входы которых соединены со входами устройства, коммутатор, подсоединенный первым управляющим входом к выходу первой схемы сравнения, и пер;. выйсумматор,отличающееся З тем, что, с целью повышения точности, в него введены сумматоры, третий элемент выделения модуля, вычитатели, вторая схема сравнения и блок умножения на коэффициент, причем входы второго сум- й матора и первого вычитателя подключены к выходам первого и второго элементов1...
Устройство для умножения частотно-импульсных сигналов
Номер патента: 813425
Опубликовано: 15.03.1981
Автор: Короник
МПК: G06F 7/68
Метки: сигналов, умножения, частотно-импульсных
...импульсом НИ). Сигнал с выхода триггера Яоткрывает элемент И 9 по первому входу и, кроме того, осуществляет запуск следующего триггера 8 . Если вслед за этим появляется сигнал на дополнительном выходе предпоследней декады 7 счетчика 6, то он переводит во второе устойчивое состояние второй триггер 8, сигнал с выхода которого откроет по первому входу второй элемент И 9 2 и прапзведег запрет первого элемента И 9,1, Аналогично происходит работа схемы при появлении сигналов на дополнительных выходах последующих декад 7 счетчика 6. Импульс КИ с выхода формирователя 1 проходит только через один из элементов И 9 и открывает толька один из и ключей 11 с одновременным запиранием5 81 ключа 10, Если за время 1 э сигнал не появится на дополнительных...
Частотно-импульсное множительно-делительное устройство
Номер патента: 813426
Опубликовано: 15.03.1981
Автор: Паламарюк
МПК: G06F 7/68
Метки: множительно-делительное, частотно-импульсное
...Предположим, что в рассматриваемыймомент времени триггер 14 находится в таком состоянии, при котором на его нулевом выходе (нижний на чертеже) сфор мировался разрешающий сигнал, в счетчкках 5 и 4 записано некоторое число Р В момент обнуления реверсивного счетчика 1 формирователем импульсов 2, выра813426 батывается сигнал импульсной последова-, тдльности, частота которой равнаРяьИмпульс последовательности Р поступает 5 на вход первого сомножителя множительн(выделительного блока 3 и через элемент 11 на управляющий вход группы элементов И 6, переписывая при этом код числаР из счетчика 4 в реверсивный счет- . 1 и чик 1. Одновременно импульсы последовательности Р, поступают на вход схемы совпадения 12. Если входной сигналне вышел эа...
Микропрограммное устройствоуправления
Номер патента: 813427
Опубликовано: 15.03.1981
Авторы: Кулик, Ожиганов, Сосновский, Черепанов
МПК: G06F 9/22
Метки: микропрограммное, устройствоуправления
...адреса при отсутствии наличия логического условия не происходит, блокируется занесение информации в регистр микрокоманд, но в каждом микропрограммном цикле в четвертом такте в счетчик 6 прибавляется единица к коду, который занесен предварительно перед выполнением микрокоманд ожидание микрокомандой загрузка счетчика, Занесенный код используется для формирования временного отсчета допустимого отсутствия логического условия при известной длительности выполнения микропрограммного цикла.Если в процессе выполнения микрокоманды ожидание обнаруживается наличие логического условия, то появление нулевого сигнала на выходе коммутатора 5 разрешает формирование адреса следующей микрокоманды путем занесения младших разрядов адреса из ячейки,...
Устройство управления микропрограм-мными переходами
Номер патента: 813428
Опубликовано: 15.03.1981
Авторы: Зайончковский, Палагин
МПК: G06F 9/42
Метки: микропрограм-мными, переходами
...дешифратора 13 микро- операций и указывает, что регистрированный адрес микрокоманды представляет собой конец микропрограммы.Микрокоманда с регистрированным адресом конца микропрггограммы инициирует управляюший вход блока 7 элементов И адреса, первый управляющий вход блока 10 элементов И адреса и управляет через элемент НЕ 9 вторым блоком 8 элементов И адреса к формированию адреса новой микрокомандной последовательности, а также устанавливает по окончанию цикла триггер 12 ветвления в нулевое положение либо подтверждает его. Указанное выходом элемента НЕ 9 состояние управляющего входа второго блока 8 элементов И адреса запрещает передачу значения выходов счетчика 11 на шину 14 адреса микрокоманд.На безусловно последнем цикле...
Устройство управления цифровойинтегрирующей структуры
Номер патента: 813429
Опубликовано: 15.03.1981
Авторы: Гузик, Криворучко, Пасичная
МПК: G06F 9/52
Метки: структуры, цифровойинтегрирующей
...соответствуюший концу итерации, с выхода блока 1 проходит через открытый элемент И 7 блока 5 и, задержавшись на один такт на элемент задержки 15 блока 5, поступает через элемент ИЛИ 9 блока 5 на нулевые входы триггеров 12 14 блока 5, устанавливая их в нулевое состояние и тем самым завершая выработку длительностью одной итерации сигнала записи информации. Одновременно этот импульс с выхода элемента задержки 15 блока 5 поступает как импульс запуска режимов по шине 20 в устройство вывода ЦИС, разрешая его запуск и вывод информации, и на вход блока пуска-останова 3, вырабатывая сигнал, разрешающий обработку информации, который поступает на вход счетчика 2 и по шине 17 - в вычислительные устройства ЦИС. При этом устройство вывода начинает...
Устройство для контроля логическихблоков
Номер патента: 813430
Опубликовано: 15.03.1981
Автор: Лукоянов
МПК: G06F 11/22
Метки: логическихблоков
...начало все блоки устройства устанавливаются в состояние, требуемое для контроля, причем дополнительный коммутатор 6 выходными контактами подключается ко входам блока 9 памяти. По команде запись 1 в регистр 5 настройки записывается код установки коммутатора 8. Регистр 5 настройки управляет работой коммутатора 8. По команде установка код установки исходного состояния контролируемого объекта устанавливает требуемое для контроля состояние объекта 12. Маркер начало теста, поступая в блок 3 управления, включает команду запись, по которой элементарные тесты через дополнительный коммутатор 6 поступают в блок 9 памяти. При этом служебная информация, сопровождающая элементарные тесты, выделяется и используется блоком 3 управления для записи...