Матричное устройство для деления его варианты

Номер патента: 1035602

Авторы: Волощенко, Петренко

Есть еще 1 страница.

Смотреть все страницы или скачать ZIP архив

Текст

(19) 011 Г 06 Г 7 ПИСАНИЕ ИЗОБРЕТЕНИ ИДЕТЕЛЬСТ АВТОРСКОМ ле етренко ия отки сигна 584,г. 8.3 2 К"Радио и с ис, 5.4,1 (пр В,А Вычисхронная арифязь, 1981тотип),лительные метика, М с, 238, р ГОСУДАРСТВЕННЫЙ КОМИТЕТ ССПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(54) МАТРИЧНОЕ УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ (ЕГО ВАРИАНТЫ)(57) 1, Матричное устройство для деления, содержащее матрицу ячеек из и строк и о столбцов, причем первые входы ячеек первой строки подключены к входам делителя устройства, вторые входы ячеек первой строки и нрго столбца подключены к входам делимого устройства, выходы суммы ячеек и-й строки являются выходом остатка устройства, управляющий вход ячеек каждой строки, за исключеонием ячеек первого столбца, подключен к выходу управления ячейки предыдущего столбца той же строки, второй вход каждой ячейки всех строк, за исключением ячеек первой строки и в" го столбца, подключен к выходу суммы ячейки предыдущей строки и последующего столЬца,первый вход каждой ячейки всех столбцов, за исключением ячеек первой строки, подключен к первому выходу ячейки того же столбца предыдущей строки, вход переноса каждой ячейки всех строк,эа исключением ячеек в-го столбца,подключен к выходу переноса ячейки пос дующего столбца этой же строки а управляющий вход первой ячейки первого столбца подключен к входу сигнала единичного уровня устройства, каждая ячейка содержит пер" вый сумматор, первый вход которого подключен ко второму входу ячейки, вход и выход переноса соединены со" ответственно с входом и выходом переноса ячейки, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, оно содержит и"1 элементов НЕ, причем выходы элементов НЕ являются выходами частного устройства, вход каждого элемента НЕФ подключен к выходу суммы соответству ющей ячейки первого столбца и к уп" равляющему входу ячейки последующей строки того же столбца, дополнительные входы переноса каждой ячей" ки всех строк, эа исключением яче" ек щ-го столбца, подключены к дополнительному выходу переноса ячейки последующего столбца той же строки, входы переноса и дополнительвам ные входы переноса ячеек щ"го столб" ца подключены соответственно к вхо- фф дам сигналов нулевого и единичного СЛ уровней, каждая ячейка дополнитель- СЬ но содержит второй сумматор, эле- (мент НЕ, коммутатор, причем первый фф и второй входы коммутатора соединены соответственно с выходами первого и второго сумматоров, вход управле- фр ния коммутатора соединен с управляющими входом и выходом ячейки, а выход соединен с выходом суммы ячейки, первый вход которой подключен ко второму входу первого сумматора, первому выходу ячейки и через эле 1035 б 02мент НЕ - к первому входу второгосумматора, второй вход которого соединен со вторым входом ячейки, входи выход переноса, второго сумматорасоединены соответственно с дополнительным входом и выходом переносаячейки,2, Матричное устройство для деления, содержащее матрицу ячеек из истрок и щ столбцов, причем первыевходы ячеек первой строки подключены к входам делителя устройства,а вторые входы ячеек первой строкии щ"го столбца - к входам делимогоустройства, управляющий вход ячееккаждой строки, за исключением ячеекпервого столбца, подключен к выходууправления ячейки предыдущего столбца той же строки, второй вход каждой ячейки, эа исключением ячеекпервой строки и щ-го столбца, подклю"чен к выходу суммы ячейки предыдущей строки и последующего столбца,первый вход каждой ячейки всех стоЛбцов, за исключением ячеек первойстроки, подключен к первому выходу,ячсйки того же столбца предыдущейстроки, вход переноса каждой ячейкивсех строк, за исключением ячеекщ-гс столбца, подключен к выходупереноса ячейки последующего столбца этой же строки, управляющий входпервой ячейки первого столбца подключен к входу сигнала единичного уровня устройства, выхода переноса ячеек первого столбца нечетных строкподключены к выходам нечетных разря".дов частного устройства, выход управления каждой ячейки щ-го столбца,за исключением ячеек четных строк,подключен к входу переноса той жеячейки, выходы суммы ячеек и-й строки соединены с выходом остатка устройства, причем каждая из ячеек не"четных строк матрицы содержит сумматор и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ,вь 1 ход которого подключен к входусумматора, первый вход - к управ"ляющему входу и выходу управленияа второй вход - к первому входу ипервому выходу ячейки, второй входкоторой подключен ко второму входусумматора, вход переноса, выход переноса и выход суммы которого под"ключены соответственно к входу и выходу переноса и к выходу суммы ячейки, а каждая из ячеек четных строкматрицы содержит первый сумматор,первый вход которого подключен ко второму входу ячейки, вход и выходпереноса соединены соответственно свходом и выходом переноса ячейки,о т л и ч а ю щ е е с я тем, что,с целью повышения быстродействия,оно содержит И 1 й элементов НЕ, выхо. ды которых подключены к выходамчетных .разрядов частного устройстваи управляющим-входам соответствующихячеек первого столбца нечетныхстрок, за исключением первой ячейкипервого столбца, а вход - к выходамсуммы ячеек первого столбца предыдущих четных строк, дополнительныйвход переноса каждой ячейки четныхстрок, за исключением ячеек щ-гостолбца, подключен к дополнительномувыходу переноса ячейки последующего столбца той же стройки, входыпереноса и дополнительные входы переноса ячеек четных строк щ-го столбца подключены соответственно к входамсигналов нулевого и единичного уровней, а выход суммы каждой ячейкипервого столбца нечетных строк подключен к управляющему входу ячейкипоследующей строки того же столбца,а ячейка устной строки матрицы дополнительно содержит второй сумматор, элемент НЕ, коммутатор, причемпервый и второй входы коммутаторасоединены соответственно с выходамипервого и второго сумматоров, входуправления коммутатора соединен суправляющими входом и выходом ячейки, а выход соединен с выходом суммы ячейки, первый вход которой подключен к второму входу первого сумматора, первому выходу ячейки и черезэлемент НЕ " к первому входу второго сумматора, второй вход которогосоединен со вторым входом ячейки,вход и выход переноса второго сумматора соединены соответственно с дополнительными входом и выходом переноса ячейки,3Матричное устройство для деления, содержащее матрицу ячеек из истрок и щ столбцов, причем первыевходы ячеек первой строки подключены к входам делителя устройства, авторые входы ячеек первой строки ищ-го столбца - к входам значащихразрядов делимого устройства, управляющий вход ячеек каждой строки,за исключением ячеек первого. столбца, подключен к выходу управленияячейки предыдущего столбца той жестроки, второй вход каждой ячейки1035602 всех строк, за исключением ячеекпервой строки и в-го столбца,подключен к выходу суммы ячейкипредыдущей строки и последующегостолбца, первый вход каждой ячейки всех столбцов, за исключениемячеек первой строки, подключен кпервому выходу ячейки того же столбца предыдущей строки, вход переноса каждой ячейки всех строк, за исключением ячеек а-го столбца, подключен к выходу переноса ячейки по-.следующего столбца этой же строки,ячейка содержит первый сумматор,первый вход которого подключен квторому входу ячейки, вход и выходпереноса соединены соответственнос входом и выходом переноса ячейки,о т л и ч а ю щ е е с я тем, что,с целью повышения быстродействия,оно содержит и+1 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент НЕ и дополнительную строку из иячеек, выходысуммы ячеек которой подключены квыходам значащих разрядов частногоустройства, выход знакового разрядакоторого подключен к выходу первогоэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ и управляющему входу первой ячейки первогостолбца, первый вход которой подключен к первому входу первого эле"мента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй входкоторого подключен к входу знакового разряда делимого устройства входы каждого из остальных элементовИСКЛЮЧАЮЩЕЕ ИЛИ подключены к выходусуммы и первому выходу соответствующей ячейки первого столбца, а выходыэлементов ИСКЛЮЧАЮЩЕЕ ИЛИ, за искйочением первого и последнего элементов, подключены к соответствующимпервым входам ячеек дополнительной Изобретение относится к вычислительной технике и может, быть использовано в быстродействующих процессорах и специализированных вычислителях,Известно матричное вычислительное устройство для выполнения деления двоичных чисел, представленных в дополнительных кодах, содержастроки, вход переноса и дополнительный вход переноса каждой ячейки до полнительной строки, за исключением последней ячейки этой же строки, подключен к выходу переноса и дополнительному входу переноса последующей ячейки этой же .строки, управляющие входы и выходы управленияячеек дополнительной строки попарно соединены между собой, а управ-.ляющий вход первой ячейки этой же строки подключен к входу. сигнала нулевого уровня, выход последнего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ через элемент НЕ подключен к дополнительному входу переноса последней ячейки дополнительной строки, вторые входы ячеек которой подключены к входу сигнала нулевого уровня устройства, входы переноса и входы дополнительного переноса ячеек а-го столбца подключены соответственно к входам сигналов нулевого и единичного уров" ней, ячейка дополнительно содержит второй сумматор, элемент НЕ, коммутатор, причем первый и второй входы коммутатора соединены соответственно с выходами первого и второго сум" маторов, вход управления коммутатора соединен с управляющими входом и выходом ячейки, а выход коммутатора соединен с выходом суммы ячейки, первый вход которой подключен ко второму входу первого сумматора, первому выходу ячейки и через эле мент НЕ - к первому входу второго сумматора, второй вход которого соединен со вторым входом ячейки, вход и выход переноса второго сумматора соединены соответственно с дополни" тельными входом и выходом переноса ячейки. щее итеративную сеть сумматоров вычитателей, управляющие входы которых подключены к выходам соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, а выходы переноса - к блоку заключительной коррекции1 . Недостатком этого устройства яв"ляется низкое быстродействие, обус 1035602ловленное последовательностью работы сумматоров-выцитателей,Наиболее близким по техницеской сущности к предлагаемому является матрицное устройство для выполнения деления, содержащее матрицу ячеек из и строк и и столбцов, прицем в первый, второй, третий и четвертый входы яцейки -й строки )-го столбца соединены соответственно с первсым выходом ячейки 1-й строки -1)-го столбца, вторым выходом ячейки (1-1)-й строки )-го столбца, третьим выходом яцейки -й строки (,с +1) -го столбца и четвертым выходом ячей ки (1-1)-й строки +1)-го столбца, первый вход ячейки 1-й строки первого столбца соединен с третьим выходом ячейки (1-1)-й строки первого столбца, первый выход ячейки -й строки и- о столбца соединен с третьим входом ячейки 1-й строки и-го столбца, вторые входы ячеек первой строки являются входами делителя устройства, цетвертые входы ячеек первой строки и и-го столбца являются входами делимого устройства, третьи выходы ячеек первого столбца являются выходами частного устройства, четвертые выходы ячеек и-й строки являются выходами остатка устройства (1=1,и; 1=1,и)2 1При этом каждая ячейка содержит одноразрядный сумматор и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, причем первый вход ячейки соединен с первым выходом ячейки и первым входом элемента ИС(ЛЮЧАЮЩЕЕ ИЛИ, второй вход кото рого соединен со вторым входом и вторым выходом яцейки, а выход соеди.ен с первым входом сумматора, второй вход которого соединен с четвертым входом яцейки, а выход суммы, вход переноса и выход переноса соединены соответственно с четвертым выходом, третьим входом и третьим выходом яцейки21. 20 30 40 сгрокиель изобретения - увеличение быстродействия ус;тройства,Недостатком этого устройства является низкое быстродействие, обусиовл нное последовательной работой 50 ячеек соседних строк, выраженной в необходимости совмещения начала работы яцейки последующей строки с мсхментом получения результата и окончанием работы всех яцек предыдущей 55 Поставленная цель достигаетсятем, что матричное устройство дляделения, содержащее матрицу ячеек изи строк и сп столбцов, прицем первыевходы яцеек первой строки подключенык входам делителя устройства, вторыевходы ячеек первой строки и сп-гостолбца подключены к входам делимогоустройства, выходы суммы ячеек и-йстроки являются выходом остаткаустройства, управляющий вход ячейкикаждой строки, за исключением ячеекпервого столбца, подклюцен к выходууправления яцейки предыдущего столбцатой .же строки, второй вход каждойяцейки всех строк, за исключениемячеек первой строки и сп-го столбца,подключен к выходу суммы ячейки предыдущей строки и последуоцего столбца, первый вход каждой ячейки всехстолбцов за исклюцением ячеек пер"вой строки, подключен к первому выходу ячейки того же столбца предыдущей строки, вход переноса каждой ячейки всех строк, за исклюцением ячеексп-го столбца, подключен к выходу переноса ячейки последующе-о столбцаэтой же строки, а управляющий входпервой ячейки первого столбца иодклюцен к входу сигнала единичногоуровня устройства, каждая яцейкасодержит первый сумматор, первыйвход которого подключен ко второмувходу ячейки, вход и выход переносасоединены соответственно со входоми выходом переноса ячейки, дополнительно содержи 1 иэлементов НЕ,причем выходы элементов НЕ являютсявыходами частного устройства, входкаждого элемента НЕ подклюцен к выходу суммы соответствующей ячейки первого столбца и к управляющему входуячейки последующей строк того жестолбца, дополнительные входы переноса каждой ячейки всех строк,за исклюцением ячеек сп-го столбца, подклюцены к дополнитесиьному выходу переноса ячейки последующего столбца той же строки, входы переноса и дополнительные входы переноса ячеек и-го столбца подключены соответственно к входам сигналов нулевого и единицного уровней, каждая ячейка дополнительно содержит второй сумматор, элемент НЕ, коммутатор, причем первый и второй входы коммутатора соедлнены соответственно с выходами первого и вто40 рого сумматоров, вход управлениякоммутатора соединен с управляющимивходом и выходом ячейки, а выходсоединен с выходом суммы ячейки,первый вход которой подключен ковторому входу первого сумматора,первому выходу ячейки и через элемент НЕ - к первому входу второгосумматора, второй вход которогосоединен со вторым входом ячейкивход и выход переноса второго сумматора соединены соответственнос дополнительными входом и выходомпереноса ячейки,Кроме того, матричное устройстводля деления, содержащее матрицуячеек из и строк и щ столбцов,причем первые входы ячеек первойстроки подключены к входам делителя устройства, а вторые входы ячеек первой строки и щ-го столбцак входам делимого устройства, управляющий вход ячеек каждой строки,за исключением ячеек первого столбца, подключен к выходу управленияячейки предыдущего столбца той жестроки; второй вход каждой ячейки,за исключением ячеек первой строкии щ-го столбца, подключен к выходу суммы ячейки предыдущей строкии последующего столбца, первый входкаждой ячейки всех столбцов, заисключением ячеек первой строки,подключен к первому выходу ячейкитого же столбца предыдущей строки,вход переноса каждой ячейки всехстрок, за исключением ячеек В -гостолбца подключен к выходу переносаячейки последующего столбца той жестроки, управляющий вход первой ячейки первого столбца подключен к входу сигнала единичного уровня устройства выходы переноса ячеек первого столбца нечетных строк подключены к выходам нечетных разрядовчастного устройства, выход управления каждой ячейки щ-го столбца, заисключением ячеек четных строк, подключен к входу переноса той жеячейки, выходы суммы ячеек И -й строки соединены с выходом остатка уст"ройства, причем нечетные строки мат 1рицы содержат ячейки, каждая из которых содержит сумматор и элементИСКЛЮЧАОЯЕЕ ИЛИ, выход которогоподключен к входу сумматора, первый .вход - к упоавляющему входу и выходу управления ячейки, а второй входк первому входу и первому выходу 5 1 О 15 20 25 30 35 45 50 55 ячейки, второй вход которой подключен к второму входу сумматора входпереноса, выход переноса и выход сум"мы которого подключены соответствен"но к входу и выходу переноса и квыходу суммы ячейки, а четные строкиматрицы содержат ячейки, каждая изкоторых содержит первый сумматор,первый вход которого подключен ковторому входу ячейки вход и выходпереноса соединены соответственно свходом и выходом переноса ячейки,дополнительно содержит И 2 элементовНЕ, выходы которых подключены к выходам четных разрядов частного устройства иуправляющим входам соответствующих ячеек первого столбца нечетных строк, за исключением первойячейки первого столбца, а вход - квыходам суммьгячеек первого столбцапредыдущих четных строк, дополнительный вход переноса каждой ячейки чет"ных строк, за исключением ячеек Ф"гостолбца, подключены к дополнитель"ному выходу переноса ячейки последующего столбца той же строки, входыпереноса и дополнительные входы переноса ячеек четных строк рого столбца подключены соответственно к вхо"дам сигналов нулевого и единичногоуровней, а выход суммы каждой ячейки первого столбца нечетных строкподключен к управляющему входу ячейкипоследующей строки того же столбца,ячейка четной строки дополнитель"но содержит второй сумматор, элементНЕ, коммутатор, причем первый и вто"рой входы коммутатора соединены соответственно с выходами первого ивторого сумматоров, вход управлениякоммутатора соединен с управляющими входом и выходом ячейки, а выходсоединен с выходом суммы ячейки,первый вход которой подключен к вто"рому входу первого сумматора, первому выходу ячейки и через элементНЕ " к первому входу второго сумматора, второй вход которого соединенсо вторым входом ячейки, вход и выходпереноса второго сумматора соединены соответственно с дополнительными входом и выходом переноса ячейки,Кроме того, матричное устройстводля деления, содержащее матрицу яче"ек из и строк и щ столбцов, причемпервые входы ячеек первой строки подключены к входам делителя устройства, а вторые входы ячеек первой10356 7строкии щго столбца - к входам значащих разрядов делимого устройства, управляющий вход ячеек каждой строки, за исключением ячеек первого столбца, подключен к выходу управ" пения ячейки предыдущего столбца той же строки, второй выход каждой ячей" ки всех строк, за исключением ячейки первой строки и е-го столбца, подключен к выходу суммы ячейки пре О дыдущей строки и последующего столбца, первый вход каждой ячейки всех столбцов, за исключением ячеек первой строки, подключен к первому выходу ячейки того же столбца предыдущей строки, вход переноса каждой ячейки всех строк, за исключением ячейки л-столбца, подключен к выходу переноса ячейки последующего столбца этой же строки, ячейка содержит первый сумматор, первый вход которого подключен к второму входу ячейки, вход и выход переноса соеди-. нены соответственно с входом и выходом переноса ячейки, дополнительно содержит и + 1 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент НЕ, и дополнительную строку И ячеек, выходы суммы ячеек которой подключены к выходам значащих разрядов частного устройства, выход знакового разряда .которого подключен к выходу первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и управляющему входу первой ячейки первого столбца, первый вход которой подключен к первому входу первого элемента ИСКЛЮЧАЮ 35 ЩЕЕ ИЛИ, второй вход которого под,.- ключен к входу знакового разряда делимого устройства, входы каждого из остальных элементов ИСКЛЮЧАЮЩЕЕ ИЛИ подключены к выходу суммы и первому выходу соответствующей ячейки первого столбца, а выходы элементов ИСКЛ 10 ЧЯОЦЕЕ ИЛИ, за исключением первого и последнего элементов, подключе 15 ны к соответствующим первым входам ячеек дополнительной строки, выход переноса и дополнительный выход переноса каждой ячейки дополнительной строки, за исключением последней ячейки этой же строки, подключен к выходу переноса и дополнительному входу переноса предыдущей ячейки этой же строки, управляющие входы и выходы управления ячейки дополнительной строки попарно соединены между собой, а управляющий вход первой ячейки этой же строки подключен к входу сигнала нулевого уров 02 8ня выход последнего элемента ИСКЛЮЧАОЦЕЕ ИЛИ через элемент НЕ подключенк дополнительному входу переносапоследней ячейки дополнительной строки, вторые входы ячеек которой подключены к входу сигнала нулевогоуровня устройства, входы переносаи дополнительные входы переноса ячееку - столбца подключены соответственно к входам сигналов нулевого и единичного уровней, ячейка дополнительно содержит второй сумматор, элементНЕ, коммутатор, причем первый и вто"рой входы сумматора соединены соот ветственно с выходами первого и второгосумматоров, вход управления коммутатора соединен с управляющими входоми выходом ячейки, а выход коммутаторасоединен с выходом суммы ячейки,первый вход которой подключен к второму входу первого сумматора, первому выходу ячейки и через элементНЕ - к первому входу второго сумматора, второй вход которого соединен свторым входом ячейки, вход и выходпереноса второго сумматора соединенысоответственно с дополнительнымивходом и выходом переноса ячейки. На Фиг. 1 - 3 представлены структурные схемы вариантов матричногоустройства для деления; на фиг.Функциональная схемаячейки используемая в первом и третьем вариантахустройства, а также в четных строкахвторого варианта устройства, наФиг, 5 - то же, используемая длянечетных строк во втором вариантеустройства,Матричное устройство для делениясодержит ячейки 1, элементы НЕ 2,входы. делителя устройства 3, входымладших и старших разрядов делимогоустройства ч и 5, выходы результатачастотного устройства,б,Каждая ячейка содеожит элементыНЕ 7 и 8, сумматор 9, сумматор 10,элементы И 11 и 12 элемент ИЛИ 13,первый вход 1 ч, второй вход 15, дополнительный вход переноса 1 б, входпереноса 17, управляющий вход 18,выход управления 19, первый выход20, выход суммы 21, выход переноса22 и дополнительный выход переноса23.Матричное устройство для целенияпо второму варианту содержит такжеячейки 21, каждая из которых содержитэлемент ИСКЛКИАЮЩЕЕ ИЛИ 25, однораз602 9 1035 рядный двоичный сумматор 26, первый вход 27, второй вход 28, управляющий вход 29, вход переноса 30, выход управления 31, первый выход 32, выход суммы 33, выход переноса 34. 5Матричное устройство для деления по третьему варианту содержит элементы ИСКЛО 4 АЮЩЕЕ ИЛИ 35 и НЕ 36.Матричное устройство для деления по первому и второму вариантам рабо-, тает следующим образом.Оно выполняет деление положительных нормализованных дробей (содержащих нули в знаковых разрядах и единицы в первых значащих разрядах мантисы , причем под делимое отведено И +Ф 1 разрядов, а делитель и-разрядный. Частотное есть положительное й-разрядное число, лежащее в диапазоне от 1/2, до 2. Последний остаток 20 и все промежуточные остатки представлены в дополнительных кодах. Каждая цифра, снимаемая с выхода суммы ячеек первого столбца некоторой строки, является управляющим сигналом для следующей строки матрицы, определяоцей какую операцию - сложение или вычитание - нужно выполнить в этой строке, Вычитание выполняется путем формирования дополнительного кода 30 делителя.По первому варианту устройства цифры частного Формируются на выходах суммы ячеек 1 первого столбца с последующим инвертированием их на инверторах 2, Во втором варианте устройства четные разряды частотного формируются как и в первом варианте устройства, а нечетные разряды частот ного на выходах переноса ячеек 24 первого столбца.Быстродействие обоих вариантов одинаково и достигается за счет одноврменного вычисления остатка в четных строках матриц с вычислением остатка в предыдущей нечетной строке. Это возможно благодаря наличию двух независимых ветвей сумматоров и вычитателей в четных строках с последующей селекцией искомого остатка посредством коммутатора по сигналу управления с предыдущей строки матрицы. Первый вариант устройства отличает однородность структуры, а второй - большую экономичность в ущерб однородности.Третий вариант устройства выполняет деление нормализованных двоичных чисел, представленных в дополнительных кодах. Делимое здесь сдвинуто на разряд по отношению к делителю и может быть представленои +)-разрядным кодом. Знак частного снимается с выходов первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, на вход которого поданы знаки делимого и делителя. Коррекция результата выполняется на дополнительной строке ВЯ по правилу вычисления (И+1 -йцифры после запятой с последующим округлением,Технико-экономический эффект дан-,ного устройства по сравнению с прототипом состоит в повышенном быстродействии, а также в возможности работы с числами, представленными в дополнительном коде в третьем вариан" те устРойства.1035602 29 Составитель А. Клюевдактор А. Долинич Техред К.Иыцьо Корректор И. Ватрушкина Заказ 5834/50ВНИИП И 113035,филиал ППП "Патент", г. Ужгород, ул. Проектна Тираж 706Государственногоелам изобретенийМосква, Ж, Р Подписноекомитета СССРи открытийушская наб., д. 4/5

Смотреть

Заявка

3374600, 05.12.1981

ВОЛОЩЕНКО СЕРГЕЙ АЛЕКСЕЕВИЧ, ПЕТРЕНКО ЛЕВ ПЕТРОВИЧ

МПК / Метки

МПК: G06F 7/52

Метки: варианты, деления, матричное

Опубликовано: 15.08.1983

Код ссылки

<a href="https://patents.su/9-1035602-matrichnoe-ustrojjstvo-dlya-deleniya-ego-varianty.html" target="_blank" rel="follow" title="База патентов СССР">Матричное устройство для деления его варианты</a>

Похожие патенты