Постоянное запоминающее устройство

Номер патента: 549835

Авторы: Каплан, Чубарев, Шер, Щегельский, Ященко

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик61) Дополнительное к авт,свид-ву 2071462/24 ением заяв с присо Государственный комите Совета Министров ССС па делам изобретений,и открытий(088.8) ликовано 05.03.77. Бю теньДата опубликования описан.Об,7 Авторы зобретени А. Чубар . Ященко В. Шер, А. Р. Каплан, Ни В Е, Щегельский 71) Заявитель ВО ЕЕ УСТРОЙС АПО Н(54) ПО СТОЯ Н Изоб тики и ческих в коториспользройство оррекция програмком такого метода значительно усложняется кмы, что является недостатадресации,При произвольном порядке следования операций адрес операции содержится в информации предыдущей операции. Если при этом в ПЗУ имеется участок, информацию которого необходимо считывать многократно, то эту информацию также нужно вводить в ПЗУ многократно. При этом емкость ПЗУ используется нерационально. Чем больше повторяющихся участков и чем больше операций содержит каждый из них, тем менее рационально используется емкость ПЗУ.С целью повышения эффективности использования емкости памяти в предложенное ПЗУ введены регистр переадресации и ячейка памяти признака переадресации. Соответствующие выходы накопителя подсоединены ко входам входного регистра, дополнительного регистра переадресации и дополнительной ячейки памяти признака переадресации. Выход регистра переадресации соединен с одним из входов третьего элемента И, другой вход которого соединен с выходом ячейки памяти признака переадресации, а выход - с одним из входов элемента ИЛИ, другой вход которого соединен со вторым выходом входного регистра, а выход - с одним из входов четвертого элемента И, другой вход которого етени может истем х в к уется(ПЗУ 2) Заявлено 28,10,74 (21 относится к области автомабыть использовано в автоматих с программным управлением, честве накопителя информации остоянное запоминающее устс произвольной выборкой чисел.Известны ПЗУ, в которых программа работы автоматического устройства записана в виде чисел, каждое из которых содержит информацию для выполнения системой одной операции 11,Наиболее близким по технической сущности является устройство, содержащее входной регистр, первый выход которого соединен с одним из входов первого элемента И, другой вход которого подсоединен к формирователю импульса переноса, а выход - к одному из входов выходного регистра, выход которого подсоединен к одному из входов второго элемента И, другой вход которого соединен с выходом формирователя импульса считывания, а выход - со входом накопителя 2.Выборка чисел в таких ПЗУ может быть произведена в естественном или произвольном порядке.При естественномход к следующей оптем добавления едищей операции. При порядке выборки переерации производится пуницы к адресу предыдутаком построении ПЗУ 5 О 5 О 5 1 ) 549835 51) М, Кл, 6 11 С 17/00соединен с выходом формирователя импульса переноса, а выход - со вторым входом выходного регистра.На чертеже представлена блок-схема ПЗУ с произвольной выборкой чисел.ПЗУ содержит накопитель 1, ячейку памяти 2 признака переадресации, формирователь 3 импульса переноса, формирователь импульса считывания 4, регистр переадресации 5, логическую схему И 6, логическую схему ИЛИ 7, логическую схему И 8, выходной регистр 9, логическую схему И 10, входной регистр 11 и логическую схему И 12.Каждое число накопителя 1 содержит информационную И и адресную А части. Адресная часть А состоит из адреса следующей операции А 1+А 2 (где А 1 - младшие разряды числа, дополнения для переадресации АЗ и признака переадресации П).При считывании числа из накопителя 1 адрес А 1+А 2 следующего числа вводится в регистр 11, дополнение для переадресации АЗ вводится в регистр 5, признак переадресации П - в ячейку 2,Выборка чисел без переадресации производится в следующей последовательности. При считывании числа его адресная часть А 1+А 2 вводится в регистр 11. По импульсу переноса формирователя 3 через логическую схему 12 адрес А 1+А 2 из регистра 11 вводится в регистр 9 для подготовки цепи считывания следующего числа (операции).При необходимости многократного считывания участка программы выборка чисел производится следующим образом.В адресную часть числа, предшествующего повторяющемуся участку программы, вводится дополнение АЗ. В адресную часть последнего числа повторяющегося участка вводится признак переадресации П. При этом число А 1 равно О. При считывании последнего числа участка в регистр 9 (по импульсу переноса) через логические схемы 6, 7, 8 и 12 вводится адрес А 2+АЗ числа, в котором может быть записан адрес первого числа повторяющегося участка и при необходимости повторного обращения новое дополнение АЗ.Таким образом, каждому повторному обращению к участку программы соответствует операция с новым дополнением АЗ, а максимальное число обращений к одному участку программы равно (АЗ - 1).Введение в ПЗУ с произвольной выборкойадресов регистра, ячейки памяти и трех логических схем обеспечивает более эффективное использование емкости ПЗУ, что позволяет уменьшить расход материалов и габариты ПЗУ без изменения объема информации.иФормула изобретенияПостоянное запоминающее устройство, содержащее входной регистр, первый выход которого соединен с одним из входов первого элемента И, другой вход которого подсоединен к формирователю импульса переноса, а выход - к одному из входов выходного регистра, выход которого подсоединен к одному из входов второго элемента И, другой вход которого соединен с выходом формирователя импульса считывания, а выход - со входом накопителя, отл и ч а ю щееся тем, 25 что, с целью повышения эффективностииспользования емкости памяти, в него вве.дены регистр переадресации и ячейка памяти признака переадресации; соот.ветствующие выходы накопителя подсоедине ЗО ны ко входам входного регистра, дополни.тельного регистра переадресации и дополни.тельной ячейки памяти признака переадресации; причем выход регистра переадресации соединен с одним из входов третьего элемента З 5 И, другой вход которого соединен с выходомячейки памяти признака переадресации, а выход - с одним из входов элемента ИЛИ, другой вход которого соединен со вторым выходом входного регистра, а выход - с одним из 40 входов четвертого элемента И, другой входкоторого соединен с выходом формирователя импульса переноса, а выход - с вторым входом выходного регистра.Источники информации, принятые во вни мание при экспертизе:1. Авторское свидетельство СССР Мо 363980б Об/Р 15/06, 1973.2. Авторское свидетельство СССР Мо 3958356 06 Р 9/20, 194 г.549835 Составитель В. Туляков Корректор А, Николаева Техред И, Сметанина Редактор Л. Утехина Типография, пр, Сапунова, 2 Заказ 1063/12 Изд, Уо 24 Тираж 775 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5

Смотреть

Заявка

2071462, 28.10.1974

ПРЕДПРЯИТИЕ ПЯ Р-6891

ШЕР АЛЕКСАНДР ВЛАДИМИРОВИЧ, КАПЛАН АДОЛЬФ РОМАНОВИЧ, ЧУБАРЕВ НИКОЛАЙ АНДРЕЕВИЧ, ЩЕГЕЛЬСКИЙ НИКОЛАЙ ЕВДОКИМОВИЧ, ЯЩЕНКО ВЛАДИМИР ПЕТРОВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, постоянное

Опубликовано: 05.03.1977

Код ссылки

<a href="https://patents.su/3-549835-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>

Похожие патенты