Башаръяр
Устройство для потенцирования
Номер патента: 1815635
Опубликовано: 15.05.1993
Авторы: Башаръяр, Петров, Сафьянников
МПК: G06F 7/556
Метки: потенцирования
...виде специализированной интегральной схемы.В основу работы устройства положен принцип потенцирования мантиссы логарифмов по основанию два с помощью дробнорациональной аппроксимации с автоматической компенсацией задаваемых и вырабатываемых в процессе работы данных, приводящей к установлению мантиссы результата йри равенстве сигналов прямой и обратной связи, благодаря чему появление одиночных сбоев отрабатываются с восстановлением мантиссы результата, в 5 процесс вычисления искомой функции заканчивается сдвигом влево кода результата вычисления мантиссы антилогарифма на количество разрядов, определяемое характеристикой входного аргумента.10Итерационный процесс работы устройства выполняется в соответствии с формулойЯп = Яп+ (ЙЗ+ Яп)Й 42-...
Устройство для измерения средней температуры
Номер патента: 1793275
Опубликовано: 07.02.1993
Авторы: Башаръяр, Петров
МПК: G01K 3/02
Метки: средней, температуры
...схема предлагае- .:, этому преобразователь 4 код - последоввого устройства: . . 40 тельность импульсов, находящийся в цепиУстройство содержит и термопреобра- отрицательной обратной связи и вйполненователей 1, и аналого-цифровых преобра- нцй, например, в видедвоичногоумножитеователей 2, реверсивный счетчик 3, ля частоты, начинает вырабатывать сигналы реобразователь 4 код - последователь- под воздействием кода регистра и суммарость импульсов, генератор 5, выход кото ной частоты сигналов с выходов элементов ого подкл ючен к входу счетчика 6, и И 7, формируемой на выходе элемента ИЛИ лементов И 7, и формирователей 8 импуль, причем средняя частота импульсов, поов, элемент ИЛИ 9, регистр 10, выход кото- сгупающих при зтбмна вмчитающий...
Устройство для вычисления тангенса
Номер патента: 1734091
Опубликовано: 15.05.1992
Авторы: Башаръяр, Петров, Сафьянников, Угрюмов
МПК: G06F 7/548
Метки: вычисления, тангенса
...сигналу с выхода элемента НЕ 13, эта последовательность импульсов с выхода преобразователя 3 поступа ет через элемент И 15 на вычитающийвход счетчика 6.Далее процесс повторяется аналогичным образом, и при достижении равенства числа импульсов за период следования 25 ШИМ-сигнала, поступающих на суммирующий и вычитающий входы для обоих счетчиков, устройство переходит в режим динамического равновесия, при котором выходные коды счетчиков соответствуют 30 требуемым результатам.Все элементы предлагаемого устройства являются хорошо известными, Если, например, представить реализацию устройства на системе элементов ТТЛ, то 35 можно выбрать следующие микросхемы:преобразователи 1 - 3 код-частота могут быть выполнены, например, на основе микросхемы К...
Цифровое множительно-делительное устройство
Номер патента: 1730623
Опубликовано: 30.04.1992
Авторы: Башаръяр, Петров, Сафьянников
МПК: G06F 7/52
Метки: множительно-делительное, цифровое
...10 третьего операнда устройства и выходом вычитателя 1 устройства, выход вычитателя 2 соединен с информационным входом накапливающего сумматора 7, выход которого соединен с входом второго слагаемого сумматора 3, вход первого слагаемого которого соединен с входом 11 четвертого операнда устройства, вход 12 синхронизации которого соединен с входом разрешения записи накапливающего сумматора 7,Устройство работает следующим образом,На входах 8 - 11 присутствуют и-разрядные коды типа 8 - 4 - 2-1 операндов Х, У, Ч, ЧЧ соответственно, причем 0Х1; 0У1;0 Ч 1;0 Ю 1;Ч Х У 2", С входа 12 на вход разрешения записи накапливающего сумматора 7 поступают сигналы синхронизации СК. Пусть в начальный момент времени разряды накапливающего сумматора 7...
Устройство для аппроксимации функций
Номер патента: 1661789
Опубликовано: 07.07.1991
Авторы: Башаръяр, Сафьянников
МПК: G06F 17/10
Метки: аппроксимации, функций
...5 сравнения на этом периоде ШИМ-сигнала, непрерывно проходя через элемент И 4, поступает на суммирующий вход второго счетчика 2 и делает его содержимое отличным от нуля.При следующем периоде ШИМ-сигнала на прямом выходе триггера 16 восстанавливается логический "0", а на инверсном - логическая "1". Тогда на входах второго 4 и третьего 19 элементов И восстанавливается соответственно логические "0" и "1", Кроме того, на управляющем входе коммутатора 15 также восстанавливается логическая "1", которая обуславливает подачу выходного кода Йу на вход первого двоичного умножителя 6, При этом с помощью первого элемента. 2 И-ИЛИ 8 на второй вход первого элемента И 3 и на вход элемента 2 И-ИЛИ 9 подается ШИМ-сигнал О=(1- О), а на другой его вход...