Динамическое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(54) (57) ДИНАМИУСТРОЙСТВО, сса, мультипле ее регистр адре ешифратор, блок ых и блок управ держащ Рдан амяти, регис ения, причем истра адреса енно к входа одни подк ыход чены соответст ратора и к вхоуправляющие вхо еши с первым и а управления, подключены к нных, управляющииинеи с третьимвления, а выходыустройства, о тя тем, что, с входам вход к выходо гистра рого с лрка у ходом устро ходами котороонные входыляются выходами е с ч ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ЧЕСКОЕ ЗАПОМИНАЮЩЕЕ дам мультиплексора,ды которого соединенвторым выходами бловыходы блока памяти целью повышения быстродействия устройства, в него введены формирователь сигналов, элемент И-НЕ и элемент ИЛИ-НЕ, выход которого подключен к входу формирователя сигналов,выход которого соединен с первымуправляющим входом блока памяти, второй управляющий вход которого подключен к выходу элемента И-НЕ, причем входы элемента ИЛИ-НЕ соединеныс четвертым и пятым выходами блокауправления, шестой и седьмой выходы которого подключены к входам элемента И-НЕ, адресные входы блокапамяти соединены соответственно свыходом мультиплексора и с другимивыходами регистра адреса, выход дешифратора подключен к третьему управляющему входу блока памяти ипервому входу блока управления, второй и третий входы и восьмой выходкоторого являются управляющими входами и управляющимва, информационнымиго являются информаблока памяти,с:"1р г.с.ГЕЛЬНОЙ УЕс.НИКЕ И МО:с.а 1 Н ". ИС ТОЛ. -ЗОВано ",:та ОЕтРОЕН:тн. Оат 1 ИННЬН:Ма аО ИН аО 1 с т С От , 1 с 1 с, Е . НГI т сся ких элемастаи паНи, длн тто-.орк .-еобходита ериодисека-, рет етте па ФЯ ХРсанЕИ;ЕЙС ИнфОСстапн. Нан,;Мат а СИСтт=и, уОна.Ещи С. асяса ст,:О фкц,Цетн изобретения являет с я сосен. 1 ЕНИЕ бЫСтРОДЕТСТЕсЯ сс;"ттсоттСТН:с- 1 тРЕР сЯН .т. сст тсЕО,ОНая СХРМа ПрЕдпапа с:Мо. О суСТ."От Ба,гНа фн .-" щссНКтИОНц.тНЕ,тя .-Ето,.блока управления, наиболеееттотс И" ЕЗтСМЕННЫРИ,Ест, т, .НякП.С ттаботс у тО -сс с трОс .со;сс ЕЕ ст"с; - ; +;, - ГИСтр 1 адрЕСВ.Л; - , с 1 ЕКССЭ ., блокпамяти де.Нфпатор. б.;ок ураЕНИНрЕГИСтр 6 даН-.Ыс "ПЕМЕНТ ЯИ- 7 фтрПт Она Есс-". 3 Ст; на стО т Е;сес" с т.При отсутствии обращения в момент импульса 41 и включенного триггера 15, т.е, при наличии сигнала 47, формируется сигнал 48 управления мультиплексором 2 для пропускания адреса регенерации, а импульс 44 через элемент ИЛИ-НЕ 7 и формирователь 8 формирует разрешающий сигнал "СЕ 1 на входе блока 3.Обращение к памяти в режиме регенерации реализуется всегда за счет того, что запуск триггера 21 осуществляется только в момент импульса 43.Благодаря связи между выходом дешифратора 4 и входом 27 блока 5, сигнал 52 "Выбор микросхемы" поступает в блок 5, где происходит раздельное формирование сигнала раэреше ния "СЕ" для режима обращения к памяти сигнала 55 "СЕИП" и для режима регенерации "СЕРГ", т.е. сигнала 44. Это позволяет реализовать операцию обращения к блоку 3 в любой момент времени независимо от операции регенерации, эа счет чего сокра" щается время обращения к динамическому устройству.,В вычислительных системах, где. происходит согласование двух независимых синхронизаций, как правило, существует пассивный отрезок времени "вхождение одной синхронизации в другую", соизмеримый с периодом наибольшей частоты синхросигнала, Для обеспечения более надежного режима обращения к блоку 3 и максимальной частоты обращения к нему в период регенерации эа такт до начала цикла регенерации, начинающегося с началом сигнала 46 "Старт. рег,", обращение разрешается также в момент импульса 49 (фиг.З)Это преимущество устройства особенно важно при применении его в вычислительных системах типа дисплейных контролеров, где обращение кустройству для регенерации отображаемой информации должно быть с максимально возможной частотой с рав номерным (беэ перерывов) периодом1 не более 1,0-.2 мкс) цикла считывания на динамический элемент памяти,Формирование сигнала 51 включения триггера 21 осуществляется элементом И-НЕ 20. Сигнал с выходатриггера 21 поступает на входы формирователей 22, 23 и 24, где формируются сигнал 55 "СЕМП" (на вы ходе 37)и сигнал 58 Запись иличтение" на выходе 40, кото 15 ые осуществляют управление блоком 3 с частотой импульсов, генерируемых генератором 10Длительности и периоды 25 следования сигналов управления(фиг.З)формируются в соответствиис техническими условиями на применяемай динамический элемент памяти. При обращении вне периода регенерации заданный режим осуществляется беэ синхронизации с режимом регенерации.Таким образом, происходит обращение к блоку 3 в любой момент времени независимо от операции регенерации. Это позволяет обеспечить минимальное время обращения к динамической памяти, определяемое тольковременными соотношениями прийеняемо-.40.го элемента динамической памяти,-= СХ д 11, д Сост аеР:тель 1 .: агнцев1,Кастран техред М,1 епгс 1 гь едак ректор 3, Пн 11 о каз 647/57 Тн ВНИИПИ Государствен по делам изобрете 113035, Москва, Ж544 Подп 11 с 11 е аж ссср ого комитет;ний н отк 11 ытч Рауп 1 ская 1. 15 1 а Филиал ПШ 1 "Патент" ,г.жгород, упПроектная И ФУ 51 Г1
СмотретьЗаявка
3777504, 01.08.1984
ПРЕДПРИЯТИЕ ПЯ Р-6930
КУДРЯВЦЕВ ДМИТРИЙ БОРИСОВИЧ, ГЕРАСИМОВ СТАНИСЛАВ СЕРГЕЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: динамическое, запоминающее
Опубликовано: 15.02.1986
Код ссылки
<a href="https://patents.su/6-1211812-dinamicheskoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Динамическое запоминающее устройство</a>
Предыдущий патент: Запоминающее устройство с самоконтролем
Следующий патент: Портативный штатив
Случайный патент: Сопорная пробка