Постоянное запоминающее устройство

Номер патента: 1196952

Авторы: Буй, Солод

ZIP архив

Текст

11Изобретение относится к вычислительной технике и может быть ис- пользовано при проектировании постоянных запоминающих устройств (ПЗУ).Цель изобретения - повышение быстродействия и упрощение устройства.На чертеже представлена схема предлагаемого устройства (часть устройства, соответствующая одному входу выборки).Устройство содержит матрицу транзисторов 1-6 связи, ключевой транзистор 7, транзисторы 8 и 9 развязки, первый 10 и второй 11 зарядные транзисторы и группу зарядных транзисторов 12-15 матрицы. Сток и исток каждого транзистора 1-6 .связи соединены с нечетными 16 и 17 и четными 18 и 19 вертикальными шинами, Затворы транзисторов 1-3 и 4-6 связи соединены с горизонтальными шинами 20 и 21. Исток ключевого транзис" тора 7 подключен к шине 22 нулевого потенциала, а затворы - к входу 23 выборки. Транзисторы 8 и 9 развязки подключены истоками к нечетным вертикальным шинам 16 и 17.соответственно, а стоки являются. соответственно первым 24 и вторым 25 выходами устройства. Стоки всех зарядных транзисторов 10-15 и затворы проходных транзисторов 8 и 9 соеди нены с шиной 26 питания, затворы первого 10 и второго 11 зарядных транзисторов изатворы зарядных тран-. зисторов 12-15 соединены с управляющим входом 27 устройства.Устройство работает следующим образом.В исходном состоянии сигнал на управляющем входе 27 имеет уровень логической "1", а сигналы на горизонтальных шинах 20 и 21 и на входе 23,выборки - уровень логического "0". Для простоты рассмотрения процессов в матрице примем, что уровень логического "0" ниже уровня пороговогонапряжения всех транзисторов с индуцированным каналом, уровень логической "1близок к уровню питающего напряжения, пороговые напряжения всех транзисторов с индуциро-ванным каналом (все транзисторы рассматриваемого устройства, кроме транзисторов 10 и 11, которые имеют встроенный канал), за исключением транзистора 5, одинаковы. Предполага 96952 1 1 О тор связи.45 50 20 25 30 35 40 ется, что пороговое напряжениетранзистора 5 связи соответствуетхранению кода.О, а пороговые напряжения транзисторов 1-4 и 6 связи -кода 1. Рассмотрим уровни напряжений в узлах устройства. На всех вертикальных шинах 16-19 устанавливаетсяуровень напряжения, равный напряжению питания минус пороговое напряжение транзисторов. На выходах 24 и25 за счет наличия транзисторов ссвстроенными каналами 10 и 11 напряжение равно напряжению питания. Токичерез все транзисторы отсутствуют. Управляющий сигнал изменяется с уровня логической "1" до уровня логического "0", а сигналы на одной иэ горизонтальных шин (на шине 21) и на входе 23 выборки изменяются от уровня логического "0" до уровня логической "1"С момента времени, когда сигнал на входе 23 превышает уровень поро-.Ъгового напряжения, начинается разряд четной вертикальной шины 18 через ключевой транзистор 7. Поскольку транзистор 4 имеет пороговое напряжение, равное пороговому напряжению всех транзисторов, а транзистор 5 имеет пороговое напряжение больше напряжения питания, то через транзистор 4.по мере разрядд шины 18 начинает происходить разряд шины 16, потенциал шины 17 остается неизменным, так как транзистор 5 закрыт, Разряд шин 16 и 18 происходит от уровня, равного напряжению питания минус пороговое напряжение транзисторов. Скорость разряда шины 18 существенно выше, чем скорость разряда шины 16, так как последняя разряжается на шину 18 через транэис В момент, предшествующий считыванию, на истоках транзисторов 8 и 9 уровень напряжения равен напряжению питания минус пороговое напряжение транзистора, на стоке и затворе этих транзисторов напряжение равно напряжению питания. Очевидно, что при достаточной крутизне характеристики транзистора, кото. -рая определяется длиной и ширинойканала транзистора, изменение потенциала на первом выходе 24 начина.ет происходить одновременно с изме.Редактор О.Головач Техред А,Кикемезей Корректор М.Демчик Заказ 7570/52 Тираж 583 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 3нением потенциала на шине 6, Следовательно, изменение потенциала шины 16 практически без задержки 1196952 4передается на первый выход 24, что иобеспечивает высокое быстродействиеустройства.

Смотреть

Заявка

3763993, 28.06.1984

ПРЕДПРИЯТИЕ ПЯ Х-5737

БУЙ ВЛАДИМИР БОРИСОВИЧ, СОЛОД АЛЕКСАНДР ГРИГОРЬЕВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, постоянное

Опубликовано: 07.12.1985

Код ссылки

<a href="https://patents.su/3-1196952-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>

Похожие патенты