Аналоговое запоминающее устройство

Номер патента: 1084899

Автор: Колокольцев

ZIP архив

Текст

,ю 83 и 7 0 ВС 1 ПИСАНИЕ ИЗОБРЕТЕНИЯВТОРСНОМУ СВИДЕТЕЛЬСТВУ ы" первыи входом вт которого соего ко тато ен с рымод в ом выход ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) 1. Авторское свидетельство СС Ф 355743, кл. Н 03 К 17/00, 1971.2. Цифровой вольтметр типа А 203 фирмы "Йлюмбергер Солартрон электроник гроуп лимитед". Всесоюзный центр переводов научно-технической литературы и документации., Номер перевода В, М., 1980 (протот(54)(57) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее элемент памяпервый вход которого соединен с выходом элемента сброса, выход элемента памяти является первым выходом устройства, задающий генератор, первый выход которого соединен с входом элемента сброса, первый коммутатор, первый вход которого соединен с вторым выходом задающего генератора, делитель напряжения, вход которого является входом устройства и соединен с вторым входом первого коммутатора, второй коммутатор, входы первой группы которого соединены с выходами делителя напряжения, третий коммутатор,х оро мму ра, о т л и - ч а ю щ е е с я тем, что, с целью повышения быстродействия, в него введены пороговые элементы, триггеры., элементы И и элемент задержки, вход которого оединен с вторым выходом задающего генератора, вь элемента задержки соединен с вто входом третьего коммутатора, вых которого соединен с вторым входом элемента памяти входы пороговых элементов соединены с выхоцом первого коммутатора, первые входы триггеров соединены с выходом элемента сброса, вторые входы триггеров соединены с выходами пороговых элементо первый выход каждого триггера, кр е первого, соединен с первым входом каждого элемента И, второй вход которого соединен с вторым выходом предыдущего триггера, выходы элементов И соединены с входами второй группы второго коммутатора, третий вход которого соединен с вторым выходом последнего триггера, выходы элементов И являются вторымиами устройства, первый выход первого триггера является третьим выходом устройства.84899 2второго коммутатора, второй входкоторого подключен к второму выходу счетной логической схемы, а выходвторого коммутатора подключен к 5 входу второго аналого-цифрового преобразователя. Выход последнего подключен к второму входу запоминающего цифрового устройства, к третьемувходу которого подключен третий вы ход счетной логической схемы. Второй вход счетной логической схемыподключен к выходу первого аналогоцифрового преобразователяД,Недостатком известного устройства 15 является низкое быстродействие, обусловленное использованием принципапоследовательного сравнения ("взвешивания") входной и заданной величин с последующей коррекцией по ре. зультатам опроса.Цель изобретения - повышение быстродействия устройства. 10 Наиболее близким к изобретениюпо технической сущности являетсяаналоговое запоминающее устройство,содержащее задающий генератор, первый, второй и третий коммутаторы,элемент сброса, делитель напряжения,аналого-цифровые преобразователи,счетную логическую схему, элемент памяти и индикатор,Задающий генератор обеспечиваетсинхронизацию процессов измерения ирегистрации информации. Первый коммутатор осуществляет подключениевходного напряжения к измерительномупреобразователю (при этом учитываются и действия оператора). Третий коммутатор переключает ступени делителянапряжения, вследствие чего изменяется коэффициент ослабления сигнала.Второй коммутатор подключает выходделителя напряжения к входу второгоаналого-цифрового преобразователя,Первый выход задающего генераторасоединен с первым входом первого коммутатора, второй вход которого является входом устройства, Второй выходзадающего генератора соединен свходом элемента сброса, выход которого подключен к первым входам счетнойлогической схемы и запоминающегоцифрового устройства, Выход первогокоммутатора соединен с входом делителя напряжения, выходы которогоподкпючены к первым входам третьегокоммутатора. Второй вход третьегокоммутатора подключен к первомувыходу счетной логической схемы.Выход третьего коммутатора подключенк входу первого аналого-цифровогопреобразователя и к первому входу Изобретение относится к вычислительной технике и автоматике, в частности к запоминающим устройствам, и может быть использовано в системах автоконтроля, при испытаниях объектов, рабочий режим которых характеризуется широким диапазоном и высокой скоростью изменения контролируемых параметров.Известно. аналоговое запоминающее устройство, содержащее нелинейный четырехполюсник, накопительный элемент на конденсаторе, элемент сброса, тиристор, диод, транзистор и резистор 1 3.Недостатком данного устройства является узкий диапазон уровня запоминающих напряжений,Поставленная цель достигается тем, что в аналоговое запоминающее устройство, содержащее элемент памяти, первый вход которого соединен с выходом элемента сброса, выход элемента памяти является первым выходом устройства, задающий генератор, первбй выход которого соединен с входом элемента сброса, первый коммутатор, первый вход которого соединен с вторым выходом задающего генератора, делитель напряжения, вход которого является входом устройства и соединен с вторым входом первого коммутатора, второй коммутатор, входы первой группы которого соединены с выходами делителя напряжения, третий коммутатор, первый вход которого соединен с выходом второго коммутатора, введены пороговые элементы, триггеры, элементы И и элемент задержки, вход которого соединен с вторым выходом эадакнцего генератора, выход элемента задержки соединен с вторым входом третьего коммутатора, выход которого соединен с вторым взводом элемента памяти, входы пороговых элементов соединены с выходом первого коммутатора, первые входы триггеров соединены с выходом элемента сброса, вторые входы триггеров соединены с выходами пороговых элементов, первый выход каждого триггера, кроме первого, соединен с первым входом каждого элемента И, второй вход которого соединен с вторым вы 25 3035 40 45 50 55ходом предыдущего триггера, выходы элементов И соединены с входами второй группы второго коммутатора, третий вход которого соединен с вторым выходом последнего триггера, выходы элементов И являются вторыми выхода" ми устройства, первый выход первого триггера является третьим выходом устройства.На чертеже изображена функцио О нальная схема предлагаемого устройства.Устройство содержит элементы И 1, задающий генератор 2, элемент 3 сброса, элемент 4 памяти, делитель 5 15 напряжения, элемент 6 задержки, коммутаторы 7-9, триггеры 10 и порого вые элементы 11.Устройство работает следующим образом. 20Для подготовки устройства к запоминанию мгновенного значения контролируемого напряжения на первом выходе задающего генератора 2 формируется импульс, поступающий на вход 25 элемента 3 сброса, При этом на выходе последнего формируется сигнал, разряжающий конденсатор элемента 4 памяти и переводящий все триггеры 10 в состояние, при котором уровень напряжения на первом выходе каждого триггера соответствует "0", а на втором - "1". При этом выходное напряжение всех элементов И 1 имеет уровень "0". Вторые выходы устройства и группа вторых входов коммутатора 8 обесточены. Напряжение с уровнем "1", подаваемое со второго выхода последнего триггера 10 на третий вход коммутатора 8, включает его, что со ответствует соединению первого входа коммутатора 9 с первым выходом делителя 5 напряжения. Напряжение с уровнем "0" поступает с второго выхода первого триггера 10 на третий выход устройства, что соответствует режиму45 переполнения.Для запоминания мгновенного значения контролируемого напряжения на первом выходе задающего генератора 2 формируется импульс, подключающий вход устройства через коммутатор 7 к входам пороговых элементов 11, причем 0 С 00 , где 0, 0 , 0 уровни срабатывания пороговых элементов. Импульс с первого выхода генератора 2 подается с задержкой, заданной элементом 6, на второй вход коммутатора 9. Задержка необходима для исключения влияния переходныхпроцессов на результат контроля.Если контролируемое напряжение0 ( 0 в момент поступления задержанного импульса на второй вход коь- мутатора 9 оно поступает на элемент 4 памяти и запоминается последним. Если 0 4 0. 0 , где 02 - уровеньсрабатывания порогового элемента 11,имеющего порядковый номер на единицу меньший, срабатывает только этот пороговый элемент 11 и опрокидывается соответствующий ему триггер 10, уровень напряжения на втором выходе которого принимает значение "0". Поскольку одновременно напряжение на первом выходе данного триггера 10, соединенном с первым входом элемента И 1, принимает значение "1", а напряжение на втором входе элемента 1, соединенном с вторым выходом предыдущего триггера 1 О, также равно 1, напряжение на выходе данного элемента И 1 принимает значение , При этом напряжение с выхода делителя 5 напряжения через коммутатор 8 поступает на первый вход коммутатора 9 ив момент поступления задержанногоимпульса на второй вход коммутатора 9поступает на элемент 4 памяти и запоминается последним. Если 0240 Ф 0 Э срабатывают все пороговые элемейты 11 и опрокидываются все триггеры 10. Выходное напряжение всех элементов И 1, кроме первого, имеет значение "0", При этом включается коммутатор 8, соответствующий передаче напряжения с последнего выхода делителя 5 через коммутатор 8 ва первый вход коммутатора 9, и в момент поступления задержанного импульса на второй вход коммутатора 9 поступает на вход элемента 4 памяти. Если 050, срабатывают все пороговые элементы 11 и опрокидываются все триггеры 10. При этом выходное напряжение всех элементов И 1 равно "0" и все каналы коммутатора 8 заперты, Первый вход элемента 4 памяти и все выходы (Вых) устройства обесточены. Напряжение с уровнем "1" поступает с первого выхода первого триггера 10 на выход устройства (Вых,).По сравнению с известным предложенное устройство обеспечивает высокое быстродействие, что позволяет расширить диапазон запоминаемогописн но -.,;:. Пиите та ССс"гИйОтКРЫтийр-,.у-,1 ская наб., д Филиал П 1"0 Проектная, ч напряжения при контроле кратковременных процессов. Быстродействие известного устройства оценивается козффициентом К= в . в , где ш - коэФТ Дициент перекрытия по диапазону измеряемого напряжения., для запоминания которого требуется время Т, Выигрьпц в быстродействии при Одинаковом перекрытии,циапазона равенТпС - , где Т,время запомина 14ния напряжения в известном устроист ве, Т, - время запоминания напряжения в предложенном устройстве. В режиме "быстрого измерения" Т0,7 с, в режиме "медленного измерения" (более точного). Тп 4 6 с, Для проверки оыстроцействия были проведены испытания предложенного аналогового запоминаощего устройства, Они показали, что Т = ,=-у = 0,4 мкс, Где Г . - максимальная частота опроса, использованная при эксперименте;Следовательно, Ц = 1,8 10

Смотреть

Заявка

3527927, 24.12.1982

ПРЕДПРИЯТИЕ ПЯ Г-4993

КОЛОКОЛЬЦЕВ СЕРГЕЙ МИХАЙЛОВИЧ

МПК / Метки

МПК: G11C 27/00

Метки: аналоговое, запоминающее

Опубликовано: 07.04.1984

Код ссылки

<a href="https://patents.su/4-1084899-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>

Похожие патенты