Буферное запоминающее устройство

Номер патента: 1084896

Автор: Алюшин

ZIP архив

Текст

СВОЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК 11 С 19/О ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЬПИ ОБРЕТЕНИ ТЕПЬСТ юл. Р 1М,В.денанжене АлюшинТрудовогорно-физи 8) свидетельство СССР С 19/00, 1972. ндетельство СССР С 19/ОО, 1978. идетельство СССР С 19/ОО, 1979ЗАПОМИНАЮЩЕЕ жащее регистры дак подключены к етствующнх бл ВТОРСНОМУ СВ(71) Московский оКрасного Знаменический институт(54) (57) БУФЕРНОЕУСТРОЙСТВО, содерных, выходы которьодним входам соотв элементов Я, одноименные выходыблоков элементов И объединены и являются выходами устройства, о т лч а ю щ е е с я тем, что, с цельюрасширения области его примененияза счет обеспечения возможности одновременного считывания и записиинформации, оно содержит сдвиговыерегистры, управляющие входы которыхявляются управляющими входами устройства., выходы первого сцвиговогорегистра подключены к управляющимвходам соответствуюпдх регистровданных, выходы второго сдвиговогорегистра подключены к другим входамсоответствующих блоков элементов И,одноименные информационные входырегистров объединены н являютсяинформационными входами устройства,35 1 10848Изобретение относится к вычислительной технике и может быть использовано при построении устройствхранения дискретной информации,Известно буферное запоминающееустройство, которое содержит регистры хранения чисел, одноименныеразряды которых соединены черезэлементы И последовательно, и схемууправления, представляющую собойуправляющий двухтактный регистр сдвига, содержащий в каждом разряде основной и вспомогательные триггеры,соединенные через элементы И 1.1 .Однако данное устройство характе 15ризуется низким быстродействием,которое определяется частотой поступления тактовых импульсов, ограниченной предельной частотой переключения.логических элементов.Известно также буферное запоми 20нающее устройство, содержащее последовательно соединенные регистрыхранения чисел, регистр сдвига, распределитель импульсов, элементы25задержки и элементы ИЛИ, Выходы последних соединены со входами записи всех регистров хранения чисел,одни из входов элементов ИЛИ подсоединены к выходам регистра сдвига, а другие - к выходам распределителя импульсов 2 3.Недостатком этого устройства является низкое быстродействие, которое обусловлено тем, что выходноеслово появпяется на выходе черезвремя срабатывания всех последовательно включенных регистров хранения. При этом с ростом буферногоустройства его быстродействие снижается. Кроме того, для устройства 40характерно большое "мертвое" времямежду режимами считывания и записи,которое необходимо для сдвига информации нз младших регистров встаршие при помощи распределителя 45импульсов.Наиболее близким по техническойсущности к. изобретению являетсябуферное "апоминающее устройствосодержащее последовательно соединенные регистры данных, выходы которыхподключены к одним входам соответствуюпрдх блоков элементов И, другиевходы блоков элементов И подключены к соответствующим выходам адресного регистра, управляющие входырегистров данных подключены к соответствующим выходам блока управле 96 гния. Данные, которые .необходимо записать в буферное запоминающее устройствопоступают на входы первого регистра данных, а затем переписываются в последующие регистры. Считывание информации осуществляется через блок элементов И, определяемый кодом в адресном регистре 3 ".1.Недостатком известного устройства является невозможность одновременной записи и считывания информации, так как для считывания информации по опредленному адресу необходимо дождаться, пока необходимые данные продвинутся в соответствующий регистр. Это снижает область использования устройства. Кроме того, продвижение информации от регистра к регистру снижает надежность ее хранения.Цель изобретения - расширение области применения за счет обеспечения возможности одновременного считывания и записи информации.Поставленная цель достигается тем, что в буферное запоминающее устройство, содержащее регистры данных, выходы которых подключены к одним входам соответствующих блоков элементов И, одноименные выходы блоков элементов И объединены и являются выходами устройства, дополнительно введены сдвиговые регистры, управляюшие входы которых являются управляющими входами устройства, выходы первого сдвигового регистра подключены к управляющим входам соответствующих регистров данных, выходы второго сдвигового регистра подключены к другим входам соответствующих блоков элементов И, одноименные информационные входы регистров объединены и являются информационными входами устройства.На чертеже представлена функциональная схема предлагаемого устройства.Устройство содержит регистры 1 данных, информационные входы 2, информационные выходы 3, вход 4 считывания и вход 5 записи, блоки 6 элементов И, сдвиговые регистры 7 и 8.Регистры 1 предназначены для хранения информации и выполнены на триггерах П-типа, Блоки 6 элементов И позволяют в зависимости от управляющих сигналов подавать на выход устройства содержимое нужно1084896 О 15 зго регистра. Регистры 7 и 8 выполнены кольцевыми и предназначены для хранения информации соответственно о текущем номере незанятого регистра хранения и выводимом слове. Устройство работает следующим образом.В исходном состоянии в кольцевых сдвиговых регистрах 7 и 8 установлен код 000001. Для записи информации в устройство на вход 5 записи поступает импульс, по которому единица в регистре 7 передвигается в следующий разряд (новый код 1000), а первое слово записывается в первый регистр 1. При поступлении следующего слова оно записывается по сигналу, поступающему на вход 5, в следующий регистр 1 (в регистре 7 устанавливается код 01000, и единица поступает на управляющий вход следующего регистра 1).25Таким образом, по мере заполнения устройства информацией единица в регистре 7 передвигается из младших разрядов в старшие. Общее количество слов, которое можно записать в устройство, определяется разрядностью регистра 7 и равно И. 4Информация с выходов 3 поступает к абоненту, где происходит ее считывание. При этом сигнал, которым абонент считывает информацию, подается на вход 4 устройства. Сигнал считывания вызывает передвижение информации в кольцевом регистре (новый код - 100000). В результате первый блок 6 элементов И срабатывает и информация из первого регистра 1 (первое записанное слово) поступает к абоненту. Следующий сигнал считывания аналогично вызывает передвижение единицы в регистре 8 (новый код 01.00000). В результате информация иЪ второго регистра 1 поступает к абоненту, Таким образом происходит считывание информации из устройства. Процессы считывания и записи в устройстве не зависят друг от друга и могут происходить одновременно. Это позволяет исключить "мертвое" время буферного запоминающего устройства и производить запись информации в него с максимальной тактовой частотой, определяемой быстродействием регистров хранения (запись в О-триггер), а также кольцевых регистров, Кроме того, отсутствие переписи информации иэ регистра в регистр повышает надежность устройства.

Смотреть

Заявка

3511010, 10.11.1982

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ИНЖЕНЕРНО ФИЗИЧЕСКИЙ ИНСТИТУТ

АЛЮШИН АЛЕКСАНДР ВАСИЛЬЕВИЧ, АЛЮШИН МИХАИЛ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G11C 19/02

Метки: буферное, запоминающее

Опубликовано: 07.04.1984

Код ссылки

<a href="https://patents.su/4-1084896-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>

Похожие патенты