Оперативное запоминающее устрой-ctbo c самоконтролем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик(51)М. Кл.з С 11 С 29/00 с присоединением заявки М Государственный комитет СССР но делам изобретений и открытийОпубликовано 280281, Бюллетень й 9 8 Дата опубликования описания 080381 И.А,Анучин, А,А,Гаврилов, В.А.Гаврилов В.А ПблИцЕйко6 ,.с(71) Заявите Институт электроники и вычислите АН Латвийской СС(54) ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ,Изобретение относится к запоминающим устройствам в частности, кзапоминающим устройствам со встроенными аппаратными средствами контроля, и может быть использованов качестве оперативной памяти ЭВМ.Известно устройство для обнаружения ошибок в памяти, содержащее память, схему адресации, регистрслов, логическую схему, схему индикации и компьютер 11.Недостаток известного устройства состоит в том, что оно не обеспечивает локализацию неисправных микросхем памяти,Наиболее близким по техническойсущности к предлагаемому являетсяустройство для контроля адресныхцепей памяти, содержащее счетчик,соединенный с блоком памяти, схемысравнения с элементом ИЛИ и блокуправления, соединенный с блокомвентилей 21.Недостатки известного устройствасостоят в том, что, во-первых, ононе обеспечивает контроль запоминающих ячеек блока памяти, во-вторых,в нем не предусмотрена возможностьлокализации неисправных микросхемпамяти. Цель изобретения - повьпаениеэффективности контроля за счетлокализации неисправностей.Поставленная цель достигаетсятем, что в устройство, содержащееблок памяти, адресные входы которого подключены к выходам счетчика,а управляющий вход - к первомувыходу блока управления, управляющий вход счетчика подключен ко второму выходу блока управления, схему ИЛИ, входы которой подключенык выходам схемы сравнения, а выход -ко входу блока управления, блоквентилей, управляющий вход которого подключен к третьему выходу блока управления, введены дешифратор,входы которого подключены к выходамсчетчика, а выходы - ко вхоДам бло ка вентилей, первый мультиплексор,первые входы которого подключенык выходам блока вентилей, вторые входы - к выходам блока памяти, управляющий вход - к четвертому выходублока управления, а третьи входы первого мультиплексора являются входами устройства, регистр, входы которого покдлючены к выходам первогомультиплексора, а выход - к информа- ЗО ционным входам блока памяти, второймультиплексор, первые входы которогоподключены к выходам регистра, вторые выходы - к выходам дешифратора,а управляющий вход - к пятому входублока управления, первый и второйблоки индкации, входы которых подключены соответственно к выходам второго мультиплексора и схемы сравнения.На чертеже приведена блок-схемаоперативного запоминающего устройства с самоконтролем.Оно содержит блок 1 памяти, счетчик 2, регистр 3, схему 4 сравнения,элемент ИЛИ 5, блок б управления,дешифратор 7, блок 8 вентилей,первый и второй мультиплексоры 9 и10, первый и второй блоки 11 и 12индикации.Устройство работает следующимобразом.В режиме работы с внешними устройствами информация для записи в блок1 памяти поступает через мультиплексор 9 и регистр 3, При выводе информации она может быть считана изрегистра 3, куда передается из блока 1 памяти через мультиплексор 9.Как записываемая, так и считываемая информация индицируются блоком11 индикации,В режиме контроля блока 1 памятиблок б управления запрещает обменинформацией между блоком 1 памятии внешними устройствами и переключается на управление работой встроенных аппаратных средств контроля.Сущность контроля состоит в том,что в каждую ячейку памяти записывается номер Функциональной группы(номер одной сменной платы или еечасти, содержащей по одной микросхеме в каждом разряде), в которой.онанаходится. После такой записи во всеячейки памяти осуществляется последовательное считывание состояниявсех ячеек и сравнение его с требуемым значением, которое выводитсяна индикацию,В случае несовпадения индицируется номер Функциональной группы,в котором содержится неисправнаяячейка. Несовпадение на определенномразряде указывает на неисправныйразряд соответствующей функциональной группы. Таким образом локализуется неисправная сменная плата,а н случае, если функциональнаягруппа содержит по одной микросхеме в каждом разряде, можно указатьнеисправную микросхему памяти. С целью более полной проверки ячеек памяти описанный процесс повторяетсяс записью в память инверсных значений номеров Функциональных групп.В режиме контроля устройствоработает следующим образом,Блок б управления последовательно изменяет,состояние счетчика 2 и обеспечивает запись в ячейкеблока 1 памяти кода, поступающегос дешифратора 7 через блок 8 вентилей, мультиплексор 9 и регистр 3.Дешифратор 7 преобразует код адресаячейки в код номера функциональнойгруппы, в которой находится даннаяячейка. Блок 8 вентилей передает кодс выходов дешифратора 7,на вход мультиплексора 9 без изменения, Послезаполнения всех ячеек блока 1 памяти блок б управления устанавливаетмультиплексор 10 на передачу информации с дешифратора 7, устанавливает режим считывания и начинаетпоследовательно изменять состояниесчетчика 2. Считываемая из блоха 1памяти информация поступает в регистр 3 и каждый раз поразрядно сравнивается схемой 4 сравнивания с требуемой информацией, поступающей с20 дешифратора 7 через блок 8 вентилей. Элемент ИЛИ 5 в случае несоответствия сравниваемых кодов фиксирует это и блок б управления прекращает считывание информации из5 блока 1 памяти. При этом на блоке.11 индикации индицируется номернеисправной функциональной группы,а на блоке 12 - неисправные разряды,После фиксации индицируемой информации опрос блока 1 памяти продолжают. После окончания опросаблок б управления устанавливаетблок 8 вентилей на инвертированиекода номера Функциональной группы,поступающего с выходов дешифратора 7, и описанный выше процесс повторяется,Локализация места неисправностиосущестнляется путем последовательной адресации ячеек блока памяти40 и записи в каждую из них номераФункциональной группы (сменной платы или ее части, содержащей по одной микросхеме в каждом разряде),в которой соответствующая ячейка45 находится. После этого осуществляется считывание содержимого блокапамяти и сравнение содержимого каждой ячейки с номером функциональнойгруппы, н которой она находится. Вслучае несовпадения индицируется номер функциональной группы и разряды, на которых обнаружено несоотнетствие. То же повторяется с записью инвертированной информации. Этопозволяет понысить контролирующуюспособность средств встроенного контроля, обеспечивает возможность локализации неисправностей до уровнясменной платы и неисправной микросхемы памяти с выводом диагности 60 ческой информации на индикацию,Это дает возможность своевременно осуществлять замену отказавшихсменных плат памяти на исправные,а также оперативно производить заме 65 ну неисправных микросхем в отказав809402 Формула изобретения Составитель В.ГордононаРедактор А.Власенко Техред М.Голинка Корректор Г,Решетник Заказ 442/70 Тираж 656ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5 Подписное Филиал ППП "Патент", . Ужгород, ул, Проектная, 4 шей сменной плате, что позволитобойтись без специальных устройствдиагностики блоков памяти для выявления дефектов. Оперативное запоминающее устройство с самоконтролем, содержащееблок памяти, адресные входы которо- Ого подключены к выходам счетчика,.а управляющий вход - к первому входу блока управления, управляющий входсчетчика подключен ко второму выходублока управления, элемент ИЛИ, входы ко. торого подключены к вйходам схемы сравнения, а выход - ко входу блокауправления, блок вентилей, управляющий вход которого. подключен к третьему выходу блока управления,о т л и ч а ю щ е е с я тем, что, 20с целью повышения надежности контроля за счет локализации неисправностей, в него введены дешифратор,входы которого подключены к выходамсчетчика, а выходы - ко входам бло- д ка вентилей, первый мультиплексор,первые входы которого подключены квыходам блока вентилей, вторые входык выходам блока памяти, управляющийвход - к четвертому выходу блокауправления, а третьи входы первогомультиплексора являются входамиустройства, регистр, входы которогопоключены к выходам первого мультиплексора, а выход - к информационным входам блока памяти, второй мультиплексор, первые входы которогоподключены к выходам регистра, вторые входы - к выходам дешифратора,а управляющий вход - к пятому входублока управления, первый и второйблоки индикации, входы которых подключены соответственно к выходамвторого мультиплексора и схемысравнения.Источники информации,принятые во внимание при экспертизе1. Патент США У 4075466,кл. 324-122, опублик. 1978,2. Патент ВеликобританииР 1365057, кл. 6 4 С, С 4опублик. 1974 (прототип).
СмотретьЗаявка
2781265, 15.06.1979
ИНСТИТУТ ЭЛЕКТРОНИКИ И ВЫЧИСЛИ-ТЕЛЬНОЙ ТЕХНИКИ AH ЛАТВИЙСКОЙССР
АНУЧИН ИГОРЬ АЛЕКСЕЕВИЧ, ГАВРИЛОВ АЛЕКСЕЙ АЛЕКСЕЕВИЧ, ГАВРИЛОВ ВЛАДИСЛАВ АЛЕКСЕЕВИЧ, ПЕЛИПЕЙКО ВЛАДИМИР АППОЛОНОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем, устрой-ctbo
Опубликовано: 28.02.1981
Код ссылки
<a href="https://patents.su/3-809402-operativnoe-zapominayushhee-ustrojj-ctbo-c-samokontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Оперативное запоминающее устрой-ctbo c самоконтролем</a>
Предыдущий патент: Устройство для контроля блоковпостоянной памяти
Следующий патент: Запоминающее устройство с авто-номным контролем
Случайный патент: Устройство для охлаждения проката