Патенты с меткой «двоично-десятичного»

Преобразователь двоично-десятичного кода в десятичный фазоимпульсный

Загрузка...

Номер патента: 238226

Опубликовано: 01.01.1969

Авторы: Борисов, Ков, Ситников, Токовенко

МПК: H03M 7/12

Метки: двоично-десятичного, десятичный, кода, фазоимпульсный

...подсоединены к зажимам входных сигналов преобразователя, выходы 25 схем равнозначности через схему совпадения подключены,к зажиму выходного сигнала. На чертеже приведена блок-схема описываемого преобразователя кодов. С. Е. Токсвенко и Л. Л. Утяко 1 т из тактового генератора 1, опор, включающей триггеры 3 - 6 и7 на десять выходов (клеммы кже формирователи 18 - 21 споро-десятичного кода, который сниемм 22 - 26. ссбстзенио преобразов 6, состоящего из четырех лсгиравнозначност;1 27 - 30. схемы ссвна четыре входа и выходного фор. Связи между триггерами опор(на чертеже не показаны) обеспеи преобразуемого чквают тождество спорногоКОЛОВ,Преобразователь работает:см,На клеммах 22 - 26 псриодичсски с час уг- , где , - частота импульсов иа выходе...

Преобразователь двоично-десятичного кода в двоичный и обратно

Загрузка...

Номер патента: 308426

Опубликовано: 01.01.1971

Авторы: Блг, Жуков, Хин

МПК: H03M 7/28

Метки: двоично-десятичного, двоичный, кода, обратно

...п+1)-го разряда сумматора соединены через вторую схему ИЛИ со входом (4 а+1)-го разряда первого регистра, причем выходы (8 п - 2) и (8 п - 1) -го и инверсный выход 8 п-го разрядов второго регистра соединены со входами второй схемы И, а выход этой схемы И и выход 8 п-го разряда второго регистра соединены через третью схему ИЛИ со вторым входом (4)г+1)-го разряда сумматора.Это позволяет повысить быстродействие устройства и упростить его схему за счет выполнения в каждом разряде одновременного сложения трех слагаемых на двухвходовом сумматоре.Схема устройства для иизображена на чертеже. Устройство содержит 12-разрядный первый регистр 1, выполненный на триггерах 2 - 18, сумматор 14, выполненный на двенадцати одноразрядных сумматорах 15 - 2...

Преобразователь двоично-десятичного кода «12222» в унитарный код

Загрузка...

Номер патента: 368598

Опубликовано: 01.01.1973

Авторы: Вител, Ковачич

МПК: H03M 7/46, H03M 9/00

Метки: «12222», двоично-десятичного, код, кода, унитарный

...разрядам с весом 2, дополнительную схему ИЛИ 4, элемент задержки б, выходную схему ИЛИ б и шины опроса 7.На фиг. 2 изображены временные диаграммы, иллюстрирующие распределение импульсов опроса, подаваемых по шинам 7, в цикле преобразования, а также выходныесигналы устройства при преобразовании десятичных чисел от 1 до 9, записанныхдвоично-десятичным колом 12222 в регист 5 ре 1.Устройство работает следующим образом,Импульс опроса, поступающий на входсхемы И 2, соединенной с выходом разрядас весом 1 (крайнпй левый разряд регистра10 1 на фиг. 1), проходит на выход устройства(выход схемы ИЛИ б) без удвоения (присостоянии единица указанного разряда).Все остальные импульсы опроса, если открыты соответствующие схемы И 2, удваивают 15 ся,...

Преобразователь двоично-десятичного кода в случайную последовательность импульсов

Загрузка...

Номер патента: 424140

Опубликовано: 15.04.1974

Авторы: Государственное, Добрис, Иванов, Корчагин, Кравцов, Опытный, Яковлев

МПК: H03M 7/26, H03M 9/00

Метки: двоично-десятичного, импульсов, кода, последовательность, случайную

...регистр 1, блоки 2 управления тетрад,схемы 3 перераспределения вероятностей, преобразователи 4 вероятностей (с помощью которых вероятность /2 преобразуется вероятность с/з), генератор 5 случанных двоичныхчисел и вентили 6 тетрад.Входы каждого из блоков управления тетрад соединены с выходами двух соответствующих разрядов генератора случайныхдоичны чисел.Двоична-десятичное число, подаваемое через вход 7 на регистр 1, в коде 8 4 2 - 1имеет видс с са,:. О, а,а,а,а,а,а 2 аза 4., аса 2 аза 4,где /+1 - количество десятичных разрядов,Двоичное случайное число, подаваемое насоответствующие входы блоков управлениятетрад, имеет вид: Р(Х 2) - Р (ХЗ)2 10 О а а,а,а,аг а 2 аза 4 15 ссссЙ 1 сс 2 ЙЗ сс 4 Йс. Р(6 )1, Р(Н) - . Р(х,) - Р(х,) =...

Преобразователь двоично-десятичного кода в унитарный код

Загрузка...

Номер патента: 432487

Опубликовано: 15.06.1974

Автор: Гейдаров

МПК: H03M 7/46, H03M 9/00

Метки: двоично-десятичного, код, кода, унитарный

...декадах 2 содержится число шесть.Поступление тактовых импульсов как на выход 8 преобразователя, так и на вход младшей декады 2 продолжается до появления импульса переполнения с выхода последней схемы 3, С появлением числа шесть в старшей декаде 2 (соответственно все декады 2 также оудут содержать числа шесть) появляется импульс переполнения на выходе последнеи схемы 3, который сбрасывает триггер 4, тем самым запрещая прохождение актовых импульсов на вход младшей декады 2 и па выход 8 преобразователя.11 а этом цикл преобразования заканчивается. 11 ри появлении очередной информации на шинах 12 цикл повторяется.Допустим, требуется преобразовать двоичнодесятичный код, значение младшеи декады которого равно Л=5=0101.11 осле...

Преобразователь двоично-десятичного в двоичный и обратнокода

Загрузка...

Номер патента: 435519

Опубликовано: 05.07.1974

Авторы: Грехнев, Останков

МПК: H03M 7/12, H03M 7/28

Метки: двоично-десятичного, двоичный, обратнокода

...= 639 о На двухвходовой сумматор 43 поступаюттри слагаемых: с триггеров 18, 20 и 21. В этомслучае срабатывает схема И 32 и через схему ИЛИ 47 в триггер 17 регистра с приходом тактирующего импульса записываетсяединица. Сумматор 43 вырабатывает необходимый в этом случае перенос в старшийразряд, так как через схемы ИЛИ 30 и 31на оба его входа поступает информация.Когда в триггерах 18 и 21 регистра записана 1, а в триггере 20 - О, срабатываетсхема И 32 и с ее выхода через схему ИЛИ31 на второй вход сумматора 43 поступаетвторое слагаемое.В этом случае сумма в сумматоре 43 равнанулю, и это значение суммы с приходом тактового импульса записывается через схемуИЛИ 47 в триггер 17 регистра (образуегсяперенос в старший...

Разряд двоично-десятичного сумматора

Загрузка...

Номер патента: 441562

Опубликовано: 30.08.1974

Автор: Алиев

МПК: G06F 7/385

Метки: двоично-десятичного, разряд, сумматора

...кода 8 - 4 - 2 - 1 (С==0 - :6).В дальнейшем под 2; понимается представлением цифры Р, в коде сумматора.Код цифры У, поступает на узел 3 инверсиикода, управляемого по входу А-признаком Хзн.На выходе узла 3 получается четырехразрядный двоичный код числа2 с Хн - О(2)15 - 2 Хзн = 1На схему подаются сигналы управления, покоторым в сумматоре 1 происходит сложениецифр, подаваемых на его входы, - Г;, Х;,ч- ь 6 д (по признакам ч г - 1 и дв сумматордобавляются соответственно цифры 1 и 6).При Хзн=О сумматор 1 работает в обычномпорядке. Если Х,=1, код сумматора, подаваемый по цепям обратной связи на его вход,с помощью узла 3 инвертируется. Это приводит к тому, что результат сложения оказывается записанным в сумматоре в инверсном коде....

Преобразователь параллельного двоично-десятичного кода в телеграфный код

Загрузка...

Номер патента: 441662

Опубликовано: 30.08.1974

Авторы: Новицкий, Радько

МПК: H03K 13/247

Метки: двоично-десятичного, код, кода, параллельного, телеграфный

...трех старших разрядоэ поступившей коновой комбинации, а э ключевую ячейку 2 записывается "1" импульсом младшего разряда этой же комбина441662 5лого импульса переводятся в состояние "О"). В ячейку 6 записывается "1". Кроме того, послеповательно с ячейками 10,11,15 пешифратора записи ячеек 7 и 3 и разэязывающего б пиопа 16, но так как ячейка 1 находилась в состоянии "О" к моменту поступления тактового импульса, при поступлении этого импульса э цепи записи "1" названных ячеек фо тока не оказывается.Таким образом, э ячейках 3,1, 5,6,7 записывается комбинация телеграфного опа, соответствующая цифре 5. Так как выходы ячеек 3-7 соединены параллельно и эти ячейки опрашиэаются импульсами, поступающими по входам 26-30 с частотой посылок...

Устройство для преобразования двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 451991

Опубликовано: 30.11.1974

Авторы: Логунова, Норкин

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода, преобразования

...с выходом переноса сумматора предыдущего младшего разряда, числовые входы сумматора , -го разряда соединены со всеми входными шинами, весам которых соответствуют двоичные эквиваленты с единицей" в ь -ом разряде.На чертеже представлена функциональная схема предлагаемого устройства напримере трехразрядного двоично-десятичного числа,соответствуют 210, а далее 2 ,10о В 1 и.2 1 ъ 3, В210., 210 (в приведенном примере й =0,1,2); многовходовые одноразрядные двоичные сумматоры 4 с многоуровневым переносом, шины 5 переноса в старший разряд и шины 6 выхода числа вдвоичном коде. Порядковые номера сумматоров соответствуют разряду двоичногочисла, причем слева направо разрядывозрастают (начиная с "нулевого" ),Устройство работает следующим образом.На...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 470803

Опубликовано: 15.05.1975

Автор: Лещев

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...- 30 регистров 1 и 3 установлены в состояние О, информация на входе устройства отсутствует, что соответствует подаче на входные шины 34 кода 1111. При этом со схемы И 37 на регистр 3 поступает сигнал, разрешающий запись информации, снимаемой с выходов регистра 1, а со схемы НЕ 38 на регистр 1 поступает сигнал, запрещающий запись информации, снимаемой с выходов сумматора 2. Цикл приема и преобразования двоично-десятичного кода в двоичный равен периоду поступления десятичных чисел в виде двоично-десятичных тетрад и состоит из первого полупериода поступления информации и второго полупериода ее отсутствия,В первом полупериоде со схемы И 37 на регистр 3 поступает сигнал, запрещающий запись информации, снимаемой с выходов регистра 1, так как...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 494744

Опубликовано: 05.12.1975

Авторы: Вишняков, Пешков

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...один разряд вправо кода данной тетрады; 12 - 13 - вентили младшего разряда соседней старшей тетр ады; 14 - 18 - соответственно первый, второй, третий, четвертый и пятый элементы И блоков коррекции; 19 - 24 - входные элементы ИЛИ разрядов тетрады,Устройство работает следующим образом. В исходном состоянии в четырехразрядном регистре сдвига зафиксирован двоично-десятичный код соответствующей десятичной цифры преобразуемого числа. При поступлении по шине 25 тактовых сигналов в данную тетраду поступает либо сигнал сдвига с выхода вентиля 13, если младший разряд соседней старшей тетрады 5 находится в нулевом состоянии, либо сигнал коррекции с выхода вентиля 12, если разряд 5 - в единичном состоянии. Сигнал сдвига, поступая на вентили б - 11,...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 517890

Опубликовано: 15.06.1976

Авторы: Босяков, Вишняков, Пешков

МПК: G06F 5/00

Метки: двоично-десятичного, двоичный, кода

...на два разряда; 9 - шина генератора тактовых сигналов, подключенная к первым входам сумматоров-сдвигателей всех тетрад и к третьему входу регистра результата.Первый выход каждого сумматора-сдвигателя соединен с первым входом дешифратора этой же тетрады, второй выход каждого сумматора-сдвигателя соединен со вторым выходом соответствующего дешифратор а и с третьим входом дешифратора соседней младшей тетрады, первый (+2), второй (+5) третий (+7), четвертый (+10) и пятый (+12) выходы дешифратора каждой тетрады, кроме тетрады единиц, соединены с соответствующими входами сумматора-сдвигателя эгой же тетрады, Выход в дешифратора единиц подключен через элемент переноса к четвертому входу этого же дешифратора, выходы а и б которого соединены...

Преобразователь двоично-десятичного кода в последовательный двоичный код

Загрузка...

Номер патента: 543934

Опубликовано: 25.01.1977

Авторы: Дивин, Емельянов, Корнилов

МПК: G06F 5/00

Метки: двоично-десятичного, двоичный, код, кода, последовательный

...двоичных разрядов с учетом суммы переноса при формировании предыдушихдвоичных разрядов, Первым тактом в каждом цикле производится сдвиг содержимого сумматора на один разряд вправо. Разрядность сумматора определяется из алгорит-ома и зависит только от разрядности преобразуемого двоично-десятичного кода,Например, для 5-разрядного двоично-десятичного кода емкость сумматора должнабыть равна 13, следовательно разрядностьравна 4, для 8-разрядного - 24, следовательно разрядность сумматора равна 5,ГГервым тактом, в первом цикле и в зависимости от знака преобразуемого кода сум;матор устанавливается в "нулевое" или же в "единичное" состояние через элементы И 5, 6, 7, Если преобразуемое числоФ еположительное, то через элемент И 5 проходит на...

Устройство для преобразования двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 549801

Опубликовано: 05.03.1977

Авторы: Полищук, Распутный, Сальникова

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода, преобразования

...зависимость между входными и выходными сигналами которой такова, что входная комбинация кода, имею. щая содержимое 8, 9, 10, 11 и 12 двоичных единиц, блоком 4 уменьшается на 3.Регистр 5 предназначен для хранения четырехразрядной скорректированной информации до окончания такта коррекции данной тетрады.Триггер б предназначен для временного хранения текущих значений четвертого разряда информации с выхода регистра 5,Устройство работает следующим образом.Двоично-десятичный код числа, предназначенного для преобразования в двоичный код, потетрадно располагается в регистре 1,После этого содержимое всех тетрад поочередно, начиная с первой тетрады (элементы Т, - Т 4), поступает через блок 3 на блок 4, где анализируются и при необходимости...

Преобразователь двоично-десятичного кода “12222” в унитарный код

Загрузка...

Номер патента: 549803

Опубликовано: 05.03.1977

Авторы: Журавлев, Хамко

МПК: G06F 5/04

Метки: «12222», двоично-десятичного, код, кода, унитарный

...разрядам с весом 2, второй элемент ИЛИ 4, элемент задержки 5, выходной элемент ИЛИ б, шины опроса 7, вторую группу элементов И 8 - 11, дополнительный элемент ИЛИ 12, дополнительный элемент задержки 13, выход которого подключен к сигнальной шине устройства.Устройство работает следующим образом. Импульс опроса, поступающий на вход элемента И 2, соединенного вторым входом с выходом разряда с весом 1 (крайний ле. вый разряд регистра 1 на фиг. 1), проходит на выход устройства (выход элемента ИЛИ; б) без удвоения при состоянии единицы: указанного разряда. Все остальные импульсы опроса, если открыты соответствующие элементы И 2, удваиваются, ибо поступаютТираж 899Совета Министровоткрытийнаб д. 4/5 Заказ 2881964 Изд,476 ЦНИИПИ...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 590727

Опубликовано: 30.01.1978

Авторы: Вишняков, Пешков, Сухомлинов

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...равен 25, поэтому 2 подается в (с - 1)-ю тетраду, а 5 - в590727 Триада Выходнойдвоичный кодТетрада сотенТетрадаТетрада десятков,единигг ахов Т.,0 0 О 0 0 О 1 1 СО 0 100 01 0101 0000 3 0000 , 0001 0011 1 111001 01111001 00000000 0010 0000 , 00000000 1 , ,1 1101111001 25 СССР СССР г-ю тетраду. Второй младший разряд (г - 1)-й тетрады имеет вес 20 по отношению к г-й тетраде. После сдвига этот вес равен 5, поэтому на дешифратор г-й тетрады подается код 5. Веса старших разрядов г-й тетрады 5 равны соответственно 8 и 4, поэтому с учетом сдвига они подаются соовветственно как 2 и 1 на входы дешифратора г-й тет,рады.По тактирующему сигналу во всех тетра дах устанавливается код, равный суммме кодов, поданных на входы соответствующих...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 634267

Опубликовано: 25.11.1978

Автор: Омельченко

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...Е 25, я такженакопительный элемеп. Сос гав смматоров19 - 21 такой же, как и состав сумматора 18.Рс 1(т " сдгига 24 прднязачн для хряш 11 Я Р , ( 1Г сП )О 0 р ЗОВЯ Н Н 0 Р 1 И Н ф О р . с ц П 11С):1 О,55 дн.й .Воичный стчтор 210 -мспо .сГ) Я;1 сдвиг 21 1 р,пзняч 1:1 5 ко 1( 11 по 0 (1 1 ми росс Ни Я дВО ч.ОГЭ:511 Л(1 1 Я П)500) с 13 ЕОР ГЕГ,) с,Ь1) 1,1 1:11 )00)с 50 вс 1151 ),",1, 1,1,ХГ( Г;1.( В: 0-,(с",ГГПЧНС)О ЧИС, и. 111 1 Ч : 1,. . с)5 ,(Ь 1 с. ( ( 1 5 ,. О П Г С.1 15 1" .- 1 с(с) Р : 1 с1 1)( вивалентов,соответствуюших весам нрсобрязу( мой тетрады по формуле:А =:Ь 2 10 )де А - искомая правильная двоичнаядрооь;1 - номер десятичного разряда правильной двоично-десятичной дроби;р - номер двоичного разряда двоичнодесятичной тетрады;(1...

Преобразователь двоично-десятичного кода в код семисегментного индикатора

Загрузка...

Номер патента: 645149

Опубликовано: 30.01.1979

Автор: Филимонов

МПК: G06F 5/00

Метки: двоично-десятичного, индикатора, код, кода, семисегментного

...6, 7 О, 1, 4, 5, 8, 9 О , 1, 4, 5,8,92 разряд 2,3,67 инверсия 1разряда О, 2, 4, 6, 8 1, 3, 5 7, 9 1, 3, 5, 7, 9 О, 2, 4, б, 8 1 разряд ство работает следующим образом; на входы преобразователя пс 1 даются сигналы дво. При поступлении входных сигналов на выходах элементов 8, 9, 10, 11 появляются сигналы низкого потенциала, соответствую щие цифрам 0, 1, 7, 4, 2 и 3. На выходе элемента 14 образуются сигналы высокого потенциала для гашения пятого сегментаийдикатора при дешифрации цифр О, 1, 7, На выходе логического элемента 12, входы 1 О которого подключены ко входной шине 7 преобразователя и выходу элемента 14, образуются сигналы низкого потенциала, соответствующие цифрам 1, 7. На выходе элемента 1 Б, входы которого подключены к 15...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 645151

Опубликовано: 30.01.1979

Авторы: Викторов, Остафин, Романкевич, Русанова

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...сумматоров 11, 21подключены соответственно к 1-тому и( - 2)-му входам комбинационных сумматоров 21, 34. Выходы сумматора 34 подсоединены к выходным шинам 38 устройства.Старшие разряды многоразрядных комбинационных сумматоров 11 и 21 выполненыв виде элементов ИЛИ.Устройство работает следующим образом. На тетрады 1 - 4 входных полюсов подается совокупность единичных и нулевыхсигналов - код числа, например,10011001100 11001,На входы двоичных одноразрядных сумматоров и полусумматоров Б - 9 и элементИЛИ 10, составляющих многоразрядныйкомбинационный сумматор 11 через тетрадывходных полюсов 1 и 2 поступает код10011001. На сумматоре 11 происходит сложение Всех кодов:1) кода, поступающего через входныеполюса тетрады 2;2) кода, поступающего...

Преобразователь двоично-десятичного кода в двоичный код

Загрузка...

Номер патента: 664167

Опубликовано: 25.05.1979

Авторы: Рейхенберг, Шевченко

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, код, кода

...продвигают содержимое регистра сдвига 2 на первый 15вход сумматора 1, на второй входпродвигают значение очередной коистанты Р и сдвигают иа один разрядсодержимое регистра сдвига 3. Результат сложения в каждой итерации с выхода сумматора 1 записывается младшими разрядаьж вперед в освобождающиеся при сдвиге старшие разряды ре":;гистра сдвига 2 и продвигается всторону.младших разрядов. Затем в зависимости от того, является ли оче 4редной разряд двоично-десятичного числа У в регистре сдвига 3 значащим или нет, производится либо сложение в сумматоре 1, либо переход к следующей итераЦий . Причем содержимое в регистре сдвига 3 всегда сдвигается в каждой итерации на один разряд вправо от двоичной запятой (в сторону младших разрядов),...

Преобразователь двоично-десятичного кода в код семисегментного индикатора

Загрузка...

Номер патента: 712959

Опубликовано: 30.01.1980

Авторы: Бирюков, Филимонов

МПК: H03K 13/24

Метки: двоично-десятичного, индикатора, код, кода, семисегментного

...И - НЕ 1 - 7 шифратора, дешифратор 8 входного кода, инвертор 9, семисегментный индикатор 10, выходы дешифратора, соответствующие цифрам О - 4,7, соответственно, 11 - 16, шины 17 - 20 прямого кода, шины 21 - 24 инверсного кода.Преобразователь работает следующим образом.При подаче на шины 17 - 21 входного кода, соответствующего цифрам 0 - 4,7, дешифратор 8 формирует сигнал на одном из своих выходов 11 - 16, который через элементы И - НЕ 1 - 7 шифратора гасит соответствующие сегменты индикатора.оПри подаче на шины 17 - 24 входного кода, соответствующего цифрам 5, 9, происходит гашение левого нижнего сегмента через элемент И - НЕ 6 от сигнала с шипы 21 инверсного кода первого разряда, а гаше ние правого верхнего сегмента происходит при...

Преобразователь двоично-десятичного кода в последовательный двоичный код

Загрузка...

Номер патента: 720424

Опубликовано: 05.03.1980

Авторы: Дивин, Емельянов, Корнилов

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, код, кода, последовательный

...разряда, а также вес знака, расположенного н последней строке, предстанлены н двоичном кодеДля преобразования двоично-деся- тичного кода н последовательный двоичный код достаточно сложить в двоичной системе значения разрядов двоично-десятичного кода в каждом вертикальном столбце, начиная со второго, с учетом суммы в предыдущем столбце со сдвигом ее на один разряд вправо.Первым импульсом 5 , после прихода команды Начало йреобразования на выходе 11 Цф распределителя импульсон возникает сигнал, с помощью которого опрашивается состояние разряда а, 210 дноично-десятичного кода и значение триггера знакааЕсли преобразуемое число отрицательное, значение триггера знака равно единице.На выходе Формирователя образуется двоичный К-разрядный...

Преобразователь двоично-десятичного кода в двоичный код

Загрузка...

Номер патента: 723567

Опубликовано: 25.03.1980

Авторы: Немченко, Степанов, Утиркин

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, код, кода

...10.Преобразователь работает следующим образом. На входную тетраду подается старший десятичный разряд О который с каждым тактом сдвигается в промежуточный регистр 3 первого каскада. На одноразрядном сумматоре 5 эти два числа суммируются и на выходе получается число, соответствующее первому десятичному разряду, умноженному на (5 1010. Сумматор 6 суммирует первый десятичный разряд, умноженный на 1010 и код второго десятичного разряда.С выхода второго сумматора первого каскада код поступает на вход регист ра 4 следующего (второго) каскада и т.д. С выхода (2 п)-го сумматора последнего и-го каскада двоичное число по тактовым импульсам записывается в регистр двоичного кода 10. Та ким образом, данное устройство реализует следующую...

Преобразователь двоично-десятичного кода в двоичный код

Загрузка...

Номер патента: 734670

Опубликовано: 15.05.1980

Автор: Омельченко

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, код, кода

...О тетрады по информационной шине 9 последовательно одна за другой, начиная со старшей, поступают тетрады преобразуемой дроби. Одновременно с каждой тетрадой по управляющей шине 1 в блок 2 управления гюступает синхроимпульс, задающий сгарт-стопный режим работы устройства. Блок 2 управления вырабатывает сигналы, ооеспечивающие работу всего устроиства в целом и запускает распределитель 3 импульсов, вырабатывающий импульсы, число которых обусловлено разрядностью искомого двоичного числа. Из запоминающего устройства 7 считывается последовательным кодом двоичный эквивалент вида 101, соответствующий младшему разряду самой младшей тетрады преобразуемого числа и поступает на первый вход формирователя 8 двоичных эквивалентов. Управление...

Преобразователь двоично-десятичного кода 12222 в унитарный код

Загрузка...

Номер патента: 746497

Опубликовано: 05.07.1980

Авторы: Журавлев, Кабанов

МПК: G06F 5/02

Метки: «12222», двоично-десятичного, код, кода, унитарный

...регистр 1,состоящий из триггеров, группу элементов ИЛИ 2, группу элементов И 3,группу элементов НЕ 4, первый и второй элементы ИЛИ 5 и б, первый элемент задержки 7, третий и четвертыйэлементы ИЛИ 8 и 9, второй элементзадержки 10, пятый элемент ИЛИ 11,Устройство работает следующимобразом.Если в триггер 1, соответствующийразряду входного регистра с весом1, записана 1, то при поступлении первого импульса опроса на 40второй вход элемента И соответствуюцегб разряда на выходе преобразователя формируется одиночный импульс(выход элемента ИЛИ 8), При этом второй элемент И 3 группы по третьемувходу закрыт на время действия такто-вого импульса опроса сигналом с первого элемента НЕ 4 группы, Импульс,сформированный на выходе первого элемента И 3...

Преобразователь двоично-десятичного кода “12222” в последовательный код

Загрузка...

Номер патента: 769530

Опубликовано: 07.10.1980

Авторы: Журавлев, Цакоев

МПК: G06F 5/04

Метки: «12222», двоично-десятичного, код, кода, последовательный

...триггера соединен с выходом второго элемента ИЛИ. Выходы первого и третьего элементов ИЛИ соответственно являются информационными и сигнальным выходами преобразователя.На чертеже представлена структурная схема преобразователя.Он содержит входной регистр 1, состоящий из триггеров, группу элементов ИЛИ 2, первую группу элементов И 3, группу элементов,НЕ 4, первый и второй элементы ИЛИ б и б, счетный триггер 7, третий элемент ИЛИ 8 и вторую группу элементов И 9,Преобразователь работает следующим образом.Если в триггер с весом 2, соответствующий разряду входного регистра 1, записана 1, то при поступлении первого импульса опроса по входу 10 на второй вход элемента И первой группы соответствующего разряда на выходе элемента ИЛИ б формируется...

Преобразователь двоично-десятичного кода”12222″ b последовательный код

Загрузка...

Номер патента: 840878

Опубликовано: 23.06.1981

Автор: Журавлев

МПК: G06F 5/02

Метки: двоично-десятичного, код, кода"12222, последовательный

...разряда регистра.и вторымвходом первого элемента ИЛИ, прямой выход 1"го элемента ИЛИ группы соединен с третьим входом (1+1) -ого элемента ИЛИ группы, выходы элементов И группы соединены с входами установ ки нуля соответствующих разрядов регистра, прямой выход и-ого элемейта ИЛИ группы является выходом окончания преобразования.На чертеже представлена блоксхема преобразователя.,Пробразователь содержит входной регистр 1, состоящий из триггеров, группу элементов ИЛИ 2, группу элементов И 3, первый и второй элементы ИЛИ 4 И 5, дополнителный элемент И б, вход 7 опроса преобразователя, информационный выхбд 8 преобразователя и сигнальный выход 9 преобразователя.Преобразователь работает следующим образом.Если в левый значащий триггер с...

Преобразователь двоичного кода в двоично-десятичный и двоично-десятичного в двоичный

Загрузка...

Номер патента: 860051

Опубликовано: 30.08.1981

Авторы: Жабин, Корнейчук, Пономаренко, Рахлин, Савченко, Тарасенко, Торошанко

МПК: G06F 5/02

Метки: двоично-десятичного, двоично-десятичный, двоичного, двоичный, кода

...входом элемента И-ИЛИ 3, выходэлемента И-ИЛИ 2 через второй одноразрядный сдвиговый регистр 24 соединен со входом элемента И-ИЛИ 4. Выходы Д-триггеров 14 и 17 подключенысоответственно к первому 3 и второму4 элементам И-ИЛИ. С-входы триггеров 5 1 О 15 20 25 30 35 614 и 17 подключены ко второму такто" вому входу 25 преобразователя.Блок коррекции (фиг,2) содержит Д-триггер 26, прямой выход которого соединен через первый элемент 27 запрета и первый элемент ИЛИ 28 со входами шестого 29 и седьмого 30 элементов И-ИЛИ. Инверсный выход триггера 26 через второй элемент 31 запрета и второй элемент ИЛИ 32 соединен со входами первого элемента И 33, шестого 29 и восьмого 34 элементов И-ИЛИ и через второй элемент И 35 со входами элементов И-ИПИ...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 877521

Опубликовано: 30.10.1981

Автор: Алиев

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...навходе 9 с выхода входного регистра 1через коммутатор 2параплельно поступает на входы блока 3умножения, а с40его выхода в двоичном коде записывается через входы "параллельной записи"в счетчике-вычитателе 6 старших разрядов,Двоично-десятичный код среднего45разряда по управляющему сигналу навходе 9 с выхода входного регистра 1через. коммутатор 2 тетрад поступаетна входы блока 3 умножения, .а с.еговыхода,в двоичном коде .группируетсяпо "весам". в элементах ИЛИ 4,1-4 ивыдается через входы 1 параллельнойзаписи" ,двоичного счетчика-вычитате-ля 5Группировка по "весам" происходитследующим образом. Выходы младшего и 55среднего разрядов с 1 весом" 2 о подаются на .входы элемента ИЛИ 41 группы, авыход его соединяется,с первым входом 1...

Шифратор двоично-десятичного кода

Загрузка...

Номер патента: 881731

Опубликовано: 15.11.1981

Авторы: Бахирев, Соболь

МПК: H03M 13/49, H03M 7/22

Метки: двоично-десятичного, кода, шифратор

...входах первого, третьего,пятого, седьмого и девятого ключей устанав.ливается единица двоичного кода, котораяприсутствует на этих ключах в течение времени, равного длительности тактового импульса.Через время, равное задержке тактовогоимпульса на первом элементе 4 задержки, ноне 9 олее длительности тактового импульсаединица устанавливается на входах второго,третьего, шестого и седьмого ключей, Еще через время, равное задержке тактового импульса на элементах 4 и 5 задержки, единица устанавливается на входах четвертого, пятого,шестого и.седьмого ключей. После окончаниядлительности импульса с выхода второгоэлемента 5 задержки единица устанавливаетсяна входах восьмого и девятого ключей спомощью элементов НЕ 10 и 11, которая присутствует на...