H03M 7/04 — в двоичной системе счисления

Способ передачи дискретных сигналов

Загрузка...

Номер патента: 111350

Опубликовано: 01.01.1957

Автор: Бух-Винер

МПК: H03M 5/04, H03M 7/04

Метки: дискретных, передачи, сигналов

...с общим условием кодирования.11 риемное устройство следит, выполняется ли это условие и вслучае отклонения от него позволяет обнаружить или исправитьошибку (из фиг. 2 показано пунктиром . Блок-схема устройствасоставлена по двухканальному принципу (фнг, 3). самоиз ра- дыду111350На передаче включается кодирующее устройство 1, посылающее в линию импульсы кода. На приеме применено точно такое же устройство 1, вырабатывающее импульсы кода из рабочих сигналов, принятых с линии (после приемноо реенератора 2), В устройств 3 обнаружения ошибок сравниваются между собой оба кода (принятый и образованный на приеме), и в случае различий между ними на выходе схемы появляется сигнал обнаружения ошибок. Этот сигнал подается иа вход устройства 4...

Устройство для преобразования бинарного кода в новый код, нечувствительный к изменению полярности или фазы сигнала на 180о

Загрузка...

Номер патента: 112125

Опубликовано: 01.01.1958

Авторы: Немзер, Сергиенко

МПК: H03M 7/04

Метки: 180о, бинарного, изменению, код, кода, нечувствительный, новый, полярности, преобразования, сигнала, фазы

...предлагаемого приемного ц пере 2Ъо 112125дающего устройства. Принятые обозначения: Фь Ф, Ф,. Ф, и Ф 5 - блоки формирования, отличающие предлагаемое устройство от известных схем каналов связи; ФМ - фазовый модулятор; ПФ - полосовой фильтр; ФД -- фазовый демодулятор; Фl - фильтр нижних частот; Рег. - блок регенерации импульсов; /, - тактовая частота (просечка); , -- несущая частота канала. В передающей части посылки от синхронного телеграфного аппарата и специальньц импульсы просечки используются для выделения элементарных посылок одной полярности. На выходе фазового модулятора посылкам одной полярности телеграфного аппарата соответствует периодическое, в такт с импульсами просечки, изменение фазы, а посылкам другой полярности -...

Устройство для преобразования угла поворота в комплектный код со статическим магнитным съемом

Загрузка...

Номер патента: 128051

Опубликовано: 01.01.1960

Авторы: Гешелин, Левин, Мамиконов

МПК: H03M 7/04

Метки: код, комплектный, магнитным, поворота, преобразования, статическим, съемом, угла

...тричсмчисло кодирующих колес равно числу разрядов. Предмет изобретения Устройство для преобразования угла поворота в комплектный код со статическим магнитным съемом, о т л и ч а ю щ с е с я тем, что, с целью увеличения надежности телепередачи данных, применено кодовое колесо, на внешней окружности которого расположены ферромагнитные выбирающие элементы, образующие замкнутую магнитную цепь для четырех съемных катушск вдоль ооразующсй колеса, а для пятой - вдоль окружности колеса, что обсспсчивает циркулярное кодирование при комплектном коде.Цена 25 коп.Формат бум. 70 К 08/1тельский отдел Комитета по деластров СССР, Москва, ьентр, Ч 1. Тираж 650Объем 0 17 п лизобретений и открытийркасский пер., д. 2/6 Типография Комитета. по делам...

Устройство для преобразования двоичного кода в кольцевой

Загрузка...

Номер патента: 149626

Опубликовано: 01.01.1962

Автор: Янбых

МПК: H03M 7/04

Метки: двоичного, кода, кольцевой, преобразования

...кольцевого кода 1 является и-разряд регистр, Схема 2 состоит из схемы несоответствия, вхо ляется (а+1) -й символ кольцевого кода и выход схеьцевого кода (реющей логическую дам которой подячейки регистра, ешифратор, входы ыходы - со, счет- исправлять ошибеля двоичного кода его устройства, позвоевых кодах,ного регистра сдпервых разрядо вига в ре кода; 2 - с определенма вход,П - щий и яв. щий ный сдвигаю дами которо ы, реализую149626 Предмет изобретения Устройство для преобразования двоичного кода в кольцевой, отл и ч а ю щ е е с я тем, что, с целью выявления и исправления ошибки при преобразовании, оно содержит приемник кольцевого кода (регистра), выходы которого соединены со схемой реализующей логическую функцию обратной связи;...

Способ преобразования полного двоичного х-разрядного кода

Загрузка...

Номер патента: 165598

Опубликовано: 01.01.1964

Авторы: Всесгю, Злотник

МПК: H03M 7/04

Метки: двоичного, кода, полного, преобразования, х-разрядного

...ие будет содержать М ненулевых разрядов. 2На чертеже показана блок-схема устройства, работающего ио описываемому способу. Исходное слово поступает иа входной регистр 1, имеющий К разрядов. Фиксатор 2 старших единиц последовательно фиксирует 3 е единицы исходного сл реобразующее устройство тывает сигналы, вызываю ое продвижение единиц е 4 посредством п тва. Число разрядов вы ределяется из условия:С;) 2",где п - число разрядов сигнального коЛг - число единиц в сигнальном слК - число разрядов в исходном слС - число сочетаний из гг по Лг.К началу работы в выходном регистреЛг единиц занимают первые гг разрядов,соответствует нулю исходного кода.На первом этапе преобразования пестаршая единица г-го разряда исходногова вызывает передвижение...

Способ преобразования двоичного г-разрядного кода

Загрузка...

Номер патента: 165599

Опубликовано: 01.01.1964

Автор: Злотник

МПК: H03M 7/04

Метки: г-разрядного, двоичного, кода, преобразования

...ненулевого разряда, которому 10однозначно соответствуют 5 ненулевых разрядов в слове полного двоичного кода, таких,что число слов в этом коде не превышаетчисла тех слов в коде одинакового веса, которые содержат -й старший ненулевой разряд, 15а затем в исходном слове определяют номерследующего по старшинству ненулевого разряда, однозначно определяющего 5 ненулевых разрядов в слове полного двоичного кода,и такое поразрядное преобразование осуществляют до тех пор, пока преобразованное словоне будет однозначно соответствовать Л ненулевым разрядам исходного слова,Предложенный способ поясняется чертежом. 25На входной регистр 1 подается исходныйравновесовой код с и разрядами и У единипами. Фиксатор 2 старших единиц определяетпервый -й...

174839

Загрузка...

Номер патента: 174839

Опубликовано: 01.01.1965

МПК: H03M 7/04

Метки: 174839

...000, 001, 011, 110, 10 и 100. На чертеже изображена схемвления способа декодированиом кодовом кольце,Схема содержит элементы памяти 1, управляемые цепи переносов 2, входы 3, 4 для О и 1. Как показано на чертеже, сигналы нулей поступают на те цепочки переноса, в которых имеется соответствие между входным сигналом и запомненным символом. Аналогичным образом направлены и сигналы единиц. Перед началом декодирования все элементы памяти устанавливаются в состояние 1. Входные сигналы производят установку в О гсех элементов памяти, разрешая перенос в соответствующих местах.Таким образом, при приеме первого разряда будут выявлены все те места, в которых встречается соответствующий символ. После поступления второго разряда откроются цепи...

194420

Загрузка...

Номер патента: 194420

Опубликовано: 01.01.1967

МПК: H03M 13/15, H03M 7/04

Метки: 194420

...на выходе схемы да появляется сцгна счетном входе яда, Тактовый цмходит через открыщцх разрядов ц цех разрядов в протцхсл едцпцц цечетцо,падения этого разрлоткрываощий клапанера следующего разрпреобразования проапаны соответствуюсывает триггеры этцожнос состояние.мя преобразовашя,цт от числа разрлдс(ац есов аким образом, пепреобразуемого ет цзооретения ры.1-1 а чертсже показана функциональная схема преобразователя.Она содержт разряд 1 триггерного регистра, регистровые входы 2, счетные входы 3, импульсно-потенциальные клапаны 4, шину 5 тактового импульса преобразования, импульсно-потенциальные схемы 6 несовпадения.Устройство работает следующим образом.На регистровые входы триггерного регистра подается преобразуемый циклический код....

Устройство для интегрирования функций в двоично-десятичном циклическом коде

Загрузка...

Номер патента: 203321

Опубликовано: 01.01.1967

Авторы: Гуревич, Русинов, Смол

МПК: H03M 7/04

Метки: двоично-десятичном, интегрирования, коде, функций, циклическом

...2), если число в предыдущей декаде четное, и нечетная (5=1), если число в предыдущей декаде нечетное (перед самым старшим разрядом всегда подразумевается нуль - число четное). Логическая схема определения четности 15 производит суммирование по модулю числа единиц в коде каждого разряда интегрируемой функции схемами 1 б, выполняющими функцию несоответствия.Входы двух схем несоответствия 1 б, и 16 подсоединены к выходам ячеек регистра 1 попарно, а их выходы - ко входам схемы несоответствия 1 б;. Для введения поправки на четность содержимого предыдущей декады введена дополнительная схема несоответствия 5 10 15 20 25 ЗО 35 40 45 50 55 60 17, один вход .которой соединен с выходом схемы 1 б а второй - с выходом ячейки несоответствия 17...

Устройство для перекодирования двоичного кода

Загрузка...

Номер патента: 204020

Опубликовано: 01.01.1967

Автор: Злотник

МПК: H03M 7/04

Метки: двоичного, кода, перекодирования

...п, открыва- ЕМЫХ СИНХРОНИЗИРУЮЩИМИ ИМПУЛЬСаМИ 1 пг - :гпп, СЛЕДУЮЩИМИ С ПЕРИОДОМ КОДОВОГО СЛО- ва и совпадающими соответственно с моментом поступления каждого из и разрядов. Входное слово содержит Ж ненулевых разрядов, поэтому возбуждаются Ь из и выходных цепей схем 1, - 1 запускающих И из и триггеров 2, - 2, Сброс этих триггеров осуществляется импульсом 1,6, расположенным во времени между последним разрядом одного слова и первым (во времени) разрядом следующего слова. Предполагается, что нумерация разрядов исходного кода ведется, начиная с более позднего во времени разряда так, что, например, (и - 1)-й разряд поступает вслед за и-м, (и - 2)-й разряд - вслед за (и - 1)-м и т. д., вплоть до первого разряда. Нумерация единиц в слове...

Кодирующее устройство двоичных кодов,

Загрузка...

Номер патента: 204700

Опубликовано: 01.01.1967

Авторы: Ленинградска, Новиков

МПК: H03M 7/04

Метки: двоичных, кодирующее, кодов

...аналогично рассмотренному в примере 1. Поэтому для удобства рассмотрим только кольцевой регистр (см, фиг. 2), который в этом случае будет состоять из семи двоичных элеметов (ячеек).Ячейки 24, 28 и 29 формируют символ 1,а ячейками 23, 2 б, 2 б, 27 символ 0.При инвертировании кодирующее улройсгво будет генерировать кодовые комбинации второго подмножества, Таким образомна одном кольцевом регистре реализуют два кодовых кольца - 0100011 - и - 1011100 - .Кодовые комбинации одного подмножеетва(если их рассматривать отдельно от кодовых 10 комбинаций другого подмножества) образуютновый циклический (У, 3) код с лроизводящим полиномом Р (х) =х 4+хз+х 2+1.Таким образом, на одежном кодирующем устройстве реализуются два циклических кода 15 с...

206902

Загрузка...

Номер патента: 206902

Опубликовано: 01.01.1968

Автор: Меркуль

МПК: H03M 7/04

Метки: 206902

...кода, вы дает сигналы на две группы элементов выборки 4 и 5.Элементы выборки 3 возбуждаются присовпадении сигналов с дешифратора и сигнала опрос преобр. кода, возбуждение элемен тов выборки 4 и 5 осуществляется в зависимости от состояния распределительного триггера 1, соответствующего бите б 4 двоичного кода, при единичном состоянии данного триггера, возбуждаются элементы выборки 4, при 15 нулевом - элементы выборки 5.Распределение возбуждения элементов выборки 4 и 5 осуществляется от формирователей б и 7, на входы которых заводятся выходы распределительного триггера 1. Таким 20 образом, при наличии любого кода на триггерах символа 1, участвующих в преобразовании кода в качестве адресного регистра, возбуждается один элемент выборки...

Устройство для преобразования v-кода в двоичнб1й код

Загрузка...

Номер патента: 217062

Опубликовано: 01.01.1968

Авторы: Баранова, Лукь

МПК: H03M 7/04

Метки: v-кода, двоичнб1й, код, преобразования

...ЗО Сигнал запроса 7, одновременно являющийся сигналом адреса одного из датчиков, подается на устройства коммутации 1 выбранного датчика П и через схему ИЛИ 1 - на вход первого одновибратора 4 устройства управления К Сигнал от схемы ИЛИ 1 младших разрядов датчиков поступает непосредственно и через инвертор 3 на схемы И на входе триггера б. На другие входы схем И поступает сигнал от первого одновибратора 4 устройства управления, по заднему фронту которого триггер б устанавливается в состояние, соответствующее состоянию младшего разряда выбранного датчика, фиксируя тем самым его состояние на время считывания кода с преобразователя. Таким образом, смена информации, в младшем разряде датчика не влияет на состояние триггера б, поэтому...

Устройство для преобразования г-3, начного двоичного кода в р-значный двоичный код

Загрузка...

Номер патента: 220630

Опубликовано: 01.01.1968

Авторы: Бухман, Государственное, Капель

МПК: H03M 7/04

Метки: г-3, двоичного, двоичный, код, кода, начного, преобразования, р-значный

...64 разрядности р-кода устанавливается необходимая разрядность и- и р-кодов и подается сигнал Начальная установка. Преобразование и-значного кода перфоленты в р-значный код является результатом двойного преобразования. При первом преобразовании параллельный код, считанный с перфоленты, последовательным кодопреобразователем 18 преобразуется в последовательность разрядов кода. При втором преобразовании последовательность разрядов кода группируется по р разрядов в параллельный код.Информация, считанная с перфоленты, по 5 - 8.кодовым шинам 2 - 9 в зависимости от позиционности кода поступает в последовательный кодопреобразователь 18, Поступление информации сопровождается синхроимпульсом, которым триггеры 20 и 21 переводятся в состояние 1 и...

Устройство цикловой синхронизации в системах

Загрузка...

Номер патента: 236513

Опубликовано: 01.01.1969

Авторы: Баев, Медведев, Мизин, Уринсон

МПК: H03M 7/04

Метки: синхронизации, системах, цикловой

...поступают на преобразователь 2 двоичного кода,в моли фициров-иную биполярную импульсную по. Фили сдакто ПодписиосСопсгс Мипистров ССС 1.эаказ 1172,2 1 иратк 48011 НИ 1111 И Комитста по делам изоорстспип и открыгийМосква, Цситр, пр Ссрова, д пографип, пр. Сапунова, 2 следовательность, Преобразователь содержит узлы 3 и 4 разделения исходной информационной последовательности на две последовательности 5,и 6 и узлы преобразования 7 и 8, имеющие по два выхо,да 9 и 10.Каждая из двух последовательностей 5 и 6 преобразуется так, что кахкдая последующая двоичная единица выдается по другому выходу относительно предшествующей.С,выходов 9 и 10 двоичные единицы поступают ъа преобразователь 11 смены полярности 11 мп 1 льсов состоящий из двух узлов...

Ьлтект-ш. j; , т-л: н; ескля i 5i: d; -iott: -iа. а. давыдов

Загрузка...

Номер патента: 259473

Опубликовано: 01.01.1970

МПК: H03M 7/04

Метки: iott, давыдов, ескля, и.а, т-л, ьлтект-ш

...который устанавливает в нулевое состояние триггер управления 9, а также устанавливает в исходное состояние генератор 1, после чего кодируемая комбинация Аф (й-я комбинация двоичного кода) поступает на вход 15 генератора 2. На вход 1 б устройства подается импульс, который включает генератор импульсов 7, с выхода которого тактовые ампульсы поступают;на счетные входы 19 и 20 генераторов 1 и 2. Начинается процесс кодирования, причем генератор 1 начинает работу с начальной комбинациями кода постоянного веса А;, а генератор 2 - с кодируемой комбинации А;, . С каждым тактовым,импульсом в генераторах 1 и 2 отрабатываются новые комбинации кодов. Через (Л - А) тактов (где У - количество комбинаций в каждом из кодов) в генераторе 2 вырабатывается...

Устройство для перекодирования двоичного кода с постоянным весом в полный двоичный код

Загрузка...

Номер патента: 260963

Опубликовано: 01.01.1970

Авторы: Злотник, Шейпак

МПК: H03M 7/04

Метки: весом, двоичного, двоичный, код, кода, перекодирования, полный, постоянным

...ненулевым разрядов восьми- разрядного кода веса 4. Таким образом, слова 11110000, 11001100,00001111 имеют соответсгвенно числовые эквиваленты 69, 60, О. Принцип работы устройства следующий:Номер разряда Номер единицы23 45б7 6152015 7 21 35 35 5 10 10 5 В момент времени 1 з псявляется сигнал на выходе схемы И 9, который переводит триггер 75 счетчика б в единичное состояние,1, В исходном слове кода с постоянным весом фиксируются номера ненулевых разрядов и единиц,2. Каждому ненулевому разряду сопоставляется приписанное ему число,3. Суммируются числа, сопоставленные ненулевым разрядам.Счетчик 4 осуществляет подсчет числа единиц исходного кода, причем число состояний счетчика равно числу единиц (весу) исходного кода,Шина 2 служиг для...

Устройство для декодирования арифметических двоичных кодов

Загрузка...

Номер патента: 263274

Опубликовано: 01.01.1970

Автор: Шапиро

МПК: H03M 7/04

Метки: арифметических, двоичных, декодирования, кодов

...0 до (к) -га Код младшей группы числа ЗУ вычисляется сумматором в соответствии+ 3)К.Код 1-й группы числа ЗУ вычисляется сумматором в соответствии с формулой(2 + 3) У или (2 - 3)У, поступающая пошине 1, записывается в регистр 3. Сигнал,приходящий по шине 12, запускает схему управления 11, которая выдает сигналы сбросасумматора 7 и регистра 10, а затем формируеттактовые сигналы управления вентилями 2, 4,5, 9, При подаче тактового сигнала на вентили 4 и 5 в сумматор 7 поступают два к-разрядных числа из регистра 3 и регистра 10.Считывание информации из регистра 3 производится группами, начиная с младших разрядов.При декодировании чисел вида (2 к + 3) Уинформация из регистра 3 считывается в прямом коде, а при декодировании чисел...

Устройство для формирования телеграфного группового сигнала

Загрузка...

Номер патента: 270778

Опубликовано: 01.01.1970

Авторы: Бабанов, Лебедев, Серебр

МПК: H03M 7/04

Метки: группового, сигнала, телеграфного, формирования

...35 - 40, выходы которого соедцнены черезсоответствующие триггерные устройства 12 -1 б с ключами 17 - 21,Все устройство питается от двух источниковпитания напряжением 10 в. Для установкисхемы устройства в исходное состояние при 5включении питания предусмотрены кнопки 41и 42.При нажатии на клавишу триггерное устройство 1 - 5 запоминает кодовую комбинациюиз значений единицы и нуля, соответствующую 10заданной букве алфавита. Состояние плечакаждого триггера 1 - 5, при котором транзистор закрыт, обозначено 1, второе состояние - О. При задании информации в зависимости от заданного кода на каждый триггер 15либо подается сигнал, что соответствует единице, либо нет, что соответствует нулю, Таккак правые плечи триггеров 1 - 5 подключеныко...

Устройство для последовательного выделения«единиц»

Загрузка...

Номер патента: 278215

Опубликовано: 01.01.1970

Авторы: Братальский, Велков, Йатентрй, Тверицки

МПК: H03M 7/04

Метки: выделения«единиц», последовательного

...устройстве.Схема устройства изображена на чертеже. т сУстройство содержит блок выделения единиц с шифратором запрета обработанных разрядов 1, блок кодирования номера разряда выделенной единицы 2; регистры хранения 3 и 4 этого кода, дешифратор 5 двоичного кода номера разряда выделенной единицы.Устройство работает следующим образом.Перед началом работы производится начальное гашение регистров 3 и 4, затем на вход 6 поступает исходный двоичный код.Работа устройства делится на такты, в каждом из которых происходит выделение очередной единицы, В каждом такте блок 1 выделяет очередную, (в данном примере левую) единицу исходного кода. Блок 2 кодирует выделенную единицу двоичным кодом, который принимается в регистр 3, а затем в регистр 4. Прием...

Устройство для перекодирования г-разрядного

Загрузка...

Номер патента: 281897

Опубликовано: 01.01.1970

Авторы: Злотник, Шейпак

МПК: H03M 7/04, H03M 7/20

Метки: г-разрядного, перекодирования

...переписывают в параллельном коде в триггерысчетчика 5 через схемы 3 совпадения. В зависимости от кодового состояния счетчика 5 возбуждается один определенный выход дешифратора 9, соответствующий определенномучисленному значению и-й единицы слова кода постоянного веса. Выходной сигнал дешифратора 9 определяет номер разряда ы-йединицы в выходном кодовом слове и создаеткоманду на вычитание численного значенияы-й единицы из числа, соответствующего выходному кодоному слову. Это вычитание производят путем управления состояниями триггеров счетчика 5 по выходным цепям 14.1 -14.16 дешифраторов. Линии 16 служат длякомпенсации последовательных задержек вкаскадах счетчика при выполнении им арифметических операций,Новое численное значение кодового...

Патентно-техвргная бивдаотека

Загрузка...

Номер патента: 312377

Опубликовано: 01.01.1971

Авторы: Институт, Субботина, Телемеханики, Цареградский

МПК: H03M 7/04

Метки: бивдаотека, патентно-техвргная

...по более Изобретение относится к обласгики и вычислительной техники и м ь использовано для построения лог и счетных устройств.Большая часть известных типов стандартных цифровых элементов, в том числе полупроводниковые микромодульные, является устройствами с униполярным представлением О и 1, т. е, двоичная цифра представляется в них наличием или отсутствием сигнала.Известно, что представление двоичной цифры с помощью разнополярных импульсов имеет ряд преимуществ, обусловленных резким повышением помехоустойчивости и функциональной устойчивости элементов и расширением их логических возможностей. В настоящее время появились элементы с биполярными входами (например, магнитные пороговые элементы или элементы типа ФДЭ). При...

Преобразователь двоичного кода в код с любым другим основанием

Загрузка...

Номер патента: 315176

Опубликовано: 01.01.1971

Автор: Венский

МПК: H03M 7/04

Метки: двоичного, другим, код, кода, любым, основанием

...контакте пирамиды определяется значением данного и всех старших разрядов двоичного кода,Так, например, на выходе 3 ячейки 5 напряжение появляется только в том случае, если значение двух старших разрядов двоичного числа соответствует единицам, т. е. число равно 2" - +2" - =3 2" -а напряжение на выходе 1 ячейки 7 появляется, если двоичное число равно 1 2"-4 или 11 2"-4 и т. д.При данном соединении ячеек пирамиды десять ее выходов соответствуют значению единиц десятичного числа. Для того, чтобы убедиться в этом следует положить и равным любому числу. Если, например п=5, то значение младшего разряда числа 2" - =2=1. В этом случае на нулевом выходе 0 сумматора напряжение появится, когда число имеет нуль единиц, т, е. О, 10, 20, 30, на...

315178

Загрузка...

Номер патента: 315178

Опубликовано: 01.01.1971

МПК: H03M 7/04

Метки: 315178

...триггероввторого подканалов.Однако это устройство сложно, 2 С целью упрощения схемы в предложенном устройстве между входными и выходными каскадами включены импульсно-потенциальные схемы И, объединенные в группы диодными схемами ИЛИ к образом, 2 что емкостные и реостатные входы каждой схемы И присоединяются к парафазным выходам входных каскадов.На чертеже приведена принципиальная схема предложенного устройства З Устройство работает следующимДетектированные сигналы фазовыхлов со входов 1 и 11 поданы на тркаскады 1, 2, с парафазных выходовсигналы поступают на схемы И15 - 22). Диод пропускает импульс тслучае совпадения положительногона элементе ЯС и положительного пла на элементе Я,Входы импульсно-потенциа,тов подключаются к шинам...

Устройство для преобразования двоичного кода в двоично десятично-шестидесятиричный код

Загрузка...

Номер патента: 318158

Опубликовано: 01.01.1971

Авторы: Голомо, Завод, Парамонов, Степанов

МПК: H03M 7/04

Метки: двоично, двоичного, десятично-шестидесятиричный, код, кода, преобразования

...импульсов, выход которого подсоединен ко входному двон пюму счетчику, а выход генератора - ко входу распределителя импульссв.Это повышает точность преобразования.На чертеже дана блок-схема устройства. Оно содержит двоичный счетчик 1, раоотающий в на 1 правлении сложения, импульсов,генератор счетных импульсов 2, двоично-,дссятичпо-шестидесятиричный счстчпк 3, а 5 также последовательно - параллельное сума мируощее устройство, состоящее пз двоич-,ного счетчика 4 и распределителя нмпуль-: сов 5. Выход генератора 2 подключен на вход,раопредетителя импульсов б, выходы которо 10 го под 1 соединепы на счетные входы счетчп-,ка 4. Выход последнето подсоединен ко входу счетчика 1, выход которого подсоединен ко входу сбороса генератора,...

Кодирующее устройство

Загрузка...

Номер патента: 341028

Опубликовано: 01.01.1972

Авторы: Патент, Рождсстве

МПК: H03M 7/04

Метки: кодирующее

...коды адресов 8 и логические элементы выдачи прямых и ин)верс)ных кодов елов 4 ь 4 е, 4 р. При подаче д разряда)в входного кода напреоб)раз)ователь . по)след)ний фо)рмируе 1 т набор из р адресавкаждый из которых поступает на соответствующую систему 2 г ад ресной выборки. Причем любая пара наборовиз о)бщего возможного каличест)ва набора)в (2 ч) имеет определен)ное количест)во (г) совпадаю)щих адреса)в при сравнениями их по пра)вилу - адре)с г-,го блока пер)ваго набора с 0 ад)реса)м г-го блока вто)рого.)В результате выдач)и слоев пз)всех р бпамяти, каждого по своему адресу, фар ются г - р разрядов прамежуточ)ногокода, а остальные р 1 одзиг разрядов по 5 ют ст преобразователя адресов.)к кодовое расстояние слов, хра)някаждом бло)ке,...

401993

Загрузка...

Номер патента: 401993

Опубликовано: 01.01.1973

МПК: H03M 7/04

Метки: 401993

...опроса 7, выходы которых подключены ко входам блока кодирования 8, назначение которого - осуществление удобного для конкретной реализации кодирования симво лов многосимвольной последовательности.Другой вход, блока кодирования подсоединен к выходу схемы сравнения 3. Входы управления вентилей 2, 4 и 7 подключены к выходу генератора 9 тактовых импульсов.20 Код величины Х, заданной на интервале(0,1) и подлежащей преобразованию, поступает на вход устройства в регистр. Младшие и старшие разряды записываются в соответствующие части 1 и 6 регистра. При подаче так тового импульса с генератора 9 на вентилиопроса 2, 4 и 7 последние открываются. На первые входы схемы сравнения 3 списывается значение Х, соответствующее младшим разрядам кода...

403057

Загрузка...

Номер патента: 403057

Опубликовано: 01.01.1973

МПК: H03M 7/04

Метки: 403057

...слова из оперативного запоминающего устройства 16 через сумматор 18 поступает на выход 21, так как оперативное запоминающее устройство 17 находится в начальном (нулевом) состоянии.На вход преобразователя поступает слово, количество букв в котором больше семи, например программа.В течение первого цикла на входы 22, 23, , 28 преобразователя подаются коды первых семи букв слова п, р, о, г, р, а, м, которые преобразуются в импульс считывания, появляющийся на одном из выходов матрицы 12, на вертикальные шины которой подают код буквы М,Под действием импульса считывания блока памяти 15 считывается подкод этой части слова, который записывается параллельным образом в разряды оперативного запоминающего устройства 17. Одновременно подкод этой части...

Устройство для преобразования двоичного кода в циклический с постоянным числом п единиц из р

Загрузка...

Номер патента: 404078

Опубликовано: 01.01.1973

Автор: Папков

МПК: H03M 7/04

Метки: двоичного, единиц, кода, постоянным, преобразования, циклический, числом

...этому количеству единиц. В результате ца выходе преобразователя код - аналог 6 появится ступенчатое напряжение, которое подается ца вход логической пороговой схемы 7.Логическая пороговая схема 7 состоит из двух схем сравнения, выходы которых подключены к схеме запрета. При появлении потенциала (или тока), пропорционального г единицам, срабатывает только одна схема сравнения, импульс проходит через схему запрета и по шипе 14 поступает на вход служебного регистра 3. При появлении на входе логической пороговой схемы 7 потенциала, соответствующего гг+1 единицам и более, срабатывают обе схемы сравнения, и импульс ца схеме запрета це возникает, Таким образом, по мере счета количество комбинаций, содержащих и единиц в р-разрядном...

413477

Загрузка...

Номер патента: 413477

Опубликовано: 30.01.1974

МПК: H03M 7/04

Метки: 413477

...которой соединены с выходом счетного триггера и с входной шиной устройства.Это позволяет упростить устройство.Схема предложенного устройства показана на чертеже.Устройство содержит входнукоторой подается двоичный кодсхемы 3 и 4 совпадения, операцитель 5, генератор 6 тактовыхсчетный триггер 7. 2Устройство работает следующим образом, Подлежащий преобразованию двоичный кодпоступает в устройство по шине 1. Прп наличии единиц в двоичном коде схема 4 совпадения не пропускает тактовых импульсов с генератора 6 па счетный вход триггера 7. На первом входе операционного усилителя 5 сигналы равны нулю, а на втором его входе - либо нулю, либо единице в зависимости от 0 состояния триггера.При наличии нулей в двоичном коде схема4 совпадения...