Устройство для контроля и диагностики неисправностей логических блоков

Номер патента: 1633411

Авторы: Лисин, Пивоваров

ZIP архив

Текст

)5 б 06 Е 11 16 ОМИТЕТОТКРЫТИЯМ ГОСУДАРСТ 8 ЕННЫПО ИЗОБРЕТЕНИЯМПРИ П(НТ СССР М,:)1( с 3 ПИСАНИЕ ИЗОБРЕТЕН ССР86.ТРОЛЯ ИОСТЕЙ ЛО числитель зонзно для ых элемен ельных ма ванием из А ВТОРСКОМУ СВИДБТЕЛЬСТ(54) УСТРОЙСТВО ДЛЯ КОН(57) Изобретение относится к ньной технике, может быть исполь,контроля и диагностики типовтов замены электронных вычислитшин и является усовершенство Изобретение относится к вычислительной технике, может быть использовано для контроля и диагностики типовых элементов замены электронных вычислительных машин и является усовершенствованием изнесгного устройства по авт. св.44405.Цель изобретения -- расширение области применения устройства за счет обеспечения контроля и диагностики логи 1,ких блокон, включающий в себя программируемые узлы илц схемы, функционирующие ири упорядоченном изменении сигналов ца отдельных группах входных контактов.На чертеже изображена структурная схема устройстваУстройство для контроля и диагностики неисправностей логических блоков содержит генератор 1 псендослучайной последовательности, регистр 2, тумблерный регистр 3, ком. мутатор 4, двз блока 5 и 6 электрического согласования, эталонный блок 7, контролируе мый блок 8, блок 9 регистрации неисправности, блок О индикации, блок 11 синхронизации, счетчик 2, блок 13 управления, блок 14 сравнения, счетчик 5 адреса, блок 16 сверхоперативной памяти. вестного устроиства, описанного в авторском свидетельстве1441405. Цель изобретения - расширение области применения устройства за счет обеспечения контроля и диагностики логических блоков, включающих в себя программируемые узлы или схемы, функционирующие при упорядоченном изменении сигналов на отдельных группах входных контактов. Устройство содержит два блока электрического согласования, блок индикации, блок сравнения, блок синхронизации, генератор псевдослучайной последовательности, коммутатор, тумблерный регистр, блок управления, блок регистрации неисправностей, регистр, счетчик адреса, блок сверхоперативной памяти.ил. Блок 16 сверхоперативной памяти служит для хранения и выдачи информации через коммутатор 4 к контролируемым блокам. Сверхоперативная память может быть выполнена на интегральных схемах с циклом считывания меньше длительности такта рзбо. ты устройства.Устройство работает следующим образом.Генератор 1 псевдослучайной последовательности обесиечинает выдачу на входы коммутатора проверочного кода динамичес кцх псевдослучайных последовательностей. Количество выходов генератора определяется максимальным количеством контактов проверяемых блоков. С помощью тумблерцого регистра 3 и коммутатора 4 осуществляется выбор входных контактов логических блоков и коммутация входных сигналов.Входные сигналы на контролируемый блок 8 и эталонный блок 7 поступают через блоки 5 и 6 электрического согласования и могут быть поданы на различные контакты с генератора 1 псевдослучайцоц последовательности из бпокасинхронизации, блока 3 управления, блока 6 сверхоперативной памяти н различных сочетаниях163343Б работе устройства предусмотрено два , ежима: режим контроля и режим поиска ;а исп ра вости.В режиме контроля первоначально контролируемый и эталонный блоки приводятся в идентичное состояние. Затем начинается рабочий период контроля, Момент приведения блоков к идентичному состоянию определяется автоматически, при этом в блоке 13 вырабатывается сигнал Начало сравнения. В режиме контроля состояние генератора псев дослучайных кодов периодически запоминается на регистре 2 для возможности циклических повторений последовательностей входных сигналов, при которых проявляется неисправность. При этом информация из блока сверхоперативной памяти циклически считывается по всем адресам и подается на выбранную группу входных контактов контролируемого и эталонного блоков, При неисправности любой пары сигналов на контактах контролируемых блоков устанав ливаются соответствующие триггеры ошибок блока 9 регистрации неисправностей и в блоке 13 вырабатывается сигнал Останов, по которому блокируется работа устройства, блоком 10 индицируется номер несравнившихся контактов. Для поиска неисправностей предусмотрен первый и второй циклические режимы. При первом циклическом режиме в блоке управления блокируется выработка сигнала Останов и прием на регистр 2, где запоминается состояние генератора 1, предшествующее информации, при которой появилась неисправность. После повторного запуска устройства информация на генераторе 1 изменяется от начального состояния. С приведением испытуемых блоков к идентичному состоянию на генератор 1 принимается информация с регистра 2 и начинается рабочий период контроля. Фиксируется момент возникновения неисправности. Затем блоки устройства приводятся к исходному состоянию. Цикл повторяется автоматически с запуска генератора псевдослучайных кодов от начального состояния.При втором циклическом режиме при поиске неисправности заклинивается последова тельность входных сигналов, при которой исходной информацией для генератора 1 является информация регистра 2. Второй циклический режим используется при поиске неисправностей в блоках, которые не приводятся к идентичному состоянию из-за грубых неисправностей.При использовании информации об индикации триггеров ошибок с помощью осциллографа по принципиальной схеме методом сравнения сигналов контролируемого и эталонного блоков определяется причина неисправности.Формула изобретенияУстройство для контроля и диагностики неисправностей логических блоков по авт. св. Мо 1441405, отличающееся тем, что, с це. лью расширения области применения устройства за счет обеспечения контроля и диагностики логических блоков, включающих в себя программируемые узлы или схемы, функционирующие при упорядоченном изменении сигналов на отдельных группах входных контактов, в него введены блок сверхоперативной памяти и счетчик адреса, причем вход начальной установки счетчика адреса соединен с пятым выходом блока управления, счетный вход счетчика адреса соединен с первым выходом блока управления, выход счетчика адреса соединен с адресными входами блока сверхоперативной памяти, выход которого соединен с пятой группой информационных входов коммутатора.Составитель А. ГрошевРедактор С. Патрушева Техред А. Кравчук Корректор Н. КорольЗаказ 618 Тираж 410 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж 35, Раушская наб., д. 4/5Производственно. издательский комбинат Патент, г. Ужгород, ул Гагарина, О 1

Смотреть

Заявка

4663954, 20.03.1989

ПРЕДПРИЯТИЕ ПЯ Х-5692

ПИВОВАРОВ ВИКТОР СПИРИДОНОВИЧ, ЛИСИН ВИКТОР НИКОЛАЕВИЧ

МПК / Метки

МПК: G06F 11/16

Метки: блоков, диагностики, логических, неисправностей

Опубликовано: 07.03.1991

Код ссылки

<a href="https://patents.su/3-1633411-ustrojjstvo-dlya-kontrolya-i-diagnostiki-neispravnostejj-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля и диагностики неисправностей логических блоков</a>

Похожие патенты