Шмарук
Сигнатурный анализатор
Номер патента: 1589278
Опубликовано: 30.08.1990
Авторы: Дайновский, Муравьев, Подгорский, Шачок, Шмарук
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...данных, поступающих на его информационный вход с выхода 15 шиФратора 2, Если на информационном входе 10 анализатора имеется сигнал Е соответствующий третьему состоянию, то на выхоце 16 шифратора Формируется уровень логического нуля, который запрещает прохожцение синхроимпульсов через элемент И 6, При этом Формирователь 7 сигнатур продолжает оставаться в состоянии, предшествовавшем появлению сигнала третьего состояния. Если при неисправности третье состоя" ние изменяется на логический уровень нуля или единицы, то результирующая сигнатура; сформированная Формирователем 7 сигнатур, отличается от эта"лонной при условии, что во все моменты появления неисправности на третьемвхоце элемента И 6 не присутствуетуровень логического нуля. Элемент...
Устройство для контроля многовыходных цифровых узлов
Номер патента: 1566353
Опубликовано: 23.05.1990
Авторы: Дайновский, Подгорский, Фомич, Шмарук, Ярмолик
МПК: G06F 11/22
Метки: многовыходных, узлов, цифровых
...формируемых на выходе 20 блока 17 синхронизации. С а, (К+1)х, Ох Ох х,х,хПолучают системт уравнений1-хг, 1 - х , 1 - х Я х 9 х , 1 - х 91 ххРешив приведенную систему уравнений окончательно имеют С=1111.Подобным образом определяются значения эталонных структур для остальных последовательностей 24,2,7,ь,Еи 2, для которых получают, =0100 С 4 =101 ОЫ .=1011 С=1100- 1.Ь -0100 Ь 7-000ц,=000 С,=110Значения эталонных последовательностей С, х=1,8, имеющих такую жеразрядность, как и эталонные сигнатуры Б, записываются на регистрыз Еф Еь 76 20 1 1 0 О 0 0 О1 0 1 0 1 О 0 12 1 1 0 О 1 1 13 0 1 0 1 0 1 1В последние четыре такта на входыблока 9 поступают последовательности,полученные как сумма по модулю два Процедура сложения по модулю два...
Устройство для контроля цифровых узлов
Номер патента: 1283772
Опубликовано: 15.01.1987
Авторы: Муравьев, Фомич, Шмарук, Ярмолик
МПК: G06F 11/26
...поэтому она получается при подаче сигнала "Пуск" на Т-триггерах, когда элемент 9 коммутации находится в замкнутом состоянии, Оставляя элементы б - 8 коммутации в прежнем состоянии и подсоединяя щуп при помощи зажима к точке 38 схемы (фиг. 3), подают сигнал "Пуск" блока 15, При этом получают сигнатуру Б , которая с появлением импульса на шине блока 15 записывается на Т- триггерах 11. В случае неравенстваР осигнатур ББ на выходе элемента 12 формируется единичный уровень и лампочка блока индикации 13 загорается, В противном случае, когда Б =Б лампочка блока 13 индикации не горит, следовательно в точке 38 схемы присутствует неисправность "тождественный О", которую необходимо устранить. Полчая аналогичнымР Р образом сигнатуры Б 4 Бг...
Устройство для контроля цифровых блоков
Номер патента: 1260961
Опубликовано: 30.09.1986
Авторы: Дайновский, Кавун, Фомич, Шмарук, Ярмолик
МПК: G06F 11/22
...вход 16 кода логического уровня нуля устройства. Последовательно изменяя адре 25 са блоков 5-7 сверхоператизной памяти путем формирования одиночных импульсов генератором одиночных импульсов 32.1 во все ячейки памяти указанных блоков записывается логический ноль. Подобным образом обнуляется содержимое регистров блока 1 с использованием генераторов одиночных импульсов 32.7 и 32.8.Далее в блоки 5-7 ь-го разряда записывается исходная информация, Э 5 которая определяется режимом д-го разряда устройства, для чего в блок 15 записывается нулевой код, который обеспечивает передачу через мультиплексор информации, формируемой на 40 выходе блока 10 ввода, В процессе загрузки исходной информации на выходе триггера 38 блока 12 формируется...
Многоканальный сигнатурный анализатор
Номер патента: 1211731
Опубликовано: 15.02.1986
Авторы: Борисов, Подгорский, Фомич, Шмарук, Ярмолик
МПК: G06F 11/25
Метки: анализатор, многоканальный, сигнатурный
...11 индикации не загорается, что свидетельству ет о том, что в последовательностях 3, Х, Хр, Ер с большой вероятностью ошибки не возникли.Рассмотрим функционирование многоканального сигнатурного анализатора для случая определения неисправности цифрового узла с точностьюдо его выхода.Предположим, что возникшая неисправность цифрового узла, имекице0 1 1 00 0 0 0 0 0,1,0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 07 12 го четыре выхода Е 7. , Е , Е ,проявилась .в изменении эталонной пос. ледовательности 24 таким образом, что вместо последовательности4 = 0011000001 формируется последовательность Е = 0000000000, которая инициируется, например, путем закора чивания выхода 24 на нулевой уровень цепи питания.На первом этапе исследования...
Многоканальный сигнатурный анализатор
Номер патента: 1200293
Опубликовано: 23.12.1985
Авторы: Подгорский, Фомич, Шмарук, Ярмолик
МПК: G06F 11/25
Метки: анализатор, многоканальный, сигнатурный
...15На чертеже приведена функциональная схема многоканального сигнатурного анализатора для частного случая,ш=4, где ш - степень образующеготрехчлена 1 + х + х.20Многоканальный,сигнатурный анализатор имеет группу информационныхвходов 1 регистр 2, состоящий иэ0-триггеров 3, блок 4 сумматоров помодулю два, разбитый на Зп/ш . групппо ш сумматоров в каждой, где ичисло информационных входов анализатора, а 3 п/ш Г - ближайшее целое,не меньшее и/ш, группу выходов 5:входы и выходы 6-29 анализатора.Разрядность регистра 2 определяется требуемой достоверностью контроля,Для реальных случаев величина ш непревышает 20. Количество Р-триггеровне зависит от количества каналовмногоканального сигнатурного анализатора, т.е. от величины и. Определив...
Генератор псевдослучайных кодов
Номер патента: 1167710
Опубликовано: 15.07.1985
Авторы: Кобяк, Подгорский, Фомич, Шмарук, Ярмолик
МПК: H03K 3/84
Метки: генератор, кодов, псевдослучайных«
...информации на -ом триггере выходного регистра 1, т. е. изменение значения У будет происходить при этом во второй фазе такта работы генератора.Для генерирования псевдослучайной последовательности У с вероятностью Р(т= 1= =0,5 по -му каналу предварительно необходимо записать О на -ые триггера регистра 3 маски, первого 6 и второго 7 регистров, а в -ые разряды всех ячеек блока 5 памяти записать значения единицы.В течение второй фазы на вход -го триггера регистра 1 будет подана логическая единица и на первый вход -го двухвходового элемента И блока 9 с блока 5 памяти постоянно будет считываться логическая единица. На второй вход -го элемента И блока 9 с -го разряда регистра 4 во второй фазе такта работы будет подаваться значение...