Дайновский

Устройство для управления высоковольтным блоком последовательно соединенных вентилей

Номер патента: 510064

Опубликовано: 27.09.1996

Авторы: Балыбердин, Герцик, Дайновский, Кадомский

МПК: H02M 1/088

Метки: блоком, вентилей, высоковольтным, последовательно, соединенных

Устройство для управления высоковольтным блоком последовательно соединенных вентилей, содержащее импульсные трансформаторы с общей первичной обмоткой в виде петли высоковольтного кабеля, отличающееся тем, что, с целью повышения помехоустойчивости при скачках напряжения на блоке, оно снабжено замкнутыми магнитопроводами, охватывающими обе ветви высоковольтного кабеля.

Способ защиты инверторной подстанции мгд-электростанции от перенапряжений при обрыве энергетической связи с электрической сетью

Загрузка...

Номер патента: 1419453

Опубликовано: 15.09.1990

Авторы: Балыбердин, Дайновский, Кадомский, Краснова, Лавров

МПК: H02H 7/10

Метки: защиты, инверторной, мгд-электростанции, обрыве, перенапряжений, подстанции, связи, сетью, электрической, энергетической

...генератора. 1 иль1419453 каз 3324 , Ти пр одписн оектная, 4 тие, г. Ужгород зн.-полнгр Изобретение относится к областиэлектротехники и может быть применено в устройствах защиты МГД-генераторов. 5Целью изобретения является повышение надежности защиты МГД-генератора,На чертеже представлено устройство. МГД-электростанции, реализующееДанный способ. ОМГД-электростанция содераит МГДгенератор 1 с распределенными элек"тродвми 2, мазду которыми через сглаживающие реакторы Э подключены входами вентильные ннверторы 4, выходы которых подключены к первичным обмоткам соответствующих силовых трансформаторов 5, вторичные обмотки которых подключены нв общие шины 6, к которым через выключатель 7 подключен 20трансформатор связи 8 и ЬС-фильтр 9.Способ...

Сигнатурный анализатор

Загрузка...

Номер патента: 1589278

Опубликовано: 30.08.1990

Авторы: Дайновский, Муравьев, Подгорский, Шачок, Шмарук

МПК: G06F 11/25

Метки: анализатор, сигнатурный

...данных, поступающих на его информационный вход с выхода 15 шиФратора 2, Если на информационном входе 10 анализатора имеется сигнал Е соответствующий третьему состоянию, то на выхоце 16 шифратора Формируется уровень логического нуля, который запрещает прохожцение синхроимпульсов через элемент И 6, При этом Формирователь 7 сигнатур продолжает оставаться в состоянии, предшествовавшем появлению сигнала третьего состояния. Если при неисправности третье состоя" ние изменяется на логический уровень нуля или единицы, то результирующая сигнатура; сформированная Формирователем 7 сигнатур, отличается от эта"лонной при условии, что во все моменты появления неисправности на третьемвхоце элемента И 6 не присутствуетуровень логического нуля. Элемент...

Устройство для контроля многовыходных цифровых узлов

Загрузка...

Номер патента: 1566353

Опубликовано: 23.05.1990

Авторы: Дайновский, Подгорский, Фомич, Шмарук, Ярмолик

МПК: G06F 11/22

Метки: многовыходных, узлов, цифровых

...формируемых на выходе 20 блока 17 синхронизации. С а, (К+1)х, Ох Ох х,х,хПолучают системт уравнений1-хг, 1 - х , 1 - х Я х 9 х , 1 - х 91 ххРешив приведенную систему уравнений окончательно имеют С=1111.Подобным образом определяются значения эталонных структур для остальных последовательностей 24,2,7,ь,Еи 2, для которых получают, =0100 С 4 =101 ОЫ .=1011 С=1100- 1.Ь -0100 Ь 7-000ц,=000 С,=110Значения эталонных последовательностей С, х=1,8, имеющих такую жеразрядность, как и эталонные сигнатуры Б, записываются на регистрыз Еф Еь 76 20 1 1 0 О 0 0 О1 0 1 0 1 О 0 12 1 1 0 О 1 1 13 0 1 0 1 0 1 1В последние четыре такта на входыблока 9 поступают последовательности,полученные как сумма по модулю два Процедура сложения по модулю два...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1260961

Опубликовано: 30.09.1986

Авторы: Дайновский, Кавун, Фомич, Шмарук, Ярмолик

МПК: G06F 11/22

Метки: блоков, цифровых

...вход 16 кода логического уровня нуля устройства. Последовательно изменяя адре 25 са блоков 5-7 сверхоператизной памяти путем формирования одиночных импульсов генератором одиночных импульсов 32.1 во все ячейки памяти указанных блоков записывается логический ноль. Подобным образом обнуляется содержимое регистров блока 1 с использованием генераторов одиночных импульсов 32.7 и 32.8.Далее в блоки 5-7 ь-го разряда записывается исходная информация, Э 5 которая определяется режимом д-го разряда устройства, для чего в блок 15 записывается нулевой код, который обеспечивает передачу через мультиплексор информации, формируемой на 40 выходе блока 10 ввода, В процессе загрузки исходной информации на выходе триггера 38 блока 12 формируется...