G06F 17/50 — автоматизированное проектирование
Внутрисхемный эмулятор
Номер патента: 1589274
Опубликовано: 30.08.1990
Авторы: Дианов, Корнев, Щелкунов
МПК: G06F 17/50, G06F 9/44
Метки: внутрисхемный, эмулятор
...иэ "0" в "1" сигналовКОМС (запуск кода, лежащего в блоке6) или МЗМ (запуск кода, лежащего вблоке 7). управляющего словаВ обоихслучаях из холостого цикла М 1 гЫМР Муправление передается на служебнуюподпрограмму блока 6, которая имеетследующую структуру М 1: НОР1 589274 О МОЧ А, айаг. 8 ХОР ВОР 1.1 МР ЦБЕК Чтение бита: 25 МОЧХ А, СРРТ МОЧХ СК А1ЫМР ЬООР 35 45 0 тело программы,где тело - часть программы, зависящаяот выполняемой функции.Обратный переход осуществляется"при А 8 Ч А 9 = 1.Примером таких функций могут служить программы, написанные на языкеассемблера АБМ 51,Чтение внутренней памяти данных: МОЧХ СК , А1ЫМР ЬООР (ЬООР - метка) МОЧ С, Ьг=аййг,8 МОЧХ СК., А20 ЫМР ЬООР Чтение внешней памяти данных:МОЧ,ЭРТК,ФаИ г. 16 Чтение...
Способ определения параметров линий связи цифровых схем
Номер патента: 1599876
Опубликовано: 15.10.1990
Авторы: Коновалов, Красников, Красникова, Ольшанский, Патлай
МПК: G06F 17/50
Метки: линий, параметров, связи, схем, цифровых
...2 ор ) 1 р2 ор л лллд 1.р /1.м э яя 2 риз р Сзмэ - ф эс 11599876 ф; - Ткнув 6 з.м Сомп + 2 п 1 р 1. ,Сом и 1 С, Еф + где 1 р, 1.м - длина выбранной линиисвязи в реальной схемегенератор слов комплекса "Элек роника НЦ-ВОЗ", а на входы синхро модели - сигналы синхронизатотой Г (см. Ьормулу (1,Частоту синхронизации мод уровни и длительности помехют из максимального значения ния длины линии связи в модне соответствующей линии связи в реальном объекте (и), а также по соотношениям электрических параметров линий связи, приемников и передатчиков по следующим эависимрстям.КозААициенты подобия рассчитывают ся по общей формуле т низации ции с час и модел ели Г,определя- отношеели к длиор омР омю Гору форф ю Сом вме р ю Гсов ности, емкости...
Внутрисхемный эмулятор
Номер патента: 1615715
Опубликовано: 23.12.1990
Авторы: Вахрамеев, Ефременко, Шухостанов
МПК: G06F 17/50, G06F 9/455
Метки: внутрисхемный, эмулятор
...с ОЗУ 10 контрольных точек,Всеми обменами в сисгеме управляетверущая ЭВМ . Под ее управлеием происходят установка в регистре б управлениякода частогы тактового генератооэ 7, управляемого кодом, Однокристальной микроЭВМ112, выбев рекима выполнсния программы,пуск выполнения программы однокристально". икрОЭВМ 12Дг.Отладке аппаратной час 1 и уст-ройсза "4 пользователя микрОЭВМ 12 рабоэет сначала в пошаговом режиме. Привыполнении команд ввода"вывода проверяется правильность грохождения сигналов вустройстве 14 пользователя, После этогоучастки подпро рэмм ввода вывода .ыполня:Отея в автоматическом режиме работааппаратуры пооверяотся в реальном масшабе времени.,:. грогрэммном режиме ведущая ЭВМ 1:,а оси в ре ю,р 6 управления код...
Устройство для формирования множеств
Номер патента: 1663614
Опубликовано: 15.07.1991
МПК: G06F 17/10, G06F 17/50
Метки: множеств, формирования
...14, через элементИЛИ 6 изменяется состояние счетчика 3 и онадресует следующую строку таблицы переходов-выходов - следующую ячейку памяти(состояние выходов счетчика 2 неизменно,он адресует первый столбец), На фиг. 4 показано, что после первого импульса состояние входов 17,1,3, 18.1.3 блоков 17.1, 18.110 30 35 40 45 50 групп 17.1-17 ю, 18,1-18 лп описывается конкатенацией информации на выходах счетчиков 2 и 3 - 0 11 1, а по переднему фронту следующего импульса генератора 14 происходит запись по входу 17,1,2 в блок 17.1 (функция переходов во второй строке данного столбца = 0) и по входу 13.1,1 в блок 18,1 (функция выходов. во второй строке данного столбца = 1), По заднему фронту импульса изменяется состояние счетчика 3 и он...
Устройство для решения задачи размещения
Номер патента: 1642882
Опубликовано: 20.02.1996
Авторы: Афонин, Глушан, Рябец, Щербаков
МПК: G06F 17/00, G06F 17/50
Метки: задачи, размещения, решения
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧИ РАЗМЕЩЕНИЯ, содержащее генератор тактовых импульсов, блок памяти топологии графа, три группы регистров, первый коммутатор, элементы И, группы элементов И, элементы задержки, группы элементов ИЛИ, первый буферный регистр, два регистра сдвига, блок формирования перестановок, первый триггер, вычитатель, сумматор, первую схему сравнения, элемент ЗАПРЕТ, причем информационные входы устройства соединены с установочными входами блока памяти топологии графа, выход генератора тактовых импульсов соединен с входом управления сдвигом первого регистра сдвига, выход элемента ЗАПРЕТ соединен с синхронизирующим входом блока формирования перестановок, информационные выходы блока формирования перестановок соединены с...