Устройство для контроля цифровых блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1589280
Автор: Ваврук
Текст
(088.8ское с повышения достовецифровых блоков бл ости контроля годаря вычислеаковых параметров о введены второй к, коммутатор,тре менты ИЛИ, второй четвертый, пятый формирователь1 илег(56) Авто В 1278854 (54) УСТР ВЫХ БЛОКО (57) Изоб лительной применени тельство СССРР 11/26, 1985.КОНТРОЛЯ ЦИфРОнию коли иклов, ства оди чстройст ТВ и, счетчи блок памя тий и чет элемент И вертыи эл третий,задержкик вычис- найти ие относит емент технике и може при разработк стройств диночного импульс на фун т разо лок 18 памятительном видепараметровпри контроле Предвар ительн аписывается в д аименьшее колич иклов, недопуст полни ство имоеГОСУДАРСТВЕННЫЙ НОМИТЕТГ 10 ИЗОБРЕТЕНИЯМ И ОТНРЫТИПРИ ГКНТ СССР ТОРСНОМУ СВИДЕТЕЛЬСТ Изобретение относится к вычислительной технике, может найти применение при разработке устройств автономного и встроенного контроля цифровых устройств и является дополнительным к авт,св. Р 1278854.Цель изобретения - повышение надежности устройства за счет исключения ложного срабатывания блока сравнения и повышения достоверности контроля цифровых блоков за счет вычисления количества одинаковых параметров циклов.На чертеже приведе кциональная схема устройства.Устройство для кон роля цифровых блоков содержит блок 1 сумматоров по модулю два, регистр 2 сдвига, контролируемый блок 3, комбинационный.сумматор 4, регистр 5 результата, генератор 6 тактовых импульсов, первый элемент И 7, счетчик 8 тактов,801589280 автономного и встроенного контроляцифровых устройств. Целью изобретения является повышение надежностиустройства за счет исключения ложиго срабатывания блока сравнения и счетчик 9 адреса, первый блок 10 памяти, блок 11 сравнения, счетчик 12числа циклов, первый 13 элемент задержки, триггер 14, первый 15,второй16 элементы ИЛИ, второй элемент 17задержки, второй блок 18 памяти,третий элемент ИЛИ 19, третий элемент20 задержки, второй элемент И 21,четвертый 22, пятый 23 элементы задержки, счетчик 24, коммутатор 25,формирователь 26 одиночного импульса, четвертый элемент ИЛИ 27, вход 28пуска, первый 29,второй э 0 управляютщие входы,информационные входы 31,выход 32 сигнала исправности, выход 33сигнала неисправности,Устройство работает следующим об 1589280т.е. указывается количество максимально возможных одинаковых значений параметров эа весь период контроля. При этою сам параметр и количество его повторений должны быть эа" писанЫ но одинаковым адресам соответственно блоков 10 и 18 памяти. За".пись в блоке 18 происходит следующим образом, На счетчике 9 адреса формируется адрес записи в блок18 (цепи записи и управления записью в счетчик 9 не показаны). На входе режима 30 устанавливает сигнал едкничного уровня, разрешающий выдачу 15 на вход коммутатора 25 информации с входов 31. На входах 31 устанавливается информация для записи в блок 18, С входа 29 строба записи поступает сигнал записи через элемент 20 ИЛИ 19 (на втором его входе - сигнал нулевого уровня; выход блока 11 сравнения в нулевом состоянии) на вход записи блока 18 памяти..Сигнал на входе 28 пуска устанав ливает начальное значение в счетчике 12 числа циклов, сбрасывает в нулевое состояние счетчик 24 и, проходя через элемент ИЛИ 15, устанавливает начальные состояния регистра 2 30 сдвига, счетчика 8 тактов,сбрасывает в нулевые состояния регистр 5,счетчик 9 адреса и триггер 14. Этот же сигнал, задержаыный элементом 13 задержки на время приведения устройства в исходное состояние, устанавливает триггер 14 в единичное состояние.Элемент 13 задержки необходим для задержки сигналов, поступающих с генератора 6 на время установки уст ройства в исходное состояние, При отсутствии элемента 13 возможен несинхронный запуск элементов устройства вследствие разного времени установки элементов 2, 3 и 5 и 7, Сиг нал с прямого выхода триггера 14 открывает элемент И 7 и импульсы с выхода генератора 6 поступают через элемент И 7 на входы синхронизации регистра 2 сдвига, контролируемого бло ка 3, регистра 5 и счетчика 8 тактов. Тактовые импульсы генерируют работу авточомного генератора, состоящего из регистра 2 сдвига, контролируемого блока 3 и блока 1 сумматора по модулю два,С выхода регистра 2 сдвига кодовые комбинации поступают на входы контролируемого блока на вход блока 1 сумматоров по модулю два н на вход комбинационного сумматора 4,Реакция контролируемого блока, Э на входное воздействие поступает с выхода контролируемого блока на вторую группу входов блока 1 сумматоров по модулю два. Выходные сигналы блока 1 сумматоров по модулю два участву-. ют в Формировании нового значения разрядов регистра сдвига.Комбинационный сумматор 4 совместно с регистром 5 осуществляет накопление суммы двоичных чисел с выхода регистра 2 сдвига. Число тактов работы автономного генератора определяется емкостью счетчика 8 тактов, импульс с выхода переполнения которого устанавливает в нулевое состояние триггер 14, что прерывает поступление тактовых импульсов в блоки устройства. Импульс переполнения счетчика 8 тактов одновременно проходит через элемент ИЛИ 16 и черезэлемент 17 задержки на вход считывания блоков 10 и 18 на вход Формирователя 26, который формирует краткий импульс, передний фронт которого задержан относительно импульса на выходе элемента 17 на время переходных процессов в блоке 10 памяти, С выхода Формирователя 26 импульс поступает на, вход сравнения блока 11, Это позволяет произвести сравнение чисел, поступающих по первой и второй группам входом блока 11 сравнения. К этому времени на первой группе входов блока 11 сравнения присутствует число, а на второй группе входом блока 11 сравнения присутствует параметр цикла, содержащийся в нулевой ячейке блока 1 О памяти, поскольку счетчик 9 адреса в этот момент имеет нулевое значение. При несовпадении чисел, поступающих по двум группам входов блока 11 сравнения, сигнал с выхода несравнения блока 11 поступает на суммирующий вход счетчика 9 адреса и увеличивает его содержимое на единицу. Этот же сигнал, прошедший через элемент ИЛИ 16 и задержанный элементом 17 задержки на.время установления нового адреса, разрешает сравнение числа с содержимым следующей ячейки блока 10 памяти.Если число не совпадает ни с одним из параметров, записанных в ячейках блока 10 памяти, то импульс пе9280 5 1 О 15 20 25 формула 35 40 а 5 50 55 5 158 реполнения счетчика 9 адреса, посту пающий через четвертый элемент ИЛИ 27 на выход 33, свидетельствует о неисправности контролируемого блока.При совпадении полученного числа с содержимым одной из ячеек бло" ка 10 памяти сигнал с выхода совпадения блока 11 сравнения поступает на суммирующий вход счетчика 12 числа цщслов и на второй вход элемента ИЛИ 15, чем обеспечивается повторный запуск устройства на новый цикл проверки. Одновременно этот сигнал поступает на первый нход второго элемента И 21, на второй нход которого поступает задержанный на элементе 20 задержки сигнал считывания блоков памяти с выхода элемента 17, по которому происходит считывание инФормации из блока 18. Информация на информационных входах счетчика 24 по сигналу с выхода элемента И 21 параллельно записывается в счетчик 24, после чего содержимое счетчика 24 увеличивается на +1 (по сигналу с выхода элемента И 21,задержанному на элементе 22 задержки) и через открытый по вторым входам коммутатор 25 (на входе 30 режима в это время сигнал нулевого уровня) поступает на информационный вход блока 18 памяти. Одновременно сигнал с выхода элемента 22 задержки через элемент 23 задержки и третий элемент ИЛИ 19 (на его первом входе сигнал нулевого уровня) поступает на вход записи блока 18, по которому осуществляется запись информации по адресу, установленному на выходе счетчика 9.Понторный запуск устройства в общем случае происходит при другом неизвестном начальном состоянии конт" ролируемого блока и приводит к обнаружению цикла с другим параметром. В этом случае в блок 18 инФормация увеличения на +1 записывается по дру" гому адресу. Однако при неисправности контролируемого блока или аппаратуры данного устройства может быть, что параметр цикла не выходит из зоны, регулярно сравнивается с одной из ячеек блока 10, например только из одной или двумя, что свидетельствует об неисправностях н аппаратуре. Тогда за несколько повторных запускон содержимое определенной ячейки памяти, увеличенное на +1 в счетчике 24, сформирует на выходе переполнения сигнал,. который поступает на вы" ход 33 и свидетельствует о неисправности. Адрес, т,е. параметр, по которому происходит "зацикливание",можно определить на выходе счетчика 9,Если в течение каждого цикла проверки Фиксируется сигнал совпадения соответствующего числа с содержимым ячеек блока 10 памяти, то сигнал переполнения счетчика 12 числа циклов, поступающий на выход 32, с большой достоверностью говорит об исправности объекта контроля, Одновременное Формирование сигнала на выходах 32 и 33 свидетельствует об неисправнос" ти контролируемого блока или об регулярном считывании одного и того же параметра цикла, что при данном методе контроля маловероятно.Эг З.-.;а . гд",а Н- задержка на соответствующих элементах, контроль цифрового блока закан,чивается появлением сигнала на выходе 32 или (и) 33. изобретения Устройство для контроля цифровых блоков по ант.св, Р 1278854, о т - л и ч а ю щ е е с я тем, что, с целью повышения надежности у"тройст" ва за счет исключения ложного срабатывания блока сравнения и повышения достоверности контроля цифроных блоков за счет вычисления количества одинаковых параметров циклов, н уст"ройство введены второй блок памятисчетчик, второй. элемент И, коммутатор, третий и четвертый элементыИЛИ, третий, четвертый, пятый элементы задержки и Формироватех синочного импульса, выход которого соединен с входом разрешения блока сравнения, а вход - с выходом второгоэлемента задержки, входом считшвания второго блока памяти и входомтретьего элемента задержки, выходтретьего элемента задержки соединенс первым входом второго элемента И,второй вход которого соединен с первым входом первого элемента ИЛИ,выход второго элемента И соединен сустановочным входом счетчика и черезчетвертый элемент задержки - со счетным входом счетчика, и через пятыйэлемент задержки соединен с первым1589280 Составитель ГрошевРедактор М.Келемеш Техред А.Кравчук" Корректор черявая аказ 2542 Тираж 566 ПодписноеНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ С 113035 Москва, Ж, Раушская наб., д, 4/5 Производственно-издательский комбинат "Патент", г. Ужгород,ул. Гагарина, 101 входом третьего элемента. ИЛИ,второйвход которого подключен к первомувходу строба записи устройства, а выход соединен с входом записи второго блока памяти, группа адресныхвходов которого соединена с группойразрядных выходов счетчика адреса,группа информационных входов второгоблока памяти соединена с группой выходов коммутатора, группа выходов второго блока памяти соединена с группойинформационных вхбдов счетчика, входсброса которого соединен с входомзапуска устройства, группа выходов 15 счетчика соединена с первой группойинформационных входов коммутатора,вторая группа информационных входови управляющий вход которого соединены соответственно с группой информационных входов и входом режима устройства, выход переполнения счетчикасоединен с первым входом. четвертогоэлемента ИЛИ, второй вход которогосоединен с выходом переполнения счетчика адреса, выход четвертого элемента является выходом неисправностиустройства.
СмотретьЗаявка
4606662, 22.11.1988
ПРЕДПРИЯТИЕ ПЯ В-8751
ВАВРУК ЕВГЕНИЙ ЯРОСЛАВОВИЧ
МПК / Метки
МПК: G06F 11/26
Опубликовано: 30.08.1990
Код ссылки
<a href="https://patents.su/4-1589280-ustrojjstvo-dlya-kontrolya-cifrovykh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля цифровых блоков</a>
Предыдущий патент: Устройство для формирования сигнатур
Следующий патент: Устройство для обнаружения ошибок в дискретной последовательности
Случайный патент: Станок для шлифования выпуклой иливогнутой поверхности прокатных валковс профилем b виде дуги окружности