G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для кусочно-линейной аппроксимации
Номер патента: 765799
Опубликовано: 23.09.1980
Авторы: Аракелов, Кузнецов, Кусков, Рабин, Соколов
МПК: G06F 7/02
Метки: аппроксимации, кусочно-линейной
...на временной интервал от момента центрирования до соответствующих моментов времени выборокМ,т. е, ся(тох, Яте определяют угол наклона аппроксимирующих прямых, соединяющих ординаты в момент времени, в который проведено центрирование с последующими центрирован- ными выборками в пределах допуска -.Б, При последующих операциях деления разность между Мфъсх и Мфдн будет Уменьшаться, При последующих выборках Фяфрта( запоминается Б уст - ройстве памяти 16 только в тех случаях, когда он становится меньше предыдущего,а 1 фа, запоминается в элементе памяти 20 только в тех случаях когда он становится больше предыдущего. При таких ограничениях возникает ситуация, когда 1 фщфа(щ,пу т.е, аппроксимирующие прямые, взятые по допускам, стремятся...
Сигнализатор неравенства параллельных импульсных кодов
Номер патента: 765800
Опубликовано: 23.09.1980
Авторы: Гуслицер, Сацюк, Тарсюк, Федоровский
МПК: G06F 7/04
Метки: импульсных, кодов, неравенства, параллельных, сигнализатор
...входом реле времени, выход которого подключен к входам установки в нулевое состояниетриггеров.На чертеже представлена блок-схема устройства.Устройство содержит элементы ИЛИ 1 г 11 п т 1, , триггеры 21,23 реле времени 3, входы 4 ,4 о, .4первого числавходы 55 г,5765800 Формула изобретения Составитель В,Белкин Редактор Т.Иванова ТехредА.ЩепанскаяКорректор С,Щекма, Заказ б 510 4 Тираж 75 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д.4/5 Филиал ППП"Патент", г.ужгород,ул.Проектная,4 второго числа, выход устройства б.Устройство работает следующим образом.Кодовые импульсы, поступившие на, входы 4,4,4 г пройдя через элементы ИЛИ 1, переключают соответствующие триггеры в единичное...
Устройство для потенцирования логарифмов п-разрядных двоичных чисел
Номер патента: 765801
Опубликовано: 23.09.1980
МПК: G06F 7/38
Метки: двоичных, логарифмов, п-разрядных, потенцирования, чисел
...выходы коммутаторов проходит информация со вторых информационных входов, т.е, на выхо-. дах коммутаторов появляется выходнойкод второго яруса коммутаторов, сдвинутый на 1 разряд в сторону младших.В результате этих операций выходнойкод третьего яруса соответствует входному Коду первого яруса, сдвинутомув сторону младших разрядов на количество разрядов, определяемое сигналом,поступающим на входы управления коммутаторов, т.е. характеристикой. Информация на выходах с первого по восьмой 10 коммутаторов третьей группы представляет собой с первого по восьмойразряды двоичного числа, логарифмкоторого подавался на вход устройствапотенцирования.15 Работа устройства поясняется наследукщих примерах.П р и м е р 1. 1 О 1 0 1 1 1 0 - входной код...
Устройство для извлечения кубического корня
Номер патента: 765802
Опубликовано: 23.09.1980
МПК: G06F 7/38
Метки: извлечения, корня, кубического
...импульсов.Сравннвая выражение (3) с (16) видим, что в предлагаемом устройствеог ешность округления уменьшена вмД раз.Следовательно, включение в состав устройства блока сложения частот и изменение связей нозволили значитель" но упростить устройства (количество счетчиков уменьшилось с трех до двух),повысить его точность (погрешностьокругления уменьшена в ММ раз)и расширить его функциональные возможности (появилась возможность получать кубический корень из квадрата количества входных импульсов). Устройство для извлечения кубичес- О кого корня, содержащее первый счетчик,разрядные выходы которого соединеныс управляющими входами элементов Ипервой группы, второй счетчик и вторую группу элементов И, о т л и ч а ю щ е е с я тем, что, с целью...
Устройство для вычисления функции вида
Номер патента: 765803
Опубликовано: 23.09.1980
Автор: Борисова
МПК: G06F 7/38
Метки: вида, вычисления, функции
...-1.тактирования. Сумматор выполнен на потенциальных полусумматорах, поэтому непосредственно после подключения к нему укаэанных значений чиаел на его выходах устанавливается код чис-. ла 2."Е х,х который по сигналу с блока управления 2 записывается в промежуточный регистр 18.После этого к сумматору 17 блоком управления 2 через коммутатор 16 подключаются выходы промежуточного регистра 18 и регистра квадрата суммы 20. Блок управления 2 выдает х сигналов на вход записи регистра квадрата суммы (результата) 20 для занесения в последний результат суммирования, после чего в регистре 20 образуется число, равное квадрату суммычисла 1. Содержимое сумматора заносится в регистр суммы 19 по команде с блока управления. На этом обработка значения х...
Устройство для возведения в квадрат
Номер патента: 765804
Опубликовано: 23.09.1980
Автор: Журавлев
МПК: G06F 7/38
Метки: возведения, квадрат
...соединен со вторыми входами первых элементов И и ИЛИ 1, нулевой выход триггера управления подключен к второму входу второго элемента ИЛИ.На чертеже представлена блок-схе- ма предлагаемого устройства.Устройство содержит счетчики 1,2, первый 3, второй 4 и третий 5 элементы И, триггер управления б, первый 7 и второй 8 элементы ИЛИ, группу элементов И 9, вход 10, на который подается опорная частота Р ф,вход 11, на который поступает сигнал с периодом следования Т,= - , выход 12 и инверторы 13.Устройство работает следующим образом.Предварительно триггер б устанавливается в "0", а счетчик 2 - .в код 2 и " , где п - число разрядов счетчика ,При этом элемент И 5 открыт по первому входу уровнем логической единицы с выхода второго элемента...
Устройство для предварительной обработки информации
Номер патента: 765807
Опубликовано: 23.09.1980
Авторы: Милютин, Одинцов, Путилов, Черняков
МПК: G06F 17/40
Метки: информации, предварительной
...параллельно формирователю 2, а его выход 40подключен к управляющему входу формирователя слов. Управляющий вход формирователя слов подключен к входууправления 7, который, в свою очередь,соединен с управляющими входами накопителя 3 и блока регистрации 4.Формирователь признаков 6 содержит регистр сдвига 8, выходы которого соединены с дешифратором 8, элемент ИЛИ 10, соединенный с таймером11. Формирователь слов 2 содержитрегистр 12 сдвига, соединенный с коммутатором 13, Блок управления 7 содержит узел 14 управления записью,узел управления считыванием 15, таймер,16, элемент ИЛИ 17, счетчик 18записи, счетчик 18 считывания и элемент И 20.Устройство работает следующимобразомПри поступлении на вход блока со- Щпряжения 1 признака начала массивав...
Арифметико-логическое устройство связного процессора
Номер патента: 765808
Опубликовано: 23.09.1980
Авторы: Александрова, Королев, Осипов, Федоров
МПК: G06F 11/10, G06F 7/38
Метки: арифметико-логическое, процессора, связного
...Триггеры 13,14 и 15являются программно доступными,Устройство работает следующим образом. В первом такте происходитприем. входных операндов на регистры операндов 1 и 2 по шинам 25 и26. В случае обнаружения ошибки п 1 Ф- бОема блоК 7 выдает сигнал ошибки 29н устройство обработки прерыванийпроцессора. Этот контролв.-. производится для всех операций, выполняемых устройством, и входные операнды/ контролируются по постоянной "внутренней" четности процессора, отличающейся от четности на линии,где возможны различные типы четности. Вовтором такте над входными операндами одновременно выполняются ариФметические илогические действия ив зависимости от сигналов, поступающих по шинам 18, 22, 28, местноеустройство управления 10,...
Микропрограммный процессор
Номер патента: 765809
Опубликовано: 23.09.1980
Авторы: Барбаш, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/00
Метки: микропрограммный, процессор
...микрокоманд 12 и осуществляется либо прием информации из региСтра 26, либо установка регистра адреса 10 в нуль соответственно, Для возбуждения сигналов на выходах 18 и 19 операционного блока 17 используются Фиксированные значения кодов ветвления. Контроль микропрограммы осущест-вляется следующим образом, В начале линеной микроподпрограммы в счетчик 40 записан код числа микрокоманд в последовательности, который затем уменьшается на единицу с каждой следующей микрокомандой. В предпоследней микрокоманде последовательности в счетчике 40 записана единица, Если следующей выполняется микрокоманда ветвления, что подтверждается единицей в разряде 16 регистра микрокоманд 12, то сигнал сбоя отсутствует. При любом другом порядке появления...
Цифровой коррелометр
Номер патента: 765810
Опубликовано: 23.09.1980
МПК: G06F 17/10
Метки: коррелометр, цифровой
...линии задержки 17 начинается Формирование последовательносменяющихся двоичных комбинаций адресов, которые поступают параллельно на адресные входы всех и оперативных запоминающих элементов 18 блока 2 оперативной памяти.С помощью блока согласования 8 исследуемый случайный;процесс Х(с), подвергается знаковому преобразованию, Делитель частоты 7 осуществляет деление по частоте поступающего на вход импульсного случайного процесса У(с) враей=1,2,3 и, Диаграммы напряжений на выходе делителя частоты 7 изображены на Фиг.2. Импульсные случайные процессы У(с) поступают одновременно на информационные входы соответствующего оперативного запоминающего элемента в составе блока 2 оперативной памяти, После эа олнения линии задержки 17 блока 10 пуска...
Устройство для обработки экспертных оценок
Номер патента: 765811
Опубликовано: 23.09.1980
Авторы: Ерошко, Коробка, Шубина
МПК: G06F 17/00, G06F 17/18
Метки: оценок, экспертных
...И 22. Сумма через элемент И 24 записывается в и- разряд регистра 17. После ввода всех значений и некоторой группы экспертов, т.езначений экспертов для 1-объектов, в каждом из и разрядов регистра 17 будет обоб,щенное мнение группы экспертов по 1-му объекту (г =,1 и ). После вво 1 Ью ъЗда данных с клавишного блока ввода 1 в блок 14 поступает сигнал о начале работы устройства в режиме который формирует сигналы б,в,г,д,е. По управляющему сигналу Д значенияг , находящиеся н регистре 17, про 765811 10ходят по цепочке: элемент И 22, сумматор 15 (работающий в режиме),элемент И 25, блок деления 19, наГнвыходе которого Формируется г"-,2значение которого выводится Ъа блокиндикации б. По управляющему сигналу"в" на вход блока вычитания 20...
Устройство для проведения матричных испытаний радиоэлектронных схем
Номер патента: 765813
Опубликовано: 23.09.1980
Авторы: Колпаков, Милькевич, Семенов, Сычев, Шевелев
МПК: G06F 17/16
Метки: испытаний, матричных, проведения, радиоэлектронных, схем
...значение, и выдает команду. на продолжение работы устройства. Блок 13 определения матриц коэффициентов влиянияреализует для каждого номинального вектора параметров, получившихся в ходе обработки двумерных сечений длякаждой исходной случайной точки, вектор-столбец коэффициентов влияния параметров исследуемой схемы под действием определенного числа наборов случайных внешних воздействий на исследуемую схему, Блок 14 определения модулей коэффициентов влияния реализует модули коэффициентов влияния для каждого вектора коэффициентов влияния, получившихся в результате воздействия на схему, составленную из оптимальных номинальныхзначений параметров, полученных в результате обработки двумерных сечений для каждой исходной случайной точки,...
Устройство для записи информации в полупроводниковые блоки памяти
Номер патента: 765872
Опубликовано: 23.09.1980
Авторы: Акинфиев, Миронцев, Наджарян, Ушаков
МПК: G06F 12/00, G11C 17/00, G11C 7/00 ...
Метки: блоки, записи, информации, памяти, полупроводниковые
...на кнопку Пуск в блок управления 5 запускают устройство, которое считывает информацию иэ программируемой микросхемы через амплитудный дискриминатор 8, сравнивает ее с информацией информационного регистра 2 в блоке сравнения 5, который вырабатывает сигнал разрешения записи единицы в микросхему в случае наличия единицы в информационном регистре 2 н отсутствия ее в программируемой микросхеме. В ответ на этот сигнал блок управления 6 включает формирователи 7 токов программирования, которые вырабатывают серию управляющих сигналов и токов программирования в соответствии с техническими требованиями на данный тип микросхемы. Амплитудный дискриминатор 8 контролирует проведенную запись, и в случае ее успешного окончания в блоке индикации 4...
Генератор псевдослучайных кодов
Номер патента: 767743
Опубликовано: 30.09.1980
Авторы: Берштейн, Романкевич, Руккас, Сидоренко, Чичирин
МПК: G06F 1/02
Метки: генератор, кодов, псевдослучайных«
...элементов ИЛИ 5 и блокировки выборки блокапамяти 3 из блока 8, на выходах элементовИЛИ 5 и блока памяти 3 поддерживаетсяединичный уровень. При этом через шиныуправления третьих 1-входов 1 К-триггеров 6по отрицательным фронтам на шинах ихсинхронизации в регистр 4 последовательнозаносятся и затем переписываются в блокз памяти 3 коды, необходимые для последующего формирования основной циклическойпоследовательности.После пуска процесс генерации каждогоочередного в -разрядного испытательного,так называемого, псевдоциклического кодапроисходит за один цикл работы генератора,состоящего из двух основных фаз: фазыполучения псевдослучайного кода с заданными вероятностями единиц и нулей в кажхронизации преобразующего 4 и выходного 1...
Имитатор ошибок двоичных кодов параметров
Номер патента: 767744
Опубликовано: 30.09.1980
МПК: G06F 1/02
Метки: двоичных, имитатор, кодов, ошибок, параметров
...ошибок двоичных кодов параметров работает следующим образом.По сигналу от блока синхронизации 1 в преобразователе 5 осуществляется считывание из источника случайных величин на специальный приемный регистр кода случайного числа, а в преобразователе 6 - считывание на свой приемный регистр кода максимальной ошибки Ьхи,с параметра, который может быть задан вручную или от ЦВМ.Двоичный код случайного числа характеризует собой случайные числа в диапазоне значений от О до 1, т. е. диапазон значений случайного числа от О до 1 выражается множеством двоичных чисел ЧО, 1, 22 , где ив разрядность кода случайного числа, С помощью дешифратора и элементов ИЛИ диапазон двоичных чисел кода случайного , числа разбивается в...
Генератор случайного процесса
Номер патента: 767745
Опубликовано: 30.09.1980
Авторы: Баканович, Костюк, Якубенко
МПК: G06F 1/02
Метки: генератор, процесса, случайного
...ЗО ЗЯ 40 45 50 Ы по воспроизведению произвольных спектральных плотностей мощности; формирование отрезков реализаций случайных процессов ограниченной длительности; низкое быстродействие генератора ввиду наличия в его структуре устройства умножения.Целью предлагаемого изобретения является устранение этих недостатков, а именно расширение функциональных возможностей генератора за счет формирования случайных процессов неограниченной длительности с произвольной спектральной плотностью мощности и повышение его быстродействия.Эта цель достигается тем, что помимо генератора импульсов и. счетчика, первый вход которого соединен с выходом генератора импульсов, входящих в прототип, предлагаемый генератор дополнительно содержит делитель...
Генератор случайных сигналов
Номер патента: 767746
Опубликовано: 30.09.1980
Автор: Ким
МПК: G06F 1/02
Метки: генератор, сигналов, случайных
...с выходами генератора 4базисных сигналов, а выходы через блоки 8и 9 весовых коэффициентов и сумматоры 11и 12 со входами умножителей 13 и 14,выходы которых подключены к входам сумматора 15.Работает генератор следующим образом,Сигналы, огибающая спектральной плотности которых соответствует интерполяционной формуле Котельникова, с первичногоисточника 1 шума, выполненного на базегенератора в-последовательности, в котором 42 й независимых сигналов получаются известными методами, например методом сдвига и сложения, поступают на основнойблок 2 формирования ядер спектральнойплотности сигналов, выполненный на М - 1модуляторах 3, в которых происходит перенос спектра сигнала первичного источника 1шума на частоты, подаваемые с...
Устройство для формирования синхроимпульсов
Номер патента: 767747
Опубликовано: 30.09.1980
Авторы: Антимиров, Мих, Орлов, Шаповалов
МПК: G06F 1/04
Метки: синхроимпульсов, формирования
...регистру 1 на управляющие входы блоков запуска поступают сигналы, При совпадении кода, записанного в эти блоки с первой информационной магистрали, с состоянием управляющих входов блока запуска этот блок вырабатывает сигнал запуска, по которому включаются соответствующие формирователи импульсов и одновременно запускаются блоки сброса, В блоке сброса по сигналу, поступающему на зажит сдвигающий регистр 9, дешифратор 10, группу схем 11 сравнения, элемент ИЛИ 12, регистр 13 управления. Блок 5 запуска вклю- чает в себя регистр 14 управления, дешифратор 15, группу схем 16 сравнения и элемент ИЛИ 17. Задающий генератор 3 содержит формирователь 18 останова, триггер 19, генератор 20 импульсов, коммутатор 21, элемент И 22. Блок 7 фазировки имеет...
Устройство для ввода информации
Номер патента: 767748
Опубликовано: 30.09.1980
Авторы: Матюшевский, Тюнин
МПК: G06F 3/02
Метки: ввода, информации
...И-НЕ 10, 11) присутствуют уровни логической единицы, на выходах элементов щ 12 и 13 - уровни логического нуля.При включении любой из клавиш на клавиатуре 1 на разрядных шинах 3 появляется параллельный двоичный код клавиши, имеющий дробления вследствие дребезга контактов переключающего элемента клавиши, На общей выходной шине 4, как и на разрядных шинах 3, формируется (вследствие дребезга) пачка импульсов, поступающая на вход блока 5 защиты от дребезга и вход элемента И-НЕ 11. Происходят многократный частичный заряд-разряд конденсатора 7 и многократное переключение элемента И-НЕ 11. После окончания дребезга (1 на фиг, 2) конденсатор 7 начинает заряжаться. При увеличении напряжения на конденсаторе 7 до порога переключения (У,р) элементов И...
Ячейка однородной вычислительной среды
Номер патента: 767752
Опубликовано: 30.09.1980
Автор: Мишин
МПК: G06F 7/00
Метки: вычислительной, однородной, среды, ячейка
...однородной вычислительноя среды являются: настройка; прием инфЬрмации; передача информации; прием и перецача информации.Н а с т р о й к а. В начале работы триггеры 6 и 7 всех ячеек среды устанавли 52, 6вают в нулевое состояние, а блоки 1 всех элементов среды - на прием сигналов по любому из входов 35 посредством записи в регистр 10 соответствующего кода настройки, Настройка среды осуществля ется путем подачи настроечной информа.ции ( один из разрядов входного слова служит цля указания режима настройки) на вход 33 регистра 1 1 и единичного сигнала (запроса) на вхоц 35 блока 1Сигнал запроса проходит на единичный вход триггера 6, так как он находится в нулевом состоянии и переключает его в состояние "1. При переключении триггера 6 в...
Устройство для сравнения чисел
Номер патента: 767753
Опубликовано: 30.09.1980
Автор: Дуда
МПК: G06F 7/04
...второе число равно или меньше первого, то триггер 7 будет в единичном состоянии и сигнал сброса, поступающий после второго числа на входную шину 31, через элемент И 22 стирает содержимое счетчика 2 и через элемент задержки 24 дешифратор 14 перезаписыва-, ет содержимое реверсивного счетчика 3 в в счетчик 2, а дальше через элемент задержки 25 стирает содержимое реверсивного счетчика 3 и через элемент.задерж ки 23 перезаписывает содержимое счет чика 1 в реверсивный счетчик 3.В случае, если второе число больше первого, тс при поступлении второго числа на информационный вход 32 в момент, когда содержимое реверсивногосчетчика 3 равно нулю, на выходе элемента НЕ 20 появляется единичный сигнал и остальные импульсы второго...
Устройство для сравнения частот двух последовательностей импульсов
Номер патента: 767754
Опубликовано: 30.09.1980
МПК: G06F 7/04
Метки: двух, импульсов, последовательностей, сравнения, частот
...нулевой, так как выходной . импульс формирователя 1 еще не окон.чился и на .его инверсном выходе присутствует нулевой сигнал. Таким обра-. зом, когда выходные импульсы формирователей перекрывают друг друга, на прямых выходах. элементов И/И-НЕ 3, 4 имеют место нулевые сигналы. Сформированный ециничный сигнал первой из указанных схем поступает на первый вход элемента И 8. Сигнал с инверсного выхода элемента И/И-НЕ 3 через дифференцирующую цепь 5 устанавливает триг- гер 7 в единичное состояние, на его пря- мом выкоце появляется единичный сигнал. Но единичный сигнал с прямого выхода элемента И/И-НЕ 3 к этому времени оканчивается; вслецствие чего на выходе элемента И 8 сигнал нулевойКогда единичный сигнал с прямого выхода формирователя 1...
Устройство для логарифмирования двоичных чисел
Номер патента: 767755
Опубликовано: 30.09.1980
МПК: G06F 7/38
Метки: двоичных, логарифмирования, чисел
...вторым входом третьего триггера и с третьим выходом блока управления, пер- вый вход которого соединен со вторым входом первого триггера,На чертеже представлена функциональ-ная схема предложенного устройства.Оно содержит генератор 1 импульсов, первый 2, второй 3, третий 4 регистры, первый 5; второй б, третий 7, четвер тый 8 счетчики, управляемый делитель 9, реверсивный счетчик 10, первый 11, второй 12, третий 13 элементы И, элемент 2 ИИЛИ 14, ключ 15, блок 16 управления, вхоц 17 пуска устройства. На втором этапе преобразования поддействием сигнала на выходе 21 блокауправления производится досчет содержи 35мого счетчика 8 до его переполненияимпульсами, следующими с частотойР/К,. где К - емкость счетчика 5. Обокончании второго...
Устройство параллельного сдвига
Номер патента: 767756
Опубликовано: 30.09.1980
Авторы: Заика, Калатинец, Кобылинский, Сабадаш
МПК: G06F 7/38
Метки: параллельного, сдвига
...Код числасдвигов на входах 86-88 будет 101, ана входах 84-85 узла управления код55левого циклического сдвига - 11.В первом ярусе информация с входов на его выходы передается со сдвигом на один разряд вправо через вторые схемы И первого яруса (логичес- фокая единица на управляющих 3,4-мвходах) и на выходах схем ИЛИ. 18-25получим число 11010110.Во втором ярусе информация с входов на его выходы передается без 65 сдвига через вторые схемы И второгояруса (логическая единица на управляющих 1 и 2-м выходах) и на выходахсхем ИЛИ 43-50 получим число 11010110,В третьем ярусе информация с входов на информационные выходы передается со сдвигом на четыре разрядавлево через вторые схемы И третьегояруса (логическая единица на управляющих 3,4,5-м...
Устройство для выполнения арифметических и логических операций над словами
Номер патента: 767757
Опубликовано: 30.09.1980
Авторы: Березенко, Казанцев, Калинин, Корнев, Корягин, Мамаев, Марков, Отрохов, Сокол, Суворов, Яковлев
МПК: G06F 7/38
Метки: арифметических, выполнения, логических, операций, словами
...фОф. Преобразование каждого операнда может быть различным и определяется уп равляющим кодом, поступающим иэ блока 6 управления, Все возможные виды преобразования операндов А и А представлены в таблице. ющей с регистра 4, в соответствии с которой на вход узла 10 формированияпризнака нуля поступает код, содержащийсимволы "0" во всех разрядак, не принадлежащих группе обрабатываемых битов. По этому коду узел формированияпризнака нуля вырабатывает признакнудь", если все разряды поступившегона ее вход слова содержат только символы "0", и признак "не нуль" - в противном случае. Выработанный признакнаправляется на второй выход устройства. Со вкода коммутатора 3 результат операции арифметико логического узла 1 может быть записан на регистр 4 либо...
Матричный сумматор-умножитель
Номер патента: 767759
Опубликовано: 30.09.1980
Авторы: Брюхович, Гриценко, Карцев
МПК: G06F 7/50
Метки: матричный, сумматор-умножитель
...блока 6 и5 7677блока 7 связаны с выходами блока 4,входы блока 8 - с выходами блока 6, первый вход блока 9 - с выходом блока 7,а управляющий вход блока 9 - со входом17 сумматора-умножителя, Второй вход 5блока 9 соединен с выходом блока 8,первый вход блока 10 - с выходом блока 7, второй вход блока 10 - с выходом блока 8, а управляюший вход блока10 - со вкодом 17. Вкод блока 11 подключен к выходам блока 8, а управляющий вход - к выходу блока 1. Выходы12, 13, 14 блоков являются выходамиустройства,Блоки 4 и 5 (фиг. 2) представляют. 15собой группы из 15. двуквходовых элементов И, где- основание используемойсистемы счисления, и имеютвертикальных входных шин с номерами О, 1,р -1 и одну горизонтальную входную шину. Блок 4 имеет э выходных...
Контролируемый сумматор со сквозным переносом
Номер патента: 767760
Опубликовано: 30.09.1980
МПК: G06F 11/28
Метки: контролируемый, переносом, сквозным, сумматор
...14,15 и 16 значений соответственно суммыпереноса и дублированного переноса.Сумматор работает следующим образом.Пусть возникла ошибка в формировании5 И суммы, вызванная неисправностьюузла 4 формирования суммы. Но тогдаона будет обнаружена контролем; так какодиночная ошибка в сумме обнаруживается контролем по четности. Неисправностьузла 7 переноса может привести к воз, никновению как одиночной, так и групповой ошибок в сумме, Но так как при формировании разрядных сумм используются60 6значения раэряцнык переносов, а при предсказании четности суммы - значения дублированнык переносов, то общее число ошибок в разряцак суммы и дублированного переноса всегда нечетно, а следо,вательно, обнаруживается по четности.В этом случае возможны слецующие...
Устройство для умножения
Номер патента: 767761
Опубликовано: 30.09.1980
Авторы: Волковыский, Попов
МПК: G06F 7/52
Метки: умножения
...регистров 8 и 9 соединены с первым и вторым .входами кодопреобраэователя 10, а высоды следующей пары - с первым и вто000 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 . 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 О 0 1 1 0 0 0 . 0 11 0 0 0 0 0 О 0 10 0 0 0 О О 0 0 5 7677 рым входами кодопреобразователя 11.Первые выходы кодопреобразователей 10, 11 соединены с управляющими входами узлов 3 и .2 соответственно, второй выход коцопреобразователя 10 - с третьим входом кодопреобраэователя 1 1 второй выход которого через узел 1.2 задержки подключен к третьему входу кодопреобраэователя 10.функционирование кодопреобразова телей описывается таблицей, где О (1,61 6С 2 М, ОЪ 1 Ь 4 С 34 (Ь 4) - значениЯ первого (справа), второго, третьего и...
Устройство управления матричным коммутатором
Номер патента: 767762
Опубликовано: 30.09.1980
МПК: G06F 9/02
Метки: коммутатором, матричным
...СС+55 Ь+ координатных обмоток 15 и16, Каждый из пары логическик алементов 4 и 5, 6 и 7, соединенных по выходу с выводами О и с,сц+ и С одной из обмоток 15, воздействующих настроки герконов, одним из своих входовподключен к выходу одного, общего дляних триггера 10, 11, При этом группалогических элементов 5, 7 выполняетлогическую функцию совпадения и другими своими входами подсоединена к выходу операционного триггера 14, Каждыйиз остальных логических элементов 8, 9одним из своих входов подключен к выхо",ду одного собственного триггера 1 2, 13. Усилитель 2 мощности своим вкодом подключен к одному из выходов генератора 1 импульсов напряжения, а выходом - к общему выводу координатных обмоток 15, 16. Блок 3 выделения периода колебаний...
Сумматор с функциональной зависимостью сумм от переносов и с контролем по четности
Номер патента: 767763
Опубликовано: 30.09.1980
МПК: G06F 11/10, G06F 7/50
Метки: зависимостью, контролем, переносов, сумм, сумматор, функциональной, четности
...четности, первый и второй . входы которого являются первым и вторым входом устройства, первый, второй и третий выходы блока генерации и транзита переносов каждого разряда соединены соответственно с первым,.вторым и третьим входами блока формирования поразрядной суммы с функциональной зависимостью, четвертый и пятый входы которого являются входами устройства, выход блока формирования параллельного переноса каж 1 дого разряда соединен с шестым входом 767763 4.блока формирования поразрядной суммы сфункциональной зависимостью данногоразряда, с седьмым входом блока формирования поразрядной суммы с функциональнойзависимостью последующего разряда спервым входом сумматора по модулю дваданного разряда и со вторым входом сумматора по...