Генератор нестационарного случайного импульсного процесса

Номер патента: 1008739

Авторы: Баканович, Волорова

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН аю а 08739 сю О 06 Г ааюЛВ% Е ИЯ И САНИ ИЗОБРЕТ(53) 681325(088.8)56) 1. Авторское сМ 511679, кл. Н 032. Авторское свиИ 517018, кл. С Об3. Авторское свипо заявке Ю 3221419кл. С 06 Е 7/58) 1912 Н.А, Болоровахнический инс идетельство СССР6/04) 1976етельство СССР1/02, 1980.етельство СССР18-24,1 (прототип).(54) (57) ГЕНЕРАТОР НЕСТАЦИОНАРНОГОСЛУЧАЙНОГО ИИПУЛЬСНОГО ПРОЦЕССА, со- хдержащий первый блок памяти, выход которого соединен с первым входом дат- очика случайных чисел, первый выходкоторого соединен с информационным звходом счетчика импульсов, блок эталонных напряжений, выход которогосоединен с первым входом преобразо- твателя код-напряжение, выход которо.го соединен с первым входом модулятора полярности, выход которого является выходом генератора, второйвход модулятора полярности подключенк первому выходу первого регистра па.мяти, выход второго регистра памятиподключен к первому входу делителячастоты, выхоД счетчика импульсовподключен к входу первого дешиф,.атора, а выход первого дешифраторасоединен с первым установочным входом триггера, вторым входом датчикаслучайных чисел и установочным входомсчетчика адреса, входы первого и врого регистров памяти подключены сответственно к второму и третьему вы тоош ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНЩТИЙ К АВТОРСКОМУ СВИДЕТЕПЬСТ ходам дат чи ка слу чай ных чисел, инвер. сный и прямой выходы триггера подключены соответственно к входам первого и второго генераторов импульсов, прямой выход триггера соединен с управляющим входом второго блока памяти, второй установочный вход три ггера подключен к выходу второго дешифратора, вход которого соединен с выходом счетчика адреса, выход второго блока памяти соединен с первым входом блока умножения, второй вход которого подключен к второму входу первого регистра памяти, выход блока умножения соединен со вторым входом преобразователя код-напряжение, вы-од первого делителя частоты подключен к счетному входу счетчика адреса,т л и ч а ю щ.и й с я тем, что, с целью расширения области примененияа счет воспроизведения нестационарного случайного импульсного процесса, он содержит блок задания адреса,:ретий блок памяти, коммутатор, тре- тйй и четвертый регистры памяти, второй и третий делители частоты, АР причем управляющий вход блока за- СР дания адреса является управляющим ОО входом генератора, первый выход бло- фкцб ка задания адреса соединен с адрес; ф 3 ным входом третьего блока памяти, второй выход блока задания адреса соединен с первым входом коммутатора, второй вход коммутатора соединен с выходом счетчика адреса, а выход коммутатора сое-. Динен с адресным входом второго блока памяти, информационный вход второго блока памяти соединен с информационными входами первого блока памяти; третьего и четвертого регист100 ров памяти и выходом третьего блока памяти, третий выход блока задания адреса соединен с адресным входом первого блока памяти, четвертый и пятый выходы блока задания адреса соединены с управляющими входами соответ ст венно; трет ье го и чет вертого регистров памяти, первый и второй входы блока задания адреса соединены соответственно с выходами первого и второго дешифраторов, выход третьего регистра памяти соединен с первым входом второго делителя частоты, второй вход которого подклю 8739чен к выходу первого генератора импульсов, а выход второго делителя ча. стоты подключен к второму входу счетчика импульсов, выход четвертого регистра памяти соединен с первым входом третьего делителя частоты, второй вход которого подкпючен к выходу второго генератора импульсов, а выход третье.го делителя частоты подклю чен к второму входу первого делителя частоты, информационный вход третьего блока памяти является информационным входом генератора.1Изобретение относится к вычислительной технике и может быть использовано при моделировании систем сучетом случайных внешних возмущений,при построении стохастических вычислител ьных и моделирующих устрой ст в,,а также при построении автоматизированных вычислительных комплексов.Известен генератор случайных импульсных потоков, содержащий генератор тактовых импульсов, циклическийрегистр сдвига, два элемента ИЛИ,интегратор, преобразователь код-напряжение и управляемый вероятностныйэлемент 1,Однако данное устройство .не позволяет формировать импульсные сигналы со случайными параметрами, под-,,чиняющимися заданным законам распределения, и имеющих сложную форму.Известен генератор спучайного импульсного процесса, содержащий блок памяти, датчик случайных чисел, блок управления, первый генератор импульсов, счетчик импульсов, источ. ник эталонных напряжений, первый и второй преобразователи код-напряжение и модулятор полярности выходного сигнала, второй регистр, ревер сивный счетчик, делитель частоты, второй генератор импульсов 21 .Однако данное устройство не позволяет формировать нестационарный случайный импульсный процесс с произвольной формой сигнала.Наиболее близким техническим решением к предлагаемому является генератор случайных процессов, содержащий блоки памяти, регистры памяти, триггер, счетчики, модуляторполярности, дешифраторы, датчик слу 5 чайных чисел, блок эталонных напряжений, преобразователь код-напряжение, делитель частоты, блок умножения 3 .Этот .имитатор предназначен дляформирования потока разнополярных .импульсов произвольной программируемой формы. Но он не позволяет организовать перенастройку имитаторана воспроизведение иных законов распределения параметров процесса илиизменить форму выходного сигналабез прерывания процесса формированиясигнала, что затрудняет его использо-вание в автоматизированных системахиспытаний или в вычислительно-моделирующих системах,Цель изобретения - расширение области применения генератора эа счет25организации загрузки управляющейинформации в память генератора безпрерывания процесса формирования выходного сигнала, что позволяет фор,мировать нестационарные случайныепроцессы, представляя их как кусочно-стационарные воздействия,Для достижения поставленной цели в известный генератор нестационарного случайного импульсного процесса, содержащий первый блок памя 35 ти, выход которого соединен с первым входом датчика случайных чисел,первый выход которого соединен с ин3 1008 формационным входом счетчика импуль" сов, блок эталонных напряжений, вы" ход которого соединен с первым входом преобразователя код-напряжение,выход которого соединен с первым входом модулятора полярности, выход которого является выходом генератора, второй вход модулятора полярности подключен к первому входу первого регистра памяти, выход второго регист.10 ра памяти, подключен к первому входу делителя частоты, выход счетчика импульсов подключен к входу первого дешифратора, а выход первого дешифратора соединен с первым установочным 15 входом триггера, вторым входом дат-. чика случайных чисел и установочным входом счетчика адреса, входы первого и второго регистров памяти подключены соответственно к второму и третьему выходам датчика случайных чисел, инверсный и прямой выходы триггера подключены соответственно к входам первого и второго генераторов импульсов, прямой выход триггера 25 соединен с управляющим входом блока памяти, второй установочньй вход триггера подключен к выходу второго де-. шифратора, вход которого соединен с выходом счетчика адреса и адрес-З ным входом второго блока памяти, выход второго блока памяти соединен с первым входом блока умножения второй вход которого подключен к второму вы ходу первого регистра памяти, выход35 блока умножения соединен с вторым входом преобразователя код-напряжение, выход делителя частоты подключен к счетному входу счетчика адреса, введены блок задания адреса, тре40 т ий блок памяти, коммутат ор а, третий и четвертый регистры памяти., второй и третий делители частоты, причем управляющий вход блока задания адре" са является управляющим входом генератора, первый выход блока задания45 адреса соединен:с адресным входом третьего блока памяти, второй выход блока з ада ни я адресов соеди нен с первым входом коммутатора, второй вход коммутатора соединен с выходом счетчика адреса, а выход коммутатора соединен с адресным входом второго блока памяти, информационныйвход второго блока памяти соединен с информационными входами первого блока памяти, третьего и четвертого регистров памяти и с выходом третьего блока памяти, третий выход бло 7394ка задания адреса соединен с адрес;ным входом первого блока памяти, чет.вертый и пятый выходы блока заданияадреса соединены с управляющими входами соответственно третьего и четвертого регистров памяти, первый ивторой входы блока задания адресасоединены соответственно с выходамипервого и второго дешифраторов, выходтретьего регистра памяти соединен спервым входом второго делителя частоты, второй вход которого подключен к выходу первого генератора импульсов, а выход второго делителячастоты подключен к второму входусчетчика импульсоввыход четвертогорегистра памяти соединен с первым входом третьего делителя частоты, вто"рой вход которого подключен к выходу второго генератора импульсов, авыход третьего делителя частоты подключен к второму входу первого делителя частоты, информационный входтретьего блока памяти является инфор.мационным входом генератора,Сущность изобретения заключается в том, что для организации перезаписи информации в тот или инойблок памяти используются те интервалы времени, в течение которых дан".ный блок памяти не участвует в формировании выходного процесса.На фиг. 1 приведена блок-схемагенератора, на фиг, 2 - схема блоказадания адресов.Генератор содержит первый блок1 памяти, датчик 2 случайных чисел,счетчик 3 импульсов, первый генератор 4 импульсов, блок 5 эталонныхнапряжений, преобразователь 6 коднапряжение, модулятор 7 полярности,первый регистр 8 памяти, второй регистр 9 памяти, первый делитель 10частоты, второй генератор 11 импульсов, первый дешифратор 12, второй де"шифратор 13, триггер 14, счетчик 15адреса, второй блок 16 памяти, блок17 умножения, блок 18 задания адре,са, третий блок 19. памяти, коммутатор 20, третий регистр 21 памяти,четвертый регистр 22 памяти, второйделитель 23 частоты, третий делитель24 частоты,Блок 18 задания адреса управле"ния записью) содержит дешифратор 25,элемент И 26, элемент ИЛИ 27, элемент И 28, элемент ИЛИ 29, триггер30, генератор 31 импульсов, счетчик32 адреса, элемент ИЛИ 33, дешифра 5 10тор 34, элементы И 35 и 36, элементИЛИ 37 1 дешифраторы 38 и 39, элемент ИЛИ 40,Первый блок 1 памяти предназначендля хранения кодов, определяющихвид и числовые характеристики функций распределения вероятностей параметров сигналов формируемого импульс.ного случайного процесса,Датчик 2 слуцайных чисел предназначен для формирования случайных кодов амплитуды, длительности и интервала между импульсами, подчиняющихся функциям распределения, коды которых хранятся в первом блоке 1 памяти.Сцетчик 3 импульсов служит длязапоминания случайного кода, определяющего интервал между импульсамиформируемого процесса и для преобразования этого кода во временной интервал.Первый генератор 4 импульсов предназначен для Формирования тактовыхимпульсов развертки интервала следо"вания импульсов.Блок 5 эталонных напряжений служит для задания граничных значенийамплитуд импульсных сигналов, формируемых предлагаемым генератором.Преобразователь 6 код-напряжениепредназначен для преобразования в .напряжение кодов, последовательностькоторых определяет форму импульсана выходе генератора,Модулятор 7 полярности обеспечивает получение импульсных сигналовположительной или отрицательной по"лярности.ФПервый регистр 8 памяти служит длязапоминания кода, определяющего амплитуду и полярность очередного импульсного сигнала, второй регистр 9памяти служит для запоминания кода,определяющего длительность очередного импульса.Первый делитель 1 О частоты пред"назначен для задания скорости заполнения тактовыми импульсами счетчика15 адреса, а второй генератор 11 импульсов - для формирования тактовыхимпульсов развертки дпительностислучайного процесса,Первый дешифратор 12 обеспечиваетвыработку сигнала, указывающего наокончание формирования интерваламежду импульсами,а второй дешифратор13 - выработку сигнала,указывающегонаокончание формирования импульса, 08739 6 Триггер 14 предназначен для выработки сигналов разрешения работы первого генератора 4 и второго генератора. 11,импульсов, счетчик адреса 19 вырабатывает последовательностьадресов для считывания кодов из второго блока 16 памяти, а второй блок 16 памяти предназначен для хранениякодов ординат импульсного сигнала,требуемой формы. 10 Блок 17 умножения вырабатывает коды, задающие значения импульсного сигнала в дискретные моменты времени, а блок 18 задания адреса предназначен для выработки управляющих си гналов занесения информации в блокипамяти устройства,Третий блок 19 памяти являетсябуферным запоминающим устройствоми предназначен для кратковременного хранения управляющей информациипри изменении параметров генериру-емого процесса,Коммутатор 20 предназначен для25 организации подключения к адресномувходу второго блока 16 памяти кодов,вырабатываемых счетчиком 15 адресаили блоком 18, а третий регистр 21памяти - для хранения кода масштабаЗ 0 времени при формировании интерваламежду импульсами. Четвертый же регистр 22 памяти предназначен для хранения кода масштаба времени при формировании длительности импульса.Второй делитель 23 частоты обеспечивает формирование опорной импульсной последовательности в соответствии смасштабом времени при формировании интервала между импульсами, а третий дели 40 тель 24 частоты - форьюрование опорнойимпул ьсной последовател ьности в. соответствии с масштабом времени при формировании длительности импульса.Генератор работает следующим образом.Каждый цикл работы начинается сформирования набора значений случайных параметров (длительности, амплитуды интервала между импульсами),50Значения параметров процесса формиру.ются по заданным законам распределения, коды которых хранятся в первомблоке 1 памяти. С выхода датчика 2случайных чисел сформированные значения параметров поступают в счетчик 3 импульсов, регистры 8 и 9При формировании длительности импульса триггер 14 находится в единичном состоянии, разрешая тем самым ра7 10 боту второго генератора 11 импульсов и считывание информации из второго блока 16 памяти, при этом запрещается работа первого генератора 4 импульсовв.Выход второго генератора 11 импульсов подключен к второму входу третьего делителя 24 частоты, В четвертом регистре 22 хранится код, определя- ющий частоту пересчета третьего делителя 24 частоты. Таким образом, код, записанный в четвертый регистр 22,определяет временной диапазон изменения длительности импульса,Значение случайного кода, записанного во второй регистр 9, определяет коэффициент пересчета делителя 10 частоты. Этим обеспечивается для каждого значения длительности импульса заполнение счетчика 15. адреса с соответствующей частотой, полученной в результате деления ча. стоты импульсного потока, поступающего от третьего делителя 24 .частоты. Коды с выхода счетчика 15 адреса поступают на второй вход коммутатора 20. При этом на управляющем входе коммутатора 20 присутствует сигнал, вырабатываемый блоком 18 и разрешающий поступление на выход коммутатора 20 кодов, вырабатываемых счетчиком 15 адреса Таким образом, обеспечивается последовательное, считывание кодов ординат импульсного сигнала запрограммированной формы с частотой, обратно.,пропорционапь. ной значению кодов длительности импульса и масштаба времени при формировании длительности импульсов. Временной диапазон с .изменения длительностей импульсов определяется соотношени ем2 щь сс 2 Я щ ьо"лп м ь0 -оулгде со - период следования импульсоввторого генератора 11 импульсов ффи"- разрядность четвертого ре-,гистра 22,к - разрядность формируемыхслучайных кодов, определяющих длительность импульсов,в - емкость второго блока 16памяти.Коды, сцитанные .из второго блока 16 памяти поступают в качестве первого операнда на первый вход блока 08739 817 умножения. На второй вход этогоблока поступает код амплитуды формируемого импульса, занесенный в первый регистр 8. На выходе блока 17умножения формируются значения орди"нат импульсного сигнала требуемойформы, прямо пропорциональные значению амплитуды формируемого импульса.На выходе блока 5 эталонных на 10 пряжений усФанавпивается уровень .напряжения, равный максимальной амплитуде формируемых импульсов, В соответствии с кодами, поступающими свыхода, блока 17 умножения, на выходе5 преобразователя 6 код-напряжение фор-.мируется аналоговый сигнал требуемой формы с амплитудой, соответствующей коду амплитуды формируемого импульса. Модулятор 7 полярности про 20 пускает сигнал с выхода преобразователя 6 код-напряжение на выход устройства, либо сохраняя его поляр":ность, либо изменяя ее на противоположную в соответствии с кодом ампли 2 б туды импульса, записанным в первомрегистре 8,По окончании формирования одногоимпульса (по достижении счетчиком ад.,реса значения а) на выходе второго30 дешифратора 13 вырабатывается сигналокончания формирования импульса.Этот сигнал устанавливает триггер.14 в нулевое состояние, при этом запрещается работа второго генератора11 импульсов и считывание информации из второго блока 16 памяти. Наинверсном выходе триггера 14 выра"батывается сигнал, разрешающий работу первого генератора 4 импульсов и," .40 таким образом, начинается формирование интервала между импульсами.. Выход первого генератора 4 импуль"сов подключен к второму входу второго делителя,23 частоты, В третьемрегистре 21 хранится код, определяющий частоту пересчета второпо делителя 23 частоты. Таким образо, кодзаписанный в третий регистр 21 определяет временной диапазон длительности интервала между импульсами.Выход второго делителя 23 частотыподключен к первому входу счетчика3 импульсов, в котором записан случайный код, определяющий значение5интерыла между импульсами. По окончании формирования интервала (придостижении счетчиком 3 импульсов нулевого состояния) на выходе первогодешифратора вырабатывается сигнал9 10087 окончания формирования интервала между импульсами диапазон измерения паузы между импульсами определяется соотношениемог " .1, пг,к,5 где 1 - период следования импульсов,первого генератора ч импульсов,и - разрядность третьего регист- О2ра 21,разрядность формируемых случайных кодов, определяющихинтервал между импульсами.Сигнал окончания формирования интервала между импульсами поступает на второй управляющий вход датчика 2 случайных чисел, После этого происходит формирование и передача в регистры 8 и 9 и в счетчик 3 импульсов новых значений параметров процесса. Этот же сигнал устанавливает в нулевое состояние счетчик 15 адреса и в исходное (единичное) состояние триггер 14 - так .начинается следующий цикл формирования выходного случайного процесса.Для формирования нестационарного случайного процесса, представляемого как кусочно-стационарный процесс, 30 достаточно в требуемые моменты времени й, определяющие окончание 1-го интервала стационарности, записать в запоминающее устройство генератора новую управляющую информацию, при этом характер записываемой информации может быть различным. Для изменения временного диапазона формируемого сигнала необход 4 мо изменить коды, хра нимые в третьем 21 и четвертом 23 ре р гистрах. Для изменения формы выходного сигнала необходимо переписать информацио, хранимую во втором блоке 16 памяти. Для изменения законов рас. пределения параметров (или одного параметра) процесса перезаписывается информация, хранимая. в первом бло ке 1 памяти, причем перезапись информации осуществляется в те моменты времени, когда требуемый для перезаписи блок не участвует в формировании выходного процесса.Перезапись информации осуществляется при помощи блока 18 и третьего блока 19 памяти и происходит следую" щи м образом . Пред в ар и тел ь но и нформация заносится в третий блок 19 памяти, Управляющий сигнал, указывающий на вид изменяемой информации, посту 39 10пает на управляющий вход устройства,подключенный к управляющему входублока 18, Возможны четыре способа перезаписи информации, определяемые видом изменяемой информации,В первом случае изменению подвергается код, определяющий масштаб времени при формировании интервала между импульсами и хранимый в третьемрегистре 21, При формировании.длитель.ности и мпул ьс а пер вый ге нер ат оримпульсов не участвует в формировании выходного процесса и изменениеинформации втретьем регистре 21 невызовет прерывания в выходном процессе. При наличии соответствующего сиг.нала на управляющем входе блока 18и при поступлении сигнала окончанияформирования интервала между импульсами, поступающего на первый входбло ка 18, на е го чет вертом выходе вырабатывается сигнал, поступающий науправляющий вход третьего регистра21 и разрешающий запись информациив третий регистр 21. На информационный вход третьего регистра 21 поступает информация из третьего блока 19памяти.Во втором случае изменению подвергается код, определяющий масштаб времени при формировании длительности импульса и хранимый в четвертом регистре 22. При формировании интервала между импульсами второй генератор 11 импульсов не участвует в формировании выходного процесса и изменение информации в четвертом регистре не вызывает прерывания в выходном процессе. При наличии соответствующего сигнала на управляющем входе блока 18 и пр и поступлении сигнала окончания формирования длительности импульса, поступающего на второй вход блока 18, на пятом выходе этого блока вырабатывается сигнал, поступающий на управляющий вход четвертого регистра 22 и разрешающий запись информации в четвертый регистр 22, На информационный вход четвертого регистра 22 поступает информация из третьего блока 19 памяти.В третьем случае изменению подвергается информация, определяющая вид и числовые характеристики законов распределения параметров случайного импульсного процесса и хранимая в первом блоке 1 памяти, В этом случае изменяется одна из зон первого блока 1 памяти, соответствующая35 40 45 г 50 55 11 10одному из законов распределения, па-раметров. При формировании интерва. ла между, импульсами не происходитформирования случайных кодов, соответствующих значению параметров .процесса и изменение информации в первом блоке 1 памяти не .вызывает прерывания в выходном процессе. При наличии соответствующего сигнала науправляющем входе блока 18 и припоступления сигнала окончания длительности импульса,. поступающего навторой вход блока 18, .на третьемвыходе блока 18 вырабатываются управляющие сигналы и адреса для записи информации в первый блок 1 памяти, На первом выходе блока 18 вырабатываются адреса, по которым считы- .вается информация, записанная в третьем блоке 19 памяти, Выработка адресов на третьем и первом выходах блока 18 происходит синхронно, поэтомуобе спе чи вает ся поя влени е на выходетретьего блока 19 памяти информации, которая записывается в требуемую зону первого блока 1 памяти,Аналогично осуществляется переза"пись информации во второй блок 16 памяти, При наличии соответствуоцегосигнала на управляющем входе блока18 и при поступлении сигнала окончания Формирования длительности импульса на его втором выходе вырабатываются адреса, поступающие на второйвход коммутатора 20, и управляющийсигнал, разрешающий их поступлениена выход с коммутатора 20 для записи информации во второй блок 16 памяти, тем самым реализуется четвертый случай,На первом выходе блока 18 синхронно с адресами на втором выходе этого блока вырабатывается адресная по".следовательность, поступающая на адресный вход третьего блока 19 памяти,Бло к 18 р абот ает следующи м обр аэом.На управляющий вход блока 18 поступает код, определяющий тип записываемой информации. На выходе, третьегодешифратора 25 формируются сигналы,соответствующие каждому типу записываемой информацию. Поступлениеуправляющего кода, соответствующего изменению кода масштаба временипри формировании интервалов междуимпульсами, обуславливает появлениесигнала на первом выходе третьего 08739 12 дешифратора 25," при этом открывается по первому входу элемент И 2 б. Припоступлении на первый вход блока 18управления записью сигнала окончанийформирования интервала между импульсами на вход второго триггера 30через элементы И 26 и ИЛИ 29 поступает сигнал, устанавливающий его вединичное состояние, Этот же сигнал 30 устанавливает в исходное состояниевторой счетчик 32 адреса. Единичное,состояние второго три ггера, 30 разрешает работу трет ьего генерато-.ра 31 импульсов выход которого под ключен к счетному входу второго счетчика 32 адреса. Сигнал с первого выхода третьего дешифратора 25 открыва- .ет по первому входу элемент И 35 и,пройдя через элемент ИЛИ 33, разре" 20 шает работу четвертого дешифратора34, Если счетчик 32 находится в состоянии "единицы" (ООЦ 1), то .навыходе элемента И 35, являющегося четвертым выходом блока 8 управлениязаписью, появляется сигнал записи инФормации в третий регистр 21, При достижении вторым счетчиком 32 адресасостояния, соответствующего двум,срабатывает четвертый дешифратор 34, З 0 сигнал с выхода которого, пройдячерез элемент ИЛИ ч 0, устанавливаетв нулевое состояние второй триггер 30. Этим заканчивается цикл перезапи"си информации,Поступление управляющего кода, соответствующего изменению кода масштаба времени, при формированиидли тел ьностей и мпул ь сов, определяет появление сигнала на втором выходе третьего дешифратора 25. При этом сигнал с второго выхода третьего дешифратпра 25, пройдя через элемент ИЛИ 27, открывает по второму входу элемент И 28, При поступлении на второй вход блока 18 сигнала окон" чания формирования длительности импульса на вход второго триггера 30 через элементы И 28 и ИЛИ 29 поступает сигнал, устанавливающий его в единичное состояние. Этот. же сигнал устанавливает в исходное .состояние второй счетчик. 32 адреса. Единичное состояние второго триггера 30 разрешает работу третьего генератора 31 импульсов, выход которого подключен к счетному входу второго счетчи ка 32. адреса. Сигнал .с второго вы" хода третьего дешифратора 25 откры-, вает по первому входу элемент И 3613 10087 и, пройдя через элемент ИЛИ 33, разрешает работу четвертого дешифратора 34, Если счетчик 32 находится в состоянии "единицы" (00 91,), то на выхо де элемента И 36, являющегося пятым выходом блока 18, появляется сигнал записи информации в четвертый реги стр 22, При достижении вторым счет. чи.ком 32 адреса состояния, соот ветствующего двум (00010), срабатыва 1 О. . ет четвертый дешифратор 34, сигнал с выхода которого, пройдя через элемент ИЛИ 40, устанавливает в нулевое состояние второй триггер 30, Этим заканчивается цикл перезаписи 15 кода масштаба времени при Формировании длительности импульсов.Поступление управляющих кодов, соответствующих изменению кодов одного из законов распределения пара метров формируемого импульсного процесса, обуславливает появление сигналов на третьем, четвертом или пятом выходах третьего дешифратора 25. Один из указанных сигналов, пройдя 25 через элемент ИЛИ 27, открывает по второму входу элемент И 28, При поступпении на второй вход блока 18 управления записью сигнала .окончания формирования длительности импульса 50 на вход второго триггера 30 через элементы И 28 и ИЛИ 29 поступает сигнал, устанавливающий его в единичное состояние. Этот же сигнал устанавливает в исходное .состояниевторой счетчик 32 адреса. Единичноесостояние второго триггера 30 разрешает работу третьего генератора31 импульсов, выход которого подключен к счетному входу второго счетчика40 32 адреса. Один из сигналов с третье. го, четвертого или пятого выходов третьего дешифратора 25, пройдя через элемент ИЛИ 37, разрешает работу пятого дешифратора 38. Выходы второ 45 го счетчика 32 адреса и третий, четвертый и пятый выходы третьего дешифратора 25 являются третьим выходом блока 18 управления записью. При за. полнении второго счетчика 32 адреса .на третьем выходе блока 18 управле 50 ния записью появляется последовател ьност ь адре сов и один из выходов третьего дешифратора 25 (третий, четвертый или пятый) опраделяют зону первого блока 1 памяти, соответствующую выбранному параметру процесса, При достижении вторым счетчиком 32 адреса состояния, номер которого на единицу превышает обьем перезаписыва. емой информации о законах распределения параметров, срабатывает пятыйдешифратор 38 и сигнал с его выхода,пройдя через элемент ИЛИ 40, устанавли вает в нулевое состояние второй триггер 30. Этим заканчиваетсяцикл перезаписи информации об одном из законов распределения параметровФормируемого процесса.Поступление управляющего кода,соответствующего изменению информации, определяющей формы выходного сигнала, определяет появление сигнала на шестом выходе третьего дешифратора 25Пройдя через элементИЛИ 27 он открывает по второму входу элемент И 28, При поступлении на второй вход блока 18 управления записью сигнала окончания формирования длительности импульса на вход второго. триггера 30 через элементы И 28 и ИЛИ 29 поступает сигнал, устанавливающий его в единичное состояние. Этот же сигнал устанавливает. в исходное состояние второй счетчик 32 адреса, Единичное состояние второ.го триггера 30 разрешает работу трет ьего генератора 31 импульсов, выход. которого подключен к счетному входу второго счетчика 32 адреса, Сигнал с шестого выхода третьего дешифратора 25 разрешает работу шестого дешифратора 39, Выход второго счетчика 32 адреса и шестого выхода третьего дешифратора 25 являются вто. рым выходом блока 18 управления записью. При заполнении второго счетчика 32 адреса на втором выходе блока 18 появляется последовательность адресов и управляющий сигнал, разрешакщий прием информации во второй блок 1 б памяти. При достижении вторым счетчиком 32 адреса состояния, номер которого на единицу превышает объем записываемой информации во второй блок 16 памяти, срабатывает шестой дешифратор 39 и сигнал с его выхода, пройдя через элемент ИЛИ 40, устанавливает в нулевое состояние . второй триггер 30. Этим заканчивается цикл перезаписи информации, определяющий форму выходного сигнала. При всех значениях кодов на управляющем входе блока 18 на первом его выходе формируется последователь ность адресов, поступающая на вход третьего блока 19 памяти,15Технико-экономическая эффективность предлагаемого изобретения определяется тем, что, по сравнению с существующими устройствами оно обеспечивает следующие преимущества: возможность Формирования .не- стационарных случайных воздействий, что особенно важно при моделирова 3008739 36нии и испытаниях сложных техничес" ких систем; возможность использования устройства в автоматизированных системах моделирования и испытания: сложных систем, возможность корректстировки вида выходного процесса в зависимости от характера испытыва" емого и моделируемого объекта.

Смотреть

Заявка

3352793, 17.11.1981

МИНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ

БАКАНОВИЧ ЭДУАРД АНАТОЛЬЕВИЧ, ВОЛОРОВА НАТАЛЬЯ АЛЕКСЕЕВНА

МПК / Метки

МПК: G06F 7/58

Метки: генератор, импульсного, нестационарного, процесса, случайного

Опубликовано: 30.03.1983

Код ссылки

<a href="https://patents.su/10-1008739-generator-nestacionarnogo-sluchajjnogo-impulsnogo-processa.html" target="_blank" rel="follow" title="База патентов СССР">Генератор нестационарного случайного импульсного процесса</a>

Похожие патенты