G06F — Обработка цифровых данных с помощью электрических устройств

Страница 205

Многофункциональный логическиймодуль

Загрузка...

Номер патента: 798802

Опубликовано: 23.01.1981

Автор: Шалыто

МПК: G06F 7/00

Метки: логическиймодуль, многофункциональный

...вход второго элемента И являются вторым входоммодуля, о т л и ч а ю щ и й с я тем,что, с целью расширения функциональных возможностей за счет,реализациивсех Формул, трех переменных в базисеИ, ИЛИ, НЕ вторые входы третьего,четвертого, пятого, шестого элементов И соединены с выходами четвертого, пятого, шестого, седьмого элементов ИЛИ, первые и вторые входы которых - с выходами соответственно седьмого, восьмого, девятого, десятого,одиннадцатого, двенадцатого, тринадцатого, четырнадцатого элемент.н И,первые входы которых соединены с нкИз табл. 2 следует, что входы 1 и 2 при реализации рассматриваемых формул из 2 букв могут использоваться только как информационные, а входы 40 3, 4, 5 и 6 - только как настроечные. Настройка модуля на...

Асооциативная однородная среда

Загрузка...

Номер патента: 798803

Опубликовано: 23.01.1981

Автор: Денисенко

МПК: G06F 7/00

Метки: асооциативная, однородная, среда

...к рассматриваемому моменту времени в матрице уже записано неко. - торое число сигнальных образцов. Новый цикл записи начинается с предъявления столбцу 5 информации о новом образе. На его выходах формируется сигнальный образ в виде пространственного двоичного кода, поступающий по шинам распространения сигнала выделения звеньев 7 на ячейки столбца 2По окончании переходных процессовячейки готовы к участию в построениидерева сигнальных путей, связанногос записью нового сигнального образца.Цикл записи образа в классифицирующую среду начинается подачей единичного импульса пуска в триггер 10 .При этом триггер 10 управляющего блока 8 устанавливается в нулевое состояние и выдает разрешения элементу И 11,данного блока на пропуск тактовых...

Ячейка однородной среды

Загрузка...

Номер патента: 798804

Опубликовано: 23.01.1981

Авторы: Артюхов, Шалыто

МПК: G06F 7/00

Метки: однородной, среды, ячейка

...среда, построенная на основе предлагаемой ячейки, являет. ся универсальной в классе произвольных ДНФ, но в отличие от среды, построенной на базе ячейки Шорта, является также универсальной в классе про- бО извольных КНФ.Структура, построенная на основе предлагаемой ячейки, является также универсальной в классе произвольных формул (в том числе и любых скобоч- б 5ъ с первыми нходами третьего элемент.И и четвертого элемента ИЛИ, нторыевходы которых соединены и являютсячетвертым входом ячейки, причем пятыйвход ячейки соединен с вторым входомпятого элемента И.5На фиг . 1 показана схема ячейки;на фиг. 2-4 - возможные соединенияячеек н среде .Ячейка содержит входы 1-5, элементы И .6-10, элементы. ИЛИ 11-15, ныхо рды 16 и 17,Структура...

Устройство для вычисления булевыхфункций

Загрузка...

Номер патента: 798805

Опубликовано: 23.01.1981

Авторы: Алдабаев, Диденко, Загарий, Конарев, Коновалов, Ручинский

МПК: G06F 7/00

Метки: булевыхфункций, вычисления

...образом.На информационный вход первого узла 1 инвертирования подается бит инФормации ИН . При наличии оператора "/" инвертирования, поступающего с управляющего входа устройства на управляющий вход первого узла 1 инвертирования, в последнем производится инвертирование информации И 8, поступившей на информационный вход. Обработанная таким образом информацияподается на первый вход триггера 2операций.При наличии на управляющем входеустройства оператора ":" начала пред ложения триггер 8 окончания операцийустанавливается в нулевое состояниеи при наличии сигнала "х" конъюнктивной формы триггер 2 операций и тригрег 3 конъюнктивной формы устанавли ваются в единичные состояния, а приотсутствии оператора "и" конъюнктивной формы в триггер 2...

Логический модуль

Загрузка...

Номер патента: 798806

Опубликовано: 23.01.1981

Авторы: Артюхов, Вольский, Шалыто

МПК: G06F 7/00

Метки: логический, модуль

...минимально и при указанных функциональных возможностях не может быть снижено. Формула изобретения4 Логический модуль, содержащий два элемента И, два элемента ИЛИ, причем первый вход модуля соединен с первым входом первого элемента ИЛИ, второй 50 вход модуля оединен с первые входомпервого элемента И, выход первогоэлемента ИЛИ и третий вход модулясоединены с входами второго элементаИ, выход которого соединен с первымвходом второго элемента ИЛИ, выходкоторого является выходом модуля,о т л и ч а ю щ и й с я тем, что,с целью расширения функциональныхвоэможностей за счет реализации всехформул из трех букв, он содержит третий элемент И и два элемента НБ, причем четвертый вход модуля соединенчерез первый элемент ИЕ с вторым входом первого...

Комбинаторное устройство

Загрузка...

Номер патента: 798807

Опубликовано: 23.01.1981

Авторы: Викторов, Орел, Романкевич

МПК: G06F 7/00

Метки: комбинаторное

..."5 ф. Единичный сигнал с Выхода схемы 8 сравнения проходит иа входы вычитающих счетчиков 14, 15 и 16 и устанавливает их в рабочие состояния соответственно "1", "2" и "3" . С выходов блока 2 памяти на входы делителя блока 4 целочисленного деления поступают :игналы (ОО 110) =(6). После окончания операции целочисленного деления остаток(0 000 001)=(1)1 в становится делимым. Единичный сигнал с выхода 6 блока 4 целочисленного деления открывает элементы И группы 5 и разрешает выдачу кода частного (010)д =(2) на первую группу входов схем 7-11 сравнения. Единичный сигнал с выхода конца операции 6 деления проходит на вход блока памяти . Единичный сигнал с выхода конца операции деления 6 поступает на вход счетчика 22 и устанавливает его в состояние...

Однородная вычислительная среда

Загрузка...

Номер патента: 798808

Опубликовано: 23.01.1981

Авторы: Визирев, Вылков, Донианц, Дончева, Лазарев, Пийль

МПК: G06F 7/00

Метки: вычислительная, однородная, среда

...операции "з . Операции "и", "к" "л" и фм" используются,цля обхода нейсправныхучастков. среды. 26Введение дополнительных настраиваемых коммутаторов магистральных шин среды позволяет повысить ее надежность за счет восстановления ее работоспособности путем локализации неис- д правных участков и их последующего обхода по свободным магистральнымшинамФормула изобретенияОднородная вычислительная среда,содержащая матрицу И" вычислительныхячеек, причем первый и второй входыкаждой вычислительной ячейки соединены с соответствующей горизонтальнойи вертикальной шиной, о т л и ч а ю -щ а я с я тем, что, с целью повышения надежности она содержит 2 И коммутаторов и 2 И блоков настройки, причем информационные входы -го-той вертикальной и 1-ой...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 798809

Опубликовано: 23.01.1981

Авторы: Бындыч, Евстрат, Мураховская, Мураховский, Скрипник

МПК: G06F 7/02

Метки: двоичных, сравнения, чисел

...соединены с входами переносов устройства.На чертеже изображена блок-схема устройства.ОУстройство содержит поразрядные ".узлы 1, 1, 1,1 и, сравнения, каждый из которых состоит из элементов И-НЕ 2"4, узлы 54, 5, 5 э,5 И 5 и+, переноса каждый из которых состоит из элементов И-НЕ б и 7, входи 0 8 и 9 переносов, выходы 10 и 11 входы 12, 12, 123,12131, 13,13, 13 и. сравниваемых чисел.Устройство работает следующим обжзом, б 5 Поразрядные узлы 1 А, 1 , ,1 ,сравнения при равенстве чйсел в разряде образуют единичные уровни на первом и втором своих выходах. При соотношении кодов, когда соответствующийразряд первого кода меньше (больше)данного разряда второго кода, на первом выходе поразрядного узла сравнения образуется единичный...

Устройство для сравнения весов кодов

Загрузка...

Номер патента: 798810

Опубликовано: 23.01.1981

Авторы: Карачун, Михайлецкий, Романкевич, Соловей

МПК: G06F 7/02

Метки: весов, кодов, сравнения

...ИЛИ 8 на вход 1+1 разряда регистра. Если в (1+1) -ом разряде двоичного числа оказывается код 0, то сигнал через элемент запрета 7 и элемент ИЛИ 8 следующего (1+1) -го поразрядного узла сравнения поступает на вход (1+2)-го разряда регистра. Распространение сигнала записи единицы происходить до того разряда регистра 1 сдвига, на выходе которого элемент запрета 7 поразрядного узла сравнения оказывается закрытым единичным сигналом, поступающим по информационному входу 21+, при этом во все эти разряды записывается код единицы за один такт. В следующем такте код единицы с выхода регистра 1 сдвига через открытый единичным сигналом элемент И 6 в (1+1)-ом разряде и элемент ИЛИ 8 запишется в следующий разряд 1 регистра, или в зависимости от...

Устройство для сравнения двоич-ных чисел

Загрузка...

Номер патента: 798811

Опубликовано: 23.01.1981

Автор: Гуревич

МПК: G06F 7/02

Метки: двоич-ных, сравнения, чисел

...содержит и триггеров 1, 1- 1, элементы И 2, 2- 2 и, элеменж ИЛИ 3. "Ну 4 управления 25 выход устройства 5, шину 6 синхронизации и информационные входы 7, 72- 7, па одному на каждую схему И 2,Устройство работает следующим образом.По шине 4 управления поступает 30 единичный сигнал, устанавливающий все триггеры 14, 12- 1, в единичное состояние, После снятия этого сигнала по всем информационным входам 7 поступает старший разряд всех одно- З 5 временно и чисел на соответствующие входы элементов И 2. При этом на выходе элемента ИЛИ 3 появляется сигнал, соответствующий значению старшего разряда максимального из двоич- що ных чисел. Этот сигнал равен единице, если хотя бы одно иэ чисел в данном разряде содержит единицу и...

Цифровой нуль-орган

Загрузка...

Номер патента: 798812

Опубликовано: 23.01.1981

Авторы: Аллахвердов, Бабаев, Гасанов, Каллиников

МПК: G06F 7/04

Метки: нуль-орган, цифровой

...37 частоты поступают на входы узла 27 вычитания частот, на выходе которо го образуется последовательность импульсов со средней частотойдРт(С 1 1)= )сдйт(С1),пропорциональной приращению текущей частоты эа время (1-1)-го периода. В управляемом делителе 36 в 5 частоты частота ЬГ(С 1), поступающая с выхода узла 26 вычитания частот, делится на коэФфициент Бт 1 . На выходе управляемого делителя 36 частоты образуется последовательностдь импульсов с частотой Рт(С)= - Г(С )- Г.т 1, в пропорциональной среднему значению первой производной по времени текущей частоты в д-ом периоде. В управляемом делителе 38 частоты частота ЬГ(С 1), поступающая с выхода узла 27 вычитания частот делится йа коэффициент Бт, . На выходе управляемого делителя 38 частоты...

Устройство для сравнения чисел

Загрузка...

Номер патента: 798813

Опубликовано: 23.01.1981

Авторы: Итина, Лошкарев

МПК: G06F 7/04

Метки: сравнения, чисел

...тем, что в устройстве для сравнения чисел, содержащем счетчики, генератор, элементы И, ИЛИ-НЕ, в узлов сравнения, причем выход генератора соединен с первым входом первого элемента И, второй вход которого подключен к шине управления устройства, а выход - к информационному входу первого счетчика, выход генератора соединен с первым входом первого элемента ИЛИ-НЕ, выход которого соединен с информационным входом второго счетчика, кажформировать сигнал окончания сравнения.Формула изобретения1. Устройство для сравнения чисел, содержащее счетчики, генератор, элементы И, ИЛИ-НЕ, и узлов сравнения, причем выход генератора соединен с первым входом первого элемента И, второй вход которого подключен к ши-не управления устройства, а выходк...

Устройство для сравнения чисел

Загрузка...

Номер патента: 798814

Опубликовано: 23.01.1981

Автор: Дуда

МПК: G06F 7/04

Метки: сравнения, чисел

...регистра 2 сдвига возникает нулевой сигнал, который запрещает сдвиг числав данном регистре сдвига. После второго тактового сигнала в регистре1 сдвига записываются значения 50первого и второго сравниваемыхсигналов. Если значения этихсигналов не равны, т.е. на информационный вход 8 устройства поступаетодин сравниваемый сигнал, а второй 55отсутствует, то на выходе элементаб равнозначности нулевой сигналТак как на выходе элемента б равнозначности и на инверсном выходе регистра 2 сдвига нулевые сигналы,то на выходе элемента ИЛИ 5 тоже 60нулевой .сигнал, который запрещаетпоступление тактовых сигналов черезэлемент И 3. При этом на выходеустройства, 10 нулевой сигнал означает, что значение первого и второ-65 го сравниваемых сигналов, поступивших...

Устройство для сравнения чисел

Загрузка...

Номер патента: 798815

Опубликовано: 23.01.1981

Автор: Дуда

МПК: G06F 7/04

Метки: сравнения, чисел

...числа на шину 18 управления, через элементы И 7 и ИЛИ 10 перезаписынает содержимое регистра 2 сдвига в кольцевой регистр 1, через элемент 17 задержки устанавливает триггер 16 в нулевое состояние и стирает содержимое регистра 2 сдвига.При поступлении второго и последующих чисел на информационный вход 19 на шине 20 управления должен быть единичный сигнал, вследствие чего на выходе элемента НЕ 13 - нулевой сигнал. Код второго числа также записывается в регистр 2 сдвига. С приходом кода второго числа на ныходе кольцевого регистра 1 появляется код предыдущего числа. Входной код и код кольцевого регистра 1 синхронно одноименными разрядами в прямом и инверсном виде через элементы НЕ 12, 14 поступают на элементы И 4, 5, где проводится их...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 798816

Опубликовано: 23.01.1981

Авторы: Петров, Тощева

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...установки устройства подключен ко вторым входам элементов ИЛИ,На чертеже представлена блок-схемаустройства,Устройство содержит 7-К триггеры 1 и 2, элементы ИЛИ 3 и 4, элемент ИЛИ-НЕ 5, элементы НЕ 6 и 7, информационные входы 8 и 9, выходы устройства 10,11 и 12, вход 13 синхронизации, вход 14 начальной установки.Устройство работает следующим образом.Перед началом работы 7-К триггеры 1 и 2 устройства устанавливаются в нулевое состояние. Двоичные последовательные коды А и В поступают на информационные входы 8 и 9 старшими разрядами вперед и синхронизируются импульсами, которые поступают на вход синхронизации 13. После прохождения кодов на одном из выходов устройства 10,11 и 12 появляется сигнал "1", соответствующий отношениям А )В,...

Устройство для сравнения чисел

Загрузка...

Номер патента: 798817

Опубликовано: 23.01.1981

Автор: Дуда

МПК: G06F 7/04

Метки: сравнения, чисел

...28 схемы 5 сравнения единичный сигнал. Сигнал сброса, поступающий после первого числа на вход- И ную шину 27, через элементы И 7, И 9, ИЛИ 16 и И 10 переписывает это число из счетчика 1 в регистр 2 сдвига. При этом сигнал сброса через элемент 21 задержки уст-навливает щ триггер 6 в единичное состояние, а затем через элементы И 14 и ИЛИ 18 - счетчик 1 в исходном состоянии.Второе число, поступающее на информационный вход 26, также записывается через элемент И 13 в счетчик 1.Если второе число окажется больше или равно первому числу, записанному в регистре 2 сдвига, то на выходе 28 схемы 5 сравнения единичный сигнал. 0 Поступающий после числа на входную шину 27 сигнал сброса через элемент И 7, ИЛИ 16,. И 10 и ИЛИ 17 устанавливает регистр...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 798818

Опубликовано: 23.01.1981

Авторы: Логачев, Севастов, Смирнов

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...в единичное и нулевое положения, при этом с инверсного.И 13,но на его выход не проходит, ввиду наличия запрещающего потенциала на втором входе, подаваемого свыхода элемента И-НЕ 24,Импульс сброса, поступающий после числа на шину сброса 25, устанавливает счетчики 2 и 3 в нулевое положение, причем на вход сброса счетчика 3 импульс попадает через элементИ 15 тот же импульс через элементИЛИ 20 поступает на информационныйвход счетчика 1, увеличивая записанное в нем на 1.Таким образом, в счетчике 1 записывается первое число. Пройдя эле"мент задержки 10,импульс сброса поступает на вторые входы элементовИ 14,16, на первых входах которыхприсутствуют разрешающие потенциалы,проходит их и элемент ИЛИ 18 и, поступая на вторые входы группы...

Устройство для нормализации чисел

Загрузка...

Номер патента: 798819

Опубликовано: 23.01.1981

Авторы: Запольский, Костинский, Мойса, Орлова, Подгорнов

МПК: G06F 7/38

Метки: нормализации, чисел

...управляющих потенциалов соответственно на первоми втором входах счетчика 10 и сдвигающих регистрах 6-9Элемент И 2 служит для блокировки сигнала переполнения на шине 1,когда отсутствует разрешающий сигнална шине 3.Анализатор 15 представляет собойэлемент ИЛИ-НЕ на пять входов, на первый, второй, третий и четвертый входы которого поступают с вторых выходов сдвигающих регистров 6-9 старшие биты, а на пятый вход пода ется значение триггера 12, Анализа- тор 15 служит для анализа старшей тетрады на 0 (старшие биты сдвигаю 1 дих регистров 6-9 составляют старшую тетраду числа)и наличия переполнения. ;ЩПервые выходы счетчика 10 и сдвигающих регистров 6-9 соединены с шиной 14 в следующей последовательности: разряды 0-7 счетчика 10...

Устройство для сдвига информации

Загрузка...

Номер патента: 798820

Опубликовано: 23.01.1981

Авторы: Гусев, Иванов, Михайлов, Шагивалеев, Ярмухаметов

МПК: G06F 7/38

Метки: информации, сдвига

...27 И объединены и подключены к управляющему входу 9 входного коммутатора 1.Другие входы 33 элементов 28 И такжеобъединены и подключены к управляющему входу 9 входного коммутатора 1через элемент 34 НЕ,Выходы элементов 28 и 27 И каждой)группы 23-26 подключены ко входамэлемента 29 ИЛИ той же группы.Выходы элементов 29 ИЛИ являютсясоответствующими выходами 3 входного коммутатора 1, причем выход элемента 29 ИЛИ каждой группы 23-26подключен ко входной шине 16 (фиг.2),соединенной со строкой 13 матрицы 4(соединение не показано), имеющейтот же номер, что и связанная с ней1 группа 23-26 (Фиг.5) входного коммутатора 1.На Фиг.б показан пример выполнения выходного коммутатора б. Он собран по той же схеме, что и входной3) коммутатор 1 и содержит...

Арифметическое устройство

Загрузка...

Номер патента: 798821

Опубликовано: 23.01.1981

Автор: Чуватин

МПК: G06F 7/38

Метки: арифметическое

...на предыдущей итерацйи, во втором суммато"ре 9 происходит операция сложения(вычнтания) поступивших в него величин х и У 2 - , т.е. на выходахвторого сумматора 9 образуется вели;чина х = х,+Ч, 2 " . В концепервого такта величина у передч+4ется из первого сумматора 8 на пятыйрегистр 5,.а величина Ч, передается иэ пятого регистра 5 в первый регистр 1. Одновременно величина х +передается из второго сумматора 9 втретий регистр 3, а величина х 4+передается из третьего регистра 3 во.второй регистр 2.По окончании второго такта с выхода знакового разряда первого регистра 1 снимается значение функции,показывающей направление вращениявекторов= в 1 дп(-Ч+,), котороеиспользуется при выполнении следующей (1+1)-ой итерации.После и-кратного...

Арифметическое устройство

Загрузка...

Номер патента: 798822

Опубликовано: 23.01.1981

Авторы: Астров, Лейтан, Рогинская

МПК: G06F 7/38

Метки: арифметическое

...сум" матора, выход которого соединен со входом первой тетрады регистра результата, выход которой соединен со входом блока коррекции, выход которого подключен ко входу второй тет рады регистра результатаНа чертеже представлена блок-схема устройства.Устройство содержит регисТр результата, состоящий из п-тетрад регист ра 1 и первой тетрады регистра 2, ,сумматора 3 блока 4 коррекции, элемента И 5.Арифметическое устройство работает следующим образом.Хранение информации в старшей тетраде 2 и остальных тетрадах регистра 1 в режиме отсутствия арифметической операции происходит путем циркуляции информации с выхода регистРа 1 через 45 элемент И 5 на вход сумматора 3 при наличии признака на входе б. На второй вход сумматора по входу 7 в этом...

Арифметическое устройство

Загрузка...

Номер патента: 798823

Опубликовано: 23.01.1981

Авторы: Байков, Смолов, Чуватин

МПК: G06F 7/38

Метки: арифметическое

...четвертйе входы сумматора 5, В заЗ 5 висимости от значения величины ,полученной на предыдущей итераций, всумматоре 5 происходит операция сложения (вычитания), поступивших в неговеличин у и х 2 ", т.е. на выходахсумматора 5 образуется величина у+==у+ 2-"Х. В конце первого тактавеличийа упередается из сумматора 5 в пятйй регистр 7, одновременновеличина у передается из пятого регистра 7 в третий регистр 3, а величи 45 на Ч из третьего регистра 3 передается в первый регистр 1.Во втором такте величина х извторого регистра 2 поступает йа вторые входы сумматора 5. Величина у,50 из первого регистра 1 поступает напервые входы блока б сдвига, где сдвигается на 1-разрядов вправо, т.е.на выходах блока б сдвига образуетсявеличина у; 2 " , которая...

Арифметическое устройство

Загрузка...

Номер патента: 798824

Опубликовано: 23.01.1981

Автор: Чуватин

МПК: G06F 7/38

Метки: арифметическое

...ко входу блока сдвига, первый, второй и третий входысумматора подключены, соответственно,к выходам второпо регистра, блока Ясдвига и третьего регистра. Выходсумматора подключен ко входампервогр и третьего регистров, соответственно, вторые входы первого, второгои третьего регистров и управляющий увход сумматора соединены с первым,вторым, третьим и четвертым входамиустройства, соответственно, а выхбдыпервого, второго и третьего регистров соединены, соответственно, сперным, вторым и третьим выходами ф 0устройства, дополнительно выход сумматора подключен к .третьему входувторого регистра.На чертеже показана блок-схемаарифметического устройства. 65 Арифметическое устройство содержит первый 1,второй 2 и третий 3 регистры, соответственно, блок...

Арифметическое устройство

Загрузка...

Номер патента: 798825

Опубликовано: 23.01.1981

Авторы: Мельник, Черкасский

МПК: G06F 7/38

Метки: арифметическое

...10 с дополнительнымиразрядами 11, триггер 12, выход 13которого соединен со входом и-го разряда регистра 5, регистр 14, управт 25 ляющие шины 15, 16 и 17, блок анализа 18, коммутатор 19.Первые входы элементов И 1, 2 янляются входами 20 устройства, вторыевходы соединены с управляющими шинами 17 и 16 умножения и делания, соответственно. Выходы элементов И 1,2 (причем выход элемента И 2 - инверсный) объединены элементом ИЛИ 3. Выходы логических блоков (которыми являются выходы элементов ИЛИ 3) соеЗ 5 динены с соответствующими входамирегистра 4 первой ячейки, кроме первого входа регистра 4, соединенногос выходом логического блока черезкоммутатор 19.4 О Первая группа входов элементаИ-ИЛИ 8 коммутатора б соединена суправляющей шиной...

Устройство для определенияцифры частного

Загрузка...

Номер патента: 798826

Опубликовано: 23.01.1981

Авторы: Брюхович, Карцев

МПК: G06F 7/49

Метки: определенияцифры, частного

...элементов И первой матрицы, вторые группы входов элементов Ичетвертой и пятой матриц подключены кгруппам выходов элементов И соответственно второй и третьей матриц.На чертеже дана структурная схема,предлагаемого устройства для определенияцифры частного.Предлагаемое устройство содержит ре;гистры 1 и 2 делимого (остатка) и делителя соответственно, матрицы 3, ф,,матрицы 3, а выходы 1 матрйцы 7 соеди нены с выходами 3 матрицы 3, входы 2матриц 6 и 7 соединены с выходами матриц 4 и 5 соответственно, одноименныевыходы матриц 6 и 7, а также выходы 1матрицы 3 объединены в общие выходныешины.Блоки 3 4, 5 6 и 7 представляют со; бой матрицы двухвходовых элементов И(см. фиг. 2, 3, 4, 5 и 6 соответственно,, где они представлены для примера в...

Параллельный комбинационныйсумматор

Загрузка...

Номер патента: 798827

Опубликовано: 23.01.1981

Авторы: Вълков, Корнейчук, Тарасенко, Цветанов, Цонев

МПК: G06F 7/50

Метки: комбинационныйсумматор, параллельный

...1 в 0, На,прямом выходе триггера 8 появляется Р 0 Рр который через элементы И 24 и ИЛИ 23 появляется на выходе 21 староего разряда группы (так как на втором входе элемента И 24 с шины 10 руправление через элемент НЕ 19 подается логическая единица, а на один из входов элемента И 22 с шины 10 управИ 30 р ИЛИ НЕ 31 и элемента ИЛИ 32 (фиг.2) выходом элемента И 9, к входам которого подключены первая дополнительная шина 10 установка и втораядополнительная шина 11 записьрсумматора. Второй вход элемента И 7подключен к второй дополнительнойшине 11 запись. Прямой и инверсный выходы триггера 8 1-ой группыподключены соответственно к входампервого 12 и второго 13 элементов И.группы, выходы которых соединены свходами элемента ИЛИ 14, К вторымвходам...

Двухразрядный сумматор в коде”m из

Загрузка...

Номер патента: 798828

Опубликовано: 23.01.1981

Автор: Гуменюк

МПК: G06F 7/50

Метки: двухразрядный, коде"m, сумматор

...входов элементов ИЛИ шифраторов2,8 и 9 соответственно;М - количество единицв кодовом слове;Р - основание системы счисления.Выходы элементов ИЛИ являются выходами соответствующих шифраторов2,8 и 9.Матрицы 4 и 7 представляют собойматрицы многовходоных элементов И(фиг,2). Количество входов элементаИ равно 2 М, Входы элементов И матриц4 и 7 соединены с определенными шинами кодов операндов, согласно выбранному алфавиту. Шины кодов операндов соединены с входами матриц 4 и 7.Диагональные шины, объединяющие выходы элементов И, соответствующиходинаковым результатам (учитываяперенос) сложения, соединены с группами матриц 4 и 7.Блоки 5 и б переноса представляютсобой группы из двух элементов ИЛИ,Р входов одних элементов ИЛИ соединены с 1-ми...

Устройство для сложения

Загрузка...

Номер патента: 798829

Опубликовано: 23.01.1981

Автор: Баранов

МПК: G06F 7/50

Метки: сложения

...элементов ИЛИ б и 7 действует нуле вой сигнал прямого выхода триггера 3,Единичный сигнал инверсного выхода триггера 3 поддерживает по первому входу элемент И 5 в открытом состоянии 65 Если в младших ра зрядах первоослагаемого записаны нулевьк. к щы, тона инверсном выходе регистра 1 считывается единичный сигнал, которыйпроходит на выход элемента ИЛИ б и далее на инверсный вход установки вединичное состояние триггера 3, Таким,образом, триггер 3 сохраняет нулевоесостояние, а младшие разряды второго слагаемого переписываются безизменения с выхода регистра 2 наего вход через элементы ИЛИ 7 и И 5,Так продолжается до первой младшей единицы в двоичном коде первогослагаемого которая вызывает появление нулевого сигнала на инверсномвыходе регистра...

Устройство для подсчета количестваединиц b двоичном числе

Загрузка...

Номер патента: 798830

Опубликовано: 23.01.1981

Авторы: Морозов, Сорокин

МПК: G06F 7/50

Метки: двоичном, количестваединиц, подсчета, числе

...строки устройства преобразует коды, поступающиена входы первой ивторой групп еговходов таким образом, что в коде навыходе модуля 7 все единицы сдвинутывправо, а количество единиц в выходном коде равно суммарному количеству единиц во входных кодах. Модули7 соединены между собой так, что йавходы каждой группы входов любого модуля 7 поступает код, в котором всеединицы сдвинуты вправо. В результате преобразования двоичного входного .числа модулями 7 преобразователя 5 на выходе модуля 7 последнейстроки образуется код, в котором всеединицы сдвинуты вправо, а их количество равно количеству единиц вовходном регистре 1.Другой вариант построения преобразователя 5 двоичного кода в уплотненный код показан на фиг. 3.Преобразователь 5 содержит...

Умножитель частоты

Загрузка...

Номер патента: 798831

Опубликовано: 23.01.1981

Авторы: Гайдучок, Кирианаки, Кочеркевич

МПК: G06F 7/60

Метки: умножитель, частоты

...счетчика 8, и первый после концапериода импульс тактовой частотыгенератора 1 начинает производитьвычитание импульсов счетчика 8 изчисла М /2 .Как только в счетчике8 устанавливается расстояние "0",срабатывает блок 9 и производит одновременно переброс триггера,10, чтоприводит к закрытию трехнходовогоэлемента И 6 и перезапись числа . Мв вычитающий счетчик 8.Цикл вычитания повторяется и сновав конце его срабатывает блок 9,который перебрасывает триггер 10в исходное состояние, Таким образом, 55триггер 10 производит деление надва выходной умноженной частоты изблока 9, а ввиду того, что в вычитающем счетчике 8 записывается число . М. /2 , а не Мт, то частота 60импульсов из блока 9 получается вдвоебольше, что в общем не приводит...