G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для контроля двоичного кода на четность
Номер патента: 744584
Опубликовано: 30.06.1980
МПК: G06F 11/10
Метки: двоичного, кода, четность
...Импульсы с остальных выходов распределителя 1 поочередно поступают на соединенные попарно вторые входы элементов 2 И нечетного и четного разрядов контролируемого кода.Импульсы с выходов группы элемен тов 2 И, входы которых подключены к выходам нечетных разрядов, через элемент 3 ИЛИ поступают на счетный вход первого фиксирующего триггера 5, а импульсы с выходов группы элементов 2 И, входы которых подключены к выходам четных разрядов через элемент 4 ИЛИ поступают на счетный вход второго триггера б.Таким образом, в процессе контро- ля первый триггер 5 производит счет единиц в нечетных разрядах контролируемого кода, и одновременно второй триггер 6 производит счет единиц в четных разрядахПо окончании контроля если в нечетных разрядах ко да...
Устройство для обработки адресной информации
Номер патента: 744585
Опубликовано: 30.06.1980
Авторы: Бабаян, Каре, Сахин, Хачатуров
МПК: G06F 15/00
Метки: адресной, информации
...В дескрипторе указывается начальный адрес массива в оперативной памяти, количество и формат элементоц и некоторая служебная информация,В начале работы по входам 14 и 15 черезвходные регистры 2 и 3 заполняются регистрыблока 4 информацией о начальных и предельных значениях переменных цикла. Количествопеременных цикла для трехмерного массивадолжно быть не менее трех, При каждом прохождении программного цикла в этом блокепроизводится модификация начальных значенийпеременных цикла на +, превращающихся темсамым в текущие значения, сравнение текущихзначений с их предельными значениями и выработка условия конца цикла. По входу 16в устройство затем поступает адрес паспортамассива на регистр 1, Далее этот адрес в блоке 5...
Устройство для сбора и обработки информации
Номер патента: 744586
Опубликовано: 30.06.1980
Авторы: Демидов, Левтеев, Маршев, Серов, Шакина
МПК: G06F 15/00
Метки: информации, сбора
...1 ж) уровней сиГ- налов калибровки ( Пм и Ума на Фиг,1 а) схемой 30 выделения признаков сигналов калибровки. Синхронизация приема информации схемами 34 с регистра 42 цифрового преобразователя кода 4 производится по сигналам с выхода дешифратора 43. При появлении сигнала на выходе О дешифратора 43 он по цепи 49 подается на синхронизирующий вход С схемы 34 поразрядного уравновешивания и на нее заносится информация по цепям 46-48 с выходов регистра 42; при появлении сигнала на выходе ф 1 ф дешифратора 43 информация с выходов регистра 42 заносится по тем же цепям 46-48 в схему 34 поразрядного УРавновешивания схемы 36 выделения конца участка и т.д. После приема информации с регистра последней схемой 40 выделения низкочастотного параметра...
Микропрограммный процессор
Номер патента: 744587
Опубликовано: 30.06.1980
Авторы: Аноприенко, Калашник, Сирота, Харитонов
МПК: G06F 15/00
Метки: микропрограммный, процессор
...бт величины выбранной командной информации и формата текущей команды в блоке бформирования остатка устанавливается код, который определяетщ величину остатка.После выполнения текущей .команды и выхода на очередную, блок1 микропрограммного управления анализирует состояние, блока б формиу рования остатка, и если остаток ест60 то очередная команда или начало еечитается из блока 5 местной памяти ичерез регистр 3 коммутации помещается в регистр 4 команд,Если в остатке часть команды илиостаток нулевой, то происходит чтение командной информации иэ опера-тивной памятиАдрес командной информации хра-.нится в фиксированной ячейке блока 5местной памяти. При чтении командной информации адрес читается изблока 5 местной памяти и через регистр 3...
Устройство для сопряжения основной и вспомогательной цифровых вычислительных машин
Номер патента: 744588
Опубликовано: 30.06.1980
Авторы: Бучельников, Гордон, Гришин, Матвеев, Никифоров, Сидоров, Смирнов, Соломатин
МПК: G06F 15/16
Метки: вспомогательной, вычислительных, машин, основной, сопряжения, цифровых
...в направлении обеих ЦВМ, блок8 управления устройством сопряжения,организующий работу блоков устройства, блоки 9 и 9 прерывания, дешифратор 10 команд вспомогательной ЦВМ2, регистр 11 адреса, принимающий адреса от вспомогательной ЦВМ 2, и регистр 12 адреса, принимающий адресиз селекторного канала 4 основнойЦВМ 3, схему 13 сравнения указанныхадресов. Устройство 5 сопряжения содержит и дешифратор 14 адресов, блок15 запоминания адресов и команд основной ЦВМ 3, выполненный в виде наборарегистров, в каждый из которых заносится команда в соответствии с приоритетом, определяемым командами вспомогательной ЦВМ, поступающими на коммутатор 16 и дополнительный коммутатор17, предназначенный для передачи адреса запроса в основную ЦВМ 3 в...
Вычислительная структура
Номер патента: 744589
Опубликовано: 30.06.1980
Авторы: Алексеева, Еремин, Лапшин, Макаревич, Стоянов, Черников
МПК: G06F 11/14, G06F 17/00
Метки: вычислительная, структура
...пользователей из узла 4 поступают в блок9. В блоке 9 производится селекцияэтих номеров и каждый из пользователей получает сигнал-о наличии сбоевв решаемой им задаче.Каждому пользователю, получающемутакой сигнал, необходимо узнать номера занятых им решающих блоков 1,в -которйхпроисходит" сбой.Для этого пользователь подает через блок 9на блок 8 команду управления, где она дешифрируется-и передается наузлы 5 всех решающих блоков 1. Наэти же узлы пользователь передаетиз блока 9 свой номер, По даннойкоманде управления в узлах 5 всехрешающих блоков производится одновременное сравнение номеров пользователей, хранящихся в узле 4 решающих блоков 1 с номером пользователя,поступающим из блока 9.0В тех решающих блоках 1, где происходит...
Цифровой функциональный преобразователь
Номер патента: 744590
Опубликовано: 30.06.1980
Авторы: Рейхенберг, Шевченко
МПК: G06F 17/10
Метки: функциональный, цифровой
...2 и 3 выполняют вычитания, При Я) = -1 режим их работй меняетсяна обратный. В любой итерации в 0 1,0 0,0-1 0 О 1,0 Точность вычисления определяется длиной разрядной сетки регистров 50 сдвига и сумматоров-вычитателей,После окончания процесса вычисления в.сумматорах-вычитателях 1 и 3 содержится значение функций2 ХУ/(Х + У), в суйматоре-вычитателе 55 2 содержится значение функций2 х(Х + У), а в сумматоре-нычитателе 4 содержится значение функций 2 уф/(Х + У) .Сравнительные испытания показали,что предложенный ЦФП позволяет вычислять три укаэанных Функции одновременно в одном итерационном цикле, длительность которого значительно меньше времени вычисления даже одной из укаэанных функций традиционными го, третьего и четвертого...
Устройство для обработки сейсмических данных
Номер патента: 744591
Опубликовано: 30.06.1980
Авторы: Абдулвалиев, Портнягин, Рапопорт, Рыженков
МПК: G06F 17/00
Метки: данных, сейсмических
...доступ к блоку 3 оперативнойпамяти.15 В случае подачи на регистр 5 команд команды В с определенным условным числом происходит сброс триггера,7 режима, при этом ЭВМ переходитк нормальному режиму работы, блоки 2 О 18 также возвращаются в исходноесостояние, регистры 8, 9, 10 обнуляются, устройство в целом переходитв ждущий режим. Для адресации массивон данных в блоке 3 оперативнойпамяти при работе с устройством ипередачи информации из ЭВМ н устройство используется команда Я спризнаками адресов .Извлекаемая по первому адресу иэблока 3 информация в любом случае за- ЗО писывается в регистр 8. Информация,извлекаемая по второму адресу, в зависимости от вида операции можетбыть записана в регистр 8. Б данномслучае ранее записанная в...
Устройство для определения максимальных величин путей в графах
Номер патента: 744592
Опубликовано: 30.06.1980
МПК: G06F 15/173, G06G 7/122
Метки: величин, графах, максимальных, путей
...Это объясняется тем, что воднонаправленном графе без циклов ипетель начальные узлы не содержатвходящих ветвей, а следовательно,и триггеры б формирователей 4, находящихся в этом столбце, будут в нулевом состоянии (элементы 7 соединены с нулевыми выходами триггеров 6).Счетчики 10 в исходном состояниисброшены в нулевое состояние.Исходный граф заносится в матричную модель сети в инверсном порядке, 40т.е. матрица смежности заносимогографа транспортирована относительнонеглавной диагонали. Это позволяетиспользовать для расчета максимальных путей в графе процедуру динамического программированияС появлением пускового сигналаблок 2 управления разрешает прохождение импульсов с выхода генератора3 на,входы всех элементов И 9. Приэтом импульсы...
Устройство для исследования графа
Номер патента: 744593
Опубликовано: 30.06.1980
Авторы: Голованова, Додонов, Федотов, Щетинин
МПК: G06F 15/173
Метки: графа, исследования
...разряда сдвигового регистра3 поступает на входы 21; - 21 выбранной модели вершины. Если считать,что такой моделью является модель1, то это соответствует появлениюразрешения на элементе 16 И. Крометого,.сигнал с входа 21 проходит наныход 20, который является выходоммодели вершины. С полюса 20 разрешение поступает на вход 19;(входмодели вершины), т. е. моделей вершин,которые входят в множество Г х,т, е. связаны с первой вершинойсогласно топологии графа. С входа19; высокий потенциал дает разрешение на вход формирователя 12 временного интернала и снимает разрешение через элемент 14 НЕ с .входаэлемента 15 ИЛИ.Генератор 4 импульсов вырабатываетна своих выходах серии импульсовГИ 1 и ГИ 2, сдвинутые относительно друг друга. Импульсы ГИ 1 с...
Устройство для вычисления значений полинома
Номер патента: 744594
Опубликовано: 30.06.1980
Авторы: Боюн, Козлов, Соловьев
МПК: G06F 17/10
Метки: вычисления, значений, полинома
...которых соединеныс входами (й ++ 1) -го сумматора,первые входы элементов И сложенияподключены-к входу сложения устройства, вторые входы соединены соответственно с информационным входомустройства и выходами элемента за,держки с первого по (о - 1)-й, авыходы соединены со вторыми входамиэлементов И соответственно с первойпо о -ю группу, перные входы элементов И вычитания подключены к входувычитания устройства, вторые входысоединены соответственно с ныхбдамиэлемента задержки с (о - 1) -го попервый и информационным входом устройства, а выходы соединены со вторыми входами элементов И соответственно с (и + 1) -й по 2 о-ю групп.На чертеже представлена блок-схема устройства.Оно содержит и сумматоров 1, регистр 2, группы элементов И с...
Цифровой функциональный преобразователь
Номер патента: 744595
Опубликовано: 30.06.1980
Авторы: Оранский, Рейхенберг
МПК: G06F 17/10
Метки: функциональный, цифровой
...номер итерации, а о - число разрядов одного иэ аргументов. цычисления в предложенном цфй осуществляются следующим образом. Перед началом работы в первый регистр 7 и в сумматор-нычитатель 2 заносится первый операнд у , а во второй регистр 4 и всумматор-вычитатель 1 заносится второй операнд Х Включается генератор тактовых импульсов в блоке б управления. С первого выхода блока б тактовый импульс поступает на управляющие входы регистрон 7 и 4 и сдвигает их содержимое на один разряд вправо от запятой. Затем с обоих выходов блока б поступает последовательность тактовых импульсов, которая продвигает содержимоерегистров 7 и 4 на входы сумматоров-вычитателей 1 и 2, в которых производится вычитание или суммирование этих значений с предыдушими...
Устройство для функционального преобразования числа импульсов в цифровой код
Номер патента: 744596
Опубликовано: 30.06.1980
Авторы: Воробель, Галамай, Дудыкевич, Уланова
МПК: G06F 17/10
Метки: импульсов, код, преобразования, функционального, цифровой, числа
...выходы которого .соединены со входами"дешифратора пороговых значений функции, выход которого соединен со входом счетчика номера 30 порога, выходы которого соединенысо входами дешифратора номера порога,первый и второй выходы которого соединены соответственно со входамипервого и второго блоков памяти коэффициентов деления 21,Однако такое устройство обладаетнедостаточной точностью преобразования и аппаратурной сложностью.Целью изобретения является упрощение устройсва и повышение точностиработы преобразователя.Это достигается тем, что предлагаемое устройство дополнительно содержит два элемента ИЛИ и блок алгебраического суммирования, первый входкоторого является входом устройства,а выход соединен со входом делителячастоты, разрядные выходы...
Устройство для быстрого преобразования фурье
Номер патента: 744598
Опубликовано: 30.06.1980
Авторы: Бочаров, Немшилов, Сергеев, Сулин
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...действия, выполняемые по каждому двухточечномупреобразованию,Обозначим:Хк а + Ь О сов 8:гдеЗначения выходных выборок -.7 и 2в ъвычисляются Чледукщим образомУ:.,+ (а+)Ь)=х;+Р;(Х +)У )(фк+,)ЬД,у.:, (а -Ь):х;+р.+(х+р )(а -Ь.Объединяя мнимые и действительные части, получаем2 Х+О Х Ь УРФ (У +О Ч +Ь Х ) Х +к Р кР 1 ИР кР Р 4 Е1 р 2" х;+Фх +Ь У +)(У,+а У -Ь х):хЗначения ге и гщ пересылаются навходы для выполненйя над ними очередных итераций.На чертеже представлена схема15 устройства.Устройство содержит матрицу ассоциативной памяти, состоящую из "- одйнаковых строк 1, коммутаторы 2ИС-Нс 1 память 3 коэффициентов,2 О регистр 4 маски, первый регистр 5,второй регистр б,Устройство работает следующимобразом,Каждая строка 1 (ячейка...
Устройство сглаживания цифровой информации
Номер патента: 744599
Опубликовано: 30.06.1980
Авторы: Кузнецов, Рабин, Соколов, Штомпель
МПК: G06F 17/17
Метки: информации, сглаживания, цифровой
...информации Х; к выходу регистра 8Во время"переключения триггера 3 в единичное состояние на управляющий вход регистра 8 поступает импульсный сигнал, разрешающий запись текущего значения информации х; в регистр 8. Сигналом стриггера 2 открывается элемент И 5и через чего на счетный вход триггера 3 поступают импульсы с генератора 4, Первым импульсом триггер 3переходит в нулевое состояниеи импульсным сигналом с его инверсного выхода всчетчик 9 запишетсяпервый сигнал, а в регистр 7 - значение, численно равное полусуммезначений текущего значения х и1предшествующего сглаженного значения, т,е.Х;+ У-15ф 2.При отсутствии сигнала с блока 1управления через коммутатор 12 навход регистра 8 поступает сигнал овыходе регистра 7, который записы 2 О...
Устройство для вычисления значений полинома
Номер патента: 744600
Опубликовано: 30.06.1980
Авторы: Бордыков, Буторин, Ожиганов, Тулинов
МПК: G06F 17/10
Метки: вычисления, значений, полинома
...функций содержит и-разрядный регистр 1 аргумента, 1-ый(1 = 1 п) выход которого соединенс 1 - входом счетчика 2, Выход счетчика 2 подкючен ко входу счетчика 3.Выход счетчика 3 соединен со входомуправляемого делителя 4 частоты,выход которого соединен со входом1реверсивного счетчика 5. Первый выход блока б управления соединен суправляющим входом счетчика 3, второй - со входом задания коэффициента деления управляемого делителя 4частоты, третий - с управляющим входом реверсивного счетчика 5, а четвертый - с управляющим входом счетчика 7, выход которого соединен суправляющим входом регистра 1 аргумента. Количество состояний каждого разряда счетчика 2 равно основаниювыбранной системы счисления.Устройство работает следующим,образом.Генератор...
Процессор для корреляционного анализа
Номер патента: 744601
Опубликовано: 30.06.1980
Авторы: Аршанский, Доротынский, Молчадский, Славин
МПК: G06F 17/15
Метки: анализа, корреляционного, процессор
...преобразователей произвовыходу и четвертому входу втовторого 0 формуле (р изводится пОблока оперативной памяти, второй ныиход которого соединен с четнерт, ым гдходом сдвигающего регистрае г - вектор-столбе с- ц, остоящийи выход блока зэдистра, входиз еэ лания коэффициентов оценки кор у ьтатов вычисленияподключены соответствкорреляционнойственно к выходу 65 функции;.рГ-д2 2 2 М - длина преобразуемой после-.довательности;Т - матрица обратного преобразования;Т - матрица прямого преобразования; 5х - вектор-столбец М чисел,поступающих по первому уходук9 - операция поэлементного перемножения векторов, 1 Оу - вектор-столбец из М чисел,поступивших по второму каналу,дополненных М-М нулями.Для числового преобразования Рейдера матрица...
Стохастический кусочно-линейный аппроксиматор
Номер патента: 744602
Опубликовано: 30.06.1980
Автор: Яковлев
МПК: G06F 17/17
Метки: аппроксиматор, кусочно-линейный, стохастический
...кусочно-линейный аппроксиматор, содержащий запоминающее устройство, первый, второй и третий преобразователи число-вероятность, каждый иэ которых состоит из регист ра входного кода и схемы сравнения, логический элемент ИЛИ, причем на разрядные входы запоминающего устройства подана управляющая часть входного кода, на разрядные входы пер О вого преобразователя число-вероятность - интерполирующая часть входного кода, а выходы запоминающего устройства соединены соответственно с входами второго и третьего преобразователей число-вероятность.Как показано в (3), уравнение для каждого 1 -го отрезка аппроксимирующей линии Ю (А) имеет видчСд 1=ц(д,1 Фддд) и(д 1)д";,. (1) где Ч (А 1), Ч (А;+) - значенйя функции в узлах аппроксимации; А;иА, -...
Программируемый процессор спектральной обработки сигналов
Номер патента: 744603
Опубликовано: 30.06.1980
Авторы: Грибков, Кошелев, Мошков, Мусатов, Степукова
МПК: G06F 17/14
Метки: программируемый, процессор, сигналов, спектральной
...на основе элементарных операцийдвухточечногопреобразования Фурье,четырехточечного преобраэовайияФурье и т.п. Формулы для двухточеч.ного преобразования Фурье имеютвидх1 л = Х . - Х е / 2 йкп 2"Оп 21 ехгде 1 - номер итерации (1О, 1, 2, од 2(И - 1),Сама элементарная операция выполняется на блоках умножения и сумматоре 3, а также с использованиемпервого блока 1 регистров и под управлением блока 5, Все передачимежду указанными блоками выполняются по первой магистрали данных.В первом блоке 1 регистров хранитсяисходная информация, записываемаяв них иэ блоков 8 оперативнойпамяти, константы, выбираемые из блока,результаты четырехточечного преобразования, которые из регистров заносятся в блоки 8,Все пересылки между любым блоком 8, 9 памяти...
Устройство для определения дисперсии
Номер патента: 744604
Опубликовано: 30.06.1980
Автор: Кукушкин
МПК: G06F 17/18
Метки: дисперсии
...в блоке 5 на соответствующий порядку разности коэффициентпропорциональности, хранящийся вблоке 7 памяти, Результаты вычислений 60на выходе блока умножения представляют собой оцейки среднеквадратического отклонения значений случайногопроцесса, Последние, будучи возведенными в квадрат в квадраторе 6, 65 ду квадратора, выход которого является вторым выходом устройства, ивыход блока вычитания подключен кпервому входу первого дополнитеЛьного блока вычитания. Первый вход каждого дополнительного блока вычитания, кроме первого, соединен с выхо 5дом предыдущего дополнительного блока вычитания,Блок-схема устройства представленана чертеже,Устройство содержит блок 1 вычи Отания, дополнительные блоки 11 К вычитания, элемент 2 о...
Анализатор временных интервалов
Номер патента: 744605
Опубликовано: 30.06.1980
Автор: Булгаков
МПК: G06F 17/18
Метки: анализатор, временных, интервалов
...делитель частоты,вход которого является первым входомсчетчика весового интервала, а выходсоединен с первым входом двоичногосчетчика, выход которого подключен.к регистру, выход которого являетсявыходом счетчика весового интервала,второй вход которого соединен совторым входом первого делителя частоты, с входом. второго делителя частоты и с первым входом блока управления счетчиком весового интервала,второй вход которого подключен к выходу второго делителя частоты, вторыевходы двоичнЬго счетчика и регистра щобъединены и подключены к выходу блока управления счетчиком весового интервала,На чертеже представлена блок-схема анализатора временных интервалов,Анализатор содержит блок 1 согласования (преОбразоэатель вхбдных сигналов в эталонные...
Устройство для определения медианы случайного процесса
Номер патента: 744606
Опубликовано: 30.06.1980
Авторы: Анисимов, Глинков, Григорьян-Чтенц, Закута, Петрикеев
МПК: G06F 17/18
Метки: медианы, процесса, случайного
...нхад счетчика 12 соединенс выходом третьего элемента И б,Выход счетчика 12 подключен ко входу установки н ноль дополнительного триггера 9 и ко входу установки единица триггера 8.Устройство работает следующимобразом.В начальном состоянии триггер 8, дополнительный триггер 9, ренерсивный счетчик 11 и счетчик 12 находятся в нулевом состоянии. На выходах элементов И 4, И 5 иИ б импульсы отсутствуют, так какна соответствующие входы подаютсязапрещающие сигналы от триггерон2 О 8 и 9, от преобразователя 1 амплитуда-длительность.По сигналу генератора выборкина выходе преобразователя амплитуда-длительнасть формируется сигнал,д 5 длительность которого пропорциональна амплитуде входного сигнала, Одновременно сигнал с выхода генератора выборки...
Стохастический интегратор
Номер патента: 744607
Опубликовано: 30.06.1980
МПК: G06F 17/18, G06F 7/64, G06F 7/70 ...
Метки: интегратор, стохастический
...б на выход элемента 4 - формируется единичный символ последовательности х . Посколькув счетчике 5 при х=О не переключается ни один разряд, то остальныепоследовательности х, х, , хформируемые на выходах счетчика 5,имеют нулевые значения,Таким образом, единичные значенияпоследовательности с вероятностьюР(х)=Р(х)= 1:Р(х)=0,5=2 поступаютна вход элемента Зг.Единица послеДовательности х запрещает прохождение синхроимпульсана выход элемента 4 - формируетсянулевой символ последовательности хлПри этомединицами , поступающаяна счетный вход счетчика 5 вызываетв последнем переключении в единичноесостояние лишь одного из разрядов,например, (гп в . 1 + 1)-ого (1=1,в).Переключение (в+1)-ого разряда изнуля н единицу воспринимается импульсным входом...
Устройство для автоматического контроля генератора случайных чисел
Номер патента: 744608
Опубликовано: 30.06.1980
Авторы: Антипин, Збитнев, Леусенко, Морозевич, Сухов, Яковлев
МПК: G06F 11/25
Метки: генератора, случайных, чисел
...памяти из счет.чика 16, так что при достижении кодом в счетчике 16 нижней границыдопустимых значений Р(х,)навыходе элемента 24 И появляется сигнал , а при достижении верхней границы Р(х )" появляется сигнал навыходе элемента 22 И, если на управляющих входах элементов 22, 24 И разрешающий потенциал. Номера элементовпамяти счетчика 16 определяютсяпутем сопоставления доверительного 60интервала и его кодовых эквивалентов, то есть однозначно определяетсявеличинами, Посредством переключателей 17, 19 выходы соответствующихэлементов памяти счетчика 16 подклю чаются ко входам .злементон 20 и 23 Итак, чго при наличии разрешающегопотенциала на их управляющих вхонходах и достижении кодом н счетчике 16 величин Р(х,х,Э)"и Р 1 х;х,1 )1 о"возникают...
Многоканальное усредняющее устройство
Номер патента: 744609
Опубликовано: 30.06.1980
Автор: Хаиндрава
МПК: G06F 17/18
Метки: многоканальное, усредняющее
...аналогового компаратора 8; скачкообразно увеличивается напряжение(+) Б(д)дО уровня сиГнала лОГической1(Фиг, 2, в), В результате элемент 10; И и следовательно, элемент 2 И открываютсяи импульсы с выхода генератора 1импульсов снова начинают поступать в счетчики делителя 14; частоть 1, а в момент времени 14 пересечения пилообразным напряжениемнулевой оси прекращается подачаимпульсов в блок 14; , так какна выходе нуль-органа 7 вновьпоявляется импульс и второй триггер11 возвращается в нулевбе состояние, тем самым закрывая все канальные элементы И и в том числе итрехвходовой элемент 10 И. Этимодин цикл преобразования входногоаналогового сигнала в частоту импульсов заканчивается. Одновременнои аналогично протекают операциипреобразования...
Многоканальное устройство для выбора минимального значения средней величины
Номер патента: 744610
Опубликовано: 30.06.1980
Авторы: Карпов, Рембовский
Метки: величины, выбора, значения, минимального, многоканальное, средней
...началом работы импульсовУстановка нуля в счетчик 10 и ячейки памяти 12, , 12, , 12 н записывается Условный нуль, В рабочем режиме минимальному значению выходного напряжения любого из датчиков 1 соответствует минимальная частота на выходе преобразователя 2, т.е. максимальное время заполнения усреднителя3. При увеличении среднего напряжения время заполнения усреднителя 3 соответственно сокращается.ФПервым заполняется усреднитель 3 в канале с максимальным средним, нап744610ример в первом. Прч этом на выходеусреднителя 3, появляется импульс,поступающий на вход элемента 4памяти; элемент 4 памяти запоминает появление импульса. Перепадомнапряжения с выхода элемента 4 памяти запускается схема 9 формирования, вырабатывающая импульс....
Стохастический сумматор
Номер патента: 744611
Опубликовано: 30.06.1980
Авторы: Добрис, Федоров, Яковлев
Метки: стохастический, сумматор
...на чертеже.Она содержит источник 1 двоичнойслучайной последовательности ср (1) =, инвертор 2, блоки ключей3, 4, блок 5 сложения.Выход источника 1 двоичной случай.ной последовательности с р (1) = 4/2соединен с входом инвертора 2 Управляющие входы первого 3 и второго 4блок ключей подключены к выходу744611 20 30 и входу инвертора 2 соответственно,а разрядные входы соединены с разрядными шинами чисел А и 5 соответственно, Выходы первого 3 и второго 4 блоков ключей соединены с входами блока 5 сложения.Блок 5 сложения состоит издвухвходовых элементов ИЛИ (1 - разрядность двоичных чисел А и В ), Поэтомупри поступлении на вход инверторасигнала логический 0 на выходблока сложения передается число А,а при поступлении сигнала логическая1 -...
Устройство для автоматического поиска информации
Номер патента: 744612
Опубликовано: 30.06.1980
Авторы: Ермаков, Матвейчиков, Фролов
МПК: G06F 17/30
Метки: информации, поиска
...с номером кадра и вырабатывает сигнал Реверс, еслиномер кадра на кинопленке большеномера набранного с помощью блокаввода 5 адреса, После набора номера искомого кадра на клавиатуре блока ввода 5 нажимается кнопкаПуск, после чего управляемыйдиапроектор начинает перемотку носителя информации. На каждом кадреинформации осуществляется считывание номера этого кадра при совпадении хранящегося в блоке памяти адреса 4 номера с йомером, записаннымна носителе 18 с помощью меток 20,решающий узел вырабатывает команду.Стоп, которая поступает в управляемый диапроектор, Искомая информация найдена, Перемотка носителя прекращается,Устройство работает следующимобразом.С блока 4 памяти адреса поступает номер искомой информации н видеИ-разрядных двоичных...
Устройство для контроля электрических соединений
Номер патента: 744613
Опубликовано: 30.06.1980
Авторы: Гринберг, Мигаль, Цадикович
МПК: G01R 31/02, G06F 11/07
Метки: соединений, электрических
...4 управления для сравненияих с текущими кодами счетчика 3.Счетчиком 3, а также блоком 6 дешифрации управляет генератор 13 блока 4управления.Счетчик 3 опрашивает последовательно все точки коммутатора 1,сигнал с выхода которого поступаетна один из входов элементов 10 и 11совпадения блока 4 управления иэлемента 14 совпадения блока 7. Вблоке 6 дешифрации адреса внутренниекоды устройства переводятся в адреса проверяемого изделия. Элементами 10 и 11 осуществляется анализрезультатов контроля, Работа этихэлементов разрешается только тогда,когда код счетчика 3 - И 1 большекода счетчика 2 - И и с прямоговыхода элемента 8 на один из входовэлементов 10 и 11 поступает разрешающий низкий уровень.При работе устройства возможнытри случая:1) И = БЗ...
Устройство для контроля параметров
Номер патента: 744614
Опубликовано: 30.06.1980
Авторы: Комаров, Рукин, Сотников, Уланов
МПК: G06F 11/25
Метки: параметров
...чл - предсказанное значение определяющего параметра ни -й и(тт - 1)-й точках соответстненно;У- действительное значение определяющего параметра в (и - 1)-й точке;тт 1, , бт,.л - числовые величины,2определяющие математическое ожидание и дисперсию многомерной случайнойфункции состояния контролируемогообъекта в ( и - 2) -й и (и -1) -й тачках соответственно; о - логическаяпеременная, определяющая количествотактов работы устройства; т - количество предсказаний.Работает предлагаемое устройствов следующей последовательности, приэтом первые три цикла являются предварительными,Первый цикл работы (х = 1) осуществляется н о)ин такт, а именно:текущее значение контролируемогопараметра Уи через выход блока 1через блок 2 записывается в ячейкубЛока 5...