G06F 15/76 — архитектуры универсальных вычислительных машин с запоминаемой программой
Одноадресная универсальная электронная цифровая вычислительная машина
Номер патента: 165595
Опубликовано: 01.01.1964
Авторы: Бутков, Воронин, Усанов
МПК: G06F 15/00, G06F 15/76
Метки: вычислительная, одноадресная, универсальная, цифровая, электронная
...содержимого сумматора порядков, которая не показана на чертеже.Нулевой выход 63 регистра 37 подключен ко входу 64 вентиля 52, выход 65 которого соединен со входом 66 собирательной схемы 67, вход 68 которой подключен к выходу 23 схемы 6 совпадения и к выходу 46 схемы 16 совпадения, а вход 69 собирательной схемы 67 соединен с выходом 18 схемы 5 совпадения и с выходом 43 схемы 15 совпадения.Выход 70 собирательной схемы 67 подключен к входу 71 вентиля 72 и к входу 73 собирательной схемы 74, вход 75 которой соединен с выходом 76 цепочки переноса из разряда знака сумматора порядков 13, Выход 77 собирательной схемы 74 соединен терез цепь 78 циклического переноса с входом 79 младшего разряда сумматора порядков 80,Входы 81 схемы 82 совпадения...
Универсальная цифровая управляющая машина
Номер патента: 170218
Опубликовано: 01.01.1965
Авторы: Адасько, Воителев, Долкарт, Каган, Каневский, Колтыпин, Лукь, Молчанов, Новик, Степанов, Уль
МПК: G06F 15/00, G06F 15/76
Метки: универсальная, управляющая, цифровая
...диаграмма, поясняющая работу формирователя. На ней показаны смещенные относительно один другогосигналы в точках А, - АВвод информации со стандартной перфоленты в машину или в специальный блок перфоленты для получения дубликата должен сопровождаться контролем правильности считывания информации. Сущность контроля состоит в подсчете четности единиц каждого слога,запоминании четности единиц каждого слогаи подсчете суммарной четности всех слогов,входящих в состав слова информации (привводе цифровой информации) или в составстроки (при вводе текстовой информации).Структура информационного слова с продольным контролем четности на перфолентепредставлена на фиг. 10, где позиция 101 -структура четного слова, 102 - нечетногослова.Для...
Вычислительная машина
Номер патента: 302981
Опубликовано: 01.01.1971
Авторы: Забара, Институт, Колотущенко, Корниенко, Лесничий, Мазур, Назаренко, Новицкий, Одинокий, Сурдутович
МПК: G06F 15/02, G06F 15/76
Метки: вычислительная
...режима устройство управления передачами информации устанавливается в положение, при котором возбуждаются шины 43,47,52. Благодаря этому открываются вентили 29,33, 38 и происходит передача из регистра клавиатуры в регистр результата ц из регистра результата в накопительный регистр 22, причем содержимое регистра клавиатуры сохраняется.Кроме этого, в 1 режиме возможны другис неавтоматические передачи информации, которые поясняются на фиг. 3, где кружками показаны регистры, а стрелками - направления передачи информации при выполнении операций, записанных возле стрелок.Посредством нажатия на соответствующую клавишу может быть возбуждена шина 10 5 10 15 20 25 зо 35 40 45 50 55 60 65 Вызов, связывающая устройство ввода с блоком режимов и...
Цифровое вычислительное устройство
Номер патента: 409226
Опубликовано: 01.01.1973
МПК: G06F 15/00, G06F 15/76
Метки: вычислительное, цифровое
...к содержимому сумматора 3. В регистр 5 заВсе единицы из Олока 4 (мякспмяльное знячениР,пр 1 гряще 11 пя аргумент 1), затем выоирается пз блока 2 значение логарифма (1 одЛ х) и вычитается пз содержимого сумматора. Старшая часть содержимого сумматора пересылается в один из приемных регистров сумматора (на чертеже не показан), а младшая часть сумматора и регистр 5 счищаются. Затем из распределителя 7 в регистр 5 заносимся 1 старщего,разряда, и соответсмвенно ей (как значение аргумента) из блока 2 выбирается значение логарифма и вычитается на сумматоре пз содержимого приемного регистра сумматора. Если эта разность положительна, то из распределителя в регистр 5 заносится 1 следующего разряда, при этом триггер старшего разряда регистра 5...
Сштшда обработки данных1 т бiif; viji о г ал
Номер патента: 433484
Опубликовано: 25.06.1974
Авторы: Аверь, Асцатуров, Качков, Кондратьев, Ленкова, Мальцев, Овс, Пашкьвска, Рудаковский, Смирнов, Суб
МПК: G06F 15/00, G06F 15/76
...памяти, называемой локальной памятью; считывает управляющее слово из вультиплекснои памяти на регистры процессора и производит обмен данными между оперативной памятью 7 и каналом через информационные шины 18 опеативнон паинти процессора блок управления каналаии и ин ориационнне шины 19 оперативнои паияти каналов. Адрес данных и счетчик байтов модифицир ются микро- программно через ари етическо-логическое устройствозатем управляющее слово устройства записывается на свое место в мультиплекс433484 35 55 60 5ную павлть и продолжается выполнение прерванной микропрограммы. При передаче данных межлу селекторными каналами и оперативной памятью работа блока микропрограммного управления по. запросу канала, поступающему через блок 5...
Процессор мультиобработки данных
Номер патента: 590745
Опубликовано: 30.01.1978
Авторы: Арефьев, Арлазаров, Беркович, Волков, Годунов, Дагурова, Емельянов, Зенкин, Зенкина, Золотухина, Леман, Лихонинский, Лысиков, Макаров, Сорокин, Фараджев
МПК: G06F 15/76
Метки: данных, мультиобработки, процессор
...входу блока статусов процессов и соединенного выходом со вторым входом узла характеристик статусов процессов, третий н четвертый входы которого через регистр маски входной регистр, соответственно, соединены с информационным входом блока статусов процессов, управляющий выход которого соединен с первым выходом узла индикации совпадения,подключенного входом и выходуузла 1 О 15 2) эб 30 35 40 5) 60 Г)5 арактернстик статусов процессов и соединенного вторым выходом через узел обработки приоритетов со входом узла выдачи номера процесса,Процессор мультиобработки данных содержит аппаратную реализацию функций операционной системы по организации мультипрограммной (мультипроцессной) работы и обмена информацией между главной памятью и внешними...
Устройство для контроля распределения ресурсов в вычислительной системе
Номер патента: 1476468
Опубликовано: 30.04.1989
Авторы: Герасименко, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/16, G06F 15/76
Метки: вычислительной, распределения, ресурсов, системе
...4 управления (если это запуск повторный) - в нулевое.Высоким потенциалом с прямого выхода триггера 2 режима запускается генератор 3 импульсов, а низким потенциалом с инверсного выхода закрывается группа элементов И 5.Первый импульс с выхода генератора 3 импульсов через открытый высоким потенциалом с инверсного выходатриггера 4 управления элемент И 9 по-.5ступает на синхровходы всех регистров 1,1-1,п, разрешая тем самым прием информации о состоянии распределения ресурсов: в третий разряд первого регистра 1.1, в первый разряд 10второго регистра 1.2, во вторые разряды третьего 1,3 и четвертого 1.4регистров запишутся единицы, В остальных разрядах всех регистров будутхраниться нули, 15По заднему фронту первого импульсатриггер 4 управления...
Микропроцессорная система
Номер патента: 1675898
Опубликовано: 07.09.1991
МПК: G06F 15/00, G06F 15/76
Метки: микропроцессорная
...30 микропроцессор 1 вы. полняет программу, записанную ц запоминающее устройство 2, При вь:пол:ении рабочей программы в силу различных причин может возникнуть нештатная ситуация Для ее локализации и устранения необходимо произвести зацикливание программы на том участке, выполнение которого приводит к нештатной ситуации. Зацикливание участка программы можно осуществить с помощью трехбайтной команды безусловного перехода. Эта команда возвращает процессор на повторное выполнение участка программы, начиная с адреса, который указывается во втором и третьем байтах команды. На вход 32 микропроцессорной системы подается код команды безусловного перехода, на входы 33 и 32 - старший и младший байты адреса перехода, на вход 31 - код последнего...
Статический анализатор
Номер патента: 1727140
Опубликовано: 15.04.1992
Авторы: Глоба, Литвин, Попов, Хорошавин
МПК: G06F 15/76
Метки: анализатор, статический
...й, 2 й, Рв, К, Н, И-.К, Ря, которые используются в качестве пороговых значений, поступают на первые входы второго, третьего, четвертого, шестого, пер ваго седьмого элементов сравнения 24, 25, 26, 28, 23, 29 и второй вход пятого элемента сравнения 27 соответственно.Элементы сравнения работают таким образом, что на выходе "Равно" появляется "логическая 1" в том случае, если значениявеличин, поступающих на вторые входы,превысят пороговые значения.На начальном этапе на выходах всех элементов сравнения присутствуют",логические 0", которые поступают на входы перваго и второго дешифраторов 20, 21. При данной комбинации на входе первого дешифратора 20 на его первом входе появляется "логическая 1",. которая поступает на первые входы...
Вычислительная система
Номер патента: 1777148
Опубликовано: 23.11.1992
Авторы: Бабаян, Волконский, Горштейн, Ким, Назаров, Сахин, Семенихин
МПК: G06F 15/16, G06F 15/76
Метки: вычислительная
...зто процессор 2-1), по шине 7 производит инициализацию процессора ввода-вывода 3-1, имеющего младший номер в системе, после чего последний по каналам обмена 8 пересылает операционную систему с внешнего10 15 20 30 35 40 45 50 запоминающего устройства в общую оперативную память 1-1 - 1-8.Путь передачи из процессора ввода-вывода 3-1 по шине 7 в коммутатор 23 ввода- вывода центрального процессора 2-1 и через устройство сопряжения 21 по шине 6 в устройства 1 оперативной памяти. После выполнения этой пересылки все центральные процессоры 3 загружают операционную систему по шине 6 из устройств 1 общей оперативной памяти в свои устройства 22 - локальной оперативной памяти и инициализируют каналы обмена 8 во всех процессорах ввода-вывода...
Центральный процессор
Номер патента: 1804645
Опубликовано: 23.03.1993
Авторы: Бабаян, Волконский, Горштейн, Ким, Назаров, Сахин, Семенихин
МПК: G06F 15/76
Метки: процессор, центральный
...математического адреса в физический содержи, К идентичных ассоциативных запоминающих узлов 91-1 - 91-К и узел 92 таблицы страниц оперативной памяти,. Каждый ассоциативный запоминающий узел 91-1,91-К содержит блок 93 входной буферной памяти, сумматор 94 формирования адреса следующей страницы, блок 95 буферной памяти данных, блок 96 ассоциативной памяти соответствия математических и физических адресов, сумматор 97 формирования физического адреса слова. Узел 92 таблицы страниц оперативной памяти содержит регистр 98 базы страниц, сумматор 99 формирования адреса строки таблицы, блок 100 памяти таблицы страниц,Блок 11 (фиг.10) хранения подпрограмм содержит дешифратор 101 команд,. базовые регистры 102, дополнительные базовые регистры 103, блок...
Микроэвм
Номер патента: 1817101
Опубликовано: 23.05.1993
Автор: Балакирев
МПК: G06F 15/00, G06F 15/76
Метки: микроэвм
...шифратор памяти, проходит процесс инициализации37 и элемент 38 ИЛИ. Управляющий вход и, достигая выполнения команды разреше5 10 15 20 25 30 35 40 контроллера. шины, входы адреса портов45 ввода подключены к младшим разрядам ши 50 55 ния прерывания, начинает реагировать на прерывание, пришедшее с выхода 31 элемента 38 ИЛИ контроллера 7 прерываний, Сигнал с выхода 24 разрешения прерывания процессора 1 приходит на первый ключ 22, который открывается и замыкает на земляной потенциал входы адреса портов 5 ввода, тем самым устанавливая порт с адре- сомФФФ Н, Сигналы с инверсных выходов триггеров 36 контроллера 7 прерываний поступают на инверсные входы шифратора 37 контроллера 7 прерываний, на выходе 28 которого появляется преобразованный из...
Процессор
Номер патента: 1826787
Опубликовано: 20.12.1995
Авторы: Дмитриев, Кляшторный, Макушкин, Миль
МПК: G06F 15/76
Метки: процессор
...операндов 7.В командах условных и безусловных переходов из блока памяти операндов 6 считывается в счетчик команд 1 адрес перехода 35 по программе.Рассмотрим работу процессора приконтролировании правильности хранения программ. В список команд процессора вводится команда "Циклическое сложение" 40 ЦСЛ). Команда выполняется следующимобразом; предварительно (в предыдущей команде) в индексный регистр 5 заносится число, равное длине массива команд, который подлежит контролю. Последней коман дой этого массива является псевдокоманда,дополняющая сумму всех предшествующих ей команд, начиная с команды, следующей за командой ЦСЛ, до нуля.В первом машинном также происходит 50 считывание команды из блока памяти программ 2 в регистр команд 3....