G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для сравнения чисел в пределах поля допуска
Номер патента: 1363181
Опубликовано: 30.12.1987
МПК: G06F 7/02
Метки: допуска, поля, пределах, сравнения, чисел
...и В, на единичный установочныйвход второго триггера 17, устанавливая его в единичное состояние, и насчетный вход счетчика 3.35Счетные импульсы будут поступатьна счетный вход счетчика 3 до тех1бор, пока старший разряд счетчика 3не установится в единичное состояниеили пройдет заданное число импульсов, 40раное полю 0 допуска сравниваемыхчисел А и В плюс единица (0+1),Если в процессе поступления счетных импульсов на счетный вход счетчика 3 его старший разряд установится 45в единичное состояние, то сигнал высокого уровня с прямого выхода старшего разряда счетчика 3 поступает навторой вход элемента И 19, на первомвходе которого присутствует сигналвысокого уровня.Сигнал высокого уровня с прямоговыхода старшего разряда счетчика 3поступает на...
Схема сравнения с контролем
Номер патента: 1363182
Опубликовано: 30.12.1987
Авторы: Аспидов, Мисько, Огороднов, Селетников
МПК: G06F 11/30
Метки: контролем, сравнения, схема
...подается единичный потенциал,На первую группу 2 информационныхвходов схемы сравнения подается первое из сравниваемых чисел на вторуюгруппу 1 информационных входов схемы сравнения - второе число, Приэтом элементы 4 равнозначности второй группы выполняют роль повторителей, Непосредственное сравнение двухи-разрядных чисел осуществляетсяэлементами 5 равнозначности первойгруппы, на выходе которых Формируется единичный сигнал при равенствевходных, сигналов. При сравнении всеходноименных разрядов на выходе первого элемента 8 равнозначности (он дают, при этом срабатывает третийэлемент 10 равнозначности и на выходе 11 неисправности схемы сравненияпоявляется единичный сигнал, говоря"щий о неисправности. 4 ил. выполняет Функцию элемента И)...
Устройство для сравнения чисел
Номер патента: 1363183
Опубликовано: 30.12.1987
Авторы: Калабухов, Стефанов, Фатхи
МПК: G06F 7/02
...разряде чисел присутствуют одинаковые значения логических сигналов, что не вызовет переключения ни одного из триггеров 22 и 23. Для этого случая в схеме предусмотрен счетчик 25, считывающий количество поступивших сигналов от генератора 1 в схему. Как только счетчик сосчитает И+1 число импульсов, на его выходе появится сигнал "1", который приводит к появлению сигнала "1" на выходе устройства 27, отображающего состояние А = В.При переключении любого из триггеров 22 или 23 или появлении сигнала "1" на выходе счетчика 25 на выходе элемента ИЛИ-НЕ 24 формируется сигнал "0", который приведет к отключению элемента И 7 и запиранию генератора 1 импульсов. Этот же сигнал"0", инвертируясь в элементе НЕ 2, поступает на вход сброса каждого эле...
Устройство для ранжирования чисел
Номер патента: 1363184
Опубликовано: 30.12.1987
Автор: Мичков
МПК: G06F 7/06
Метки: ранжирования, чисел
...подаче первого тактовогосигнала на вход 13 устройства первое число заносится в регистр 5 результата, на первом (верхнем) выходе распределителя 1 импульсов появляется сигнал. Далее число поступает на входы схем 3 сравнения и черезгруппу 4 элементов И заносится врегистр 2, Первый триггер устанавливается в единичное состояние. Навходы узла 6 анализа поступит сигналтолько спервой схемы 3 сравнения. С выхода узла 6 анализа код единицызапишется в первый счетчик 12, чтоозначает, что поступившее число является первым.При подаче второго тактового сигнала на вход 3 устройства появляется сигнал на втором выходе распределителя 1 импульсов. Число записы вается в регистр 2 . Если число впервом регистре 2 меньше его, то кпервому...
Арифметическое устройство
Номер патента: 1363186
Опубликовано: 30.12.1987
МПК: G06F 7/38
Метки: арифметическое
...22 управления подается код функции обратной величины. На выходе блока 11 постоянной,памяти устанавливается значение 1/х;.50В следующем такте работы устройства производится анализ величины- 1 кф 11 (ки 1ш 2 на нуль. Величина ш 2через шинный коммутатор 8 записывается в регистр 6 иношине 20 поступает на вход арифметико-логическогоблока 1, который производит операцию сравнения на нуль. В случае по-:,ложительного результата анализа,т,е, т 2 "Ч = О, первый этап операции деления на этом заканчивается.Значение 1/х; на выходе блока 11 постоянной памяти будет искомым дляфункции обратной величины. Это значение через шинный коммутатор 8 записывается в регистр 7 и по шине 21 по"ступает на вход умножителя 2. Одновременно делимое через шинный...
Ассоциативное арифметическое устройство
Номер патента: 1363187
Опубликовано: 30.12.1987
Авторы: Афанасьев, Жигач, Кисленко, Кокаев
МПК: G06F 7/38
Метки: арифметическое, ассоциативное
...14 синхронизации, навход адреса ПЗБ 2 с выхода ПДУ 8 подается второй разрядный срез слагаемых, т,е. адрес 0111111,По указанному адресу из ПЗБ 2считывается слово 011. На входеПДУ 9 формируется слово 0011000,а на его выходе - 0000011, котороепо приходу импульса по входу 17 син 4хронизации поступает на признаковые20 После поступления каждого тактового импульса с входа 14 синхронизации соответствующие значения операндов будут поступать на входы элементов И 5, на которых будут сформированы разрядные срезы, состояние входы АЗБ 1, На выходе АЗБ 1 формируется слово 0010, правый разрядкоторого."1" является вторым разрядом искомой суммы,В течении третьего импульса, поданного на вход 14 синхронизации,на вход адреса ПЗБ 2 с выхода ПДУ 8подается...
Параллельный сумматор
Номер патента: 1363188
Опубликовано: 30.12.1987
Автор: Ткаченко
МПК: G06F 7/49
Метки: параллельный, сумматор
...из последовательности (1 а).Таким образом, каждый одноразрядный сумматор в предлагаемом сумматоре содержит всего два простейшихлогических элемента, а значение сум"мы формируется на выходе после поступления на входы сумматора значений слагаемых, так как сигналы переноса передаются без задержкиСущность изобретения состоит в. реализации формул .(3) и (4).Одноразрядные сумматоры 1 предназначены для выработки сигнала суммына выходе 11 согласно соотношению(3) и выработки сигнала переноса навыходе 12 согласно соотношению (4).Реализация основного алгоритма сложения (2) осуществляется соответствующими связями между выходами 12и входами 9-10 одноразрядных сумматоров 1.1Полусумматор 5 служит для выработки сигнала суммы на выходе суммыи сигнале...
Узел формирования переноса
Номер патента: 1363189
Опубликовано: 30.12.1987
Авторы: Заболотный, Максимов, Петричкович, Филатов
МПК: G06F 7/50
Метки: переноса, узел, формирования
...6(8).Приэтом, если на вход. переноса соответствующего разряда подается "1", тона его выход подается "О по цепи"транзистор 5(7) -и-канальный транзистор первого 9(второго 10) элемента НЕ".2. Режим формирования сквозногопереноса в соответствующем разряде(старшем или младшем) возникает принесовпадении сигналов на входах разрядных переменных, т,е, на входах15, 16 И(ИЛИ) 17, 18, При этом навыходах элементов И-НЕ (ИЛИ-НЕ) образуется 1(0), которая открывает транзисторы 1, 3, 5 и 7 и закрывает2, 4, 6 и 8. Таким образом, на истоках р- и-канальных транзисторов первого 9, второго 10 элементов НЕ подаются потенциалы шины 21 питанияобщей шины 22, т.е, цепь переносаобразуется из цепочки инверторов,Входной перенос, поступая на вход 20формирователя,...
Сумматор
Номер патента: 1363190
Опубликовано: 30.12.1987
Автор: Дьяченко
МПК: G06F 7/50
Метки: сумматор
...электрической схеме. (Фиг.2) сумматор 20 содержит четыре МДП-транзистора 11- 4 с каналом р-типа проводимости, четыре транзистора 15-18 п-типа и шесть элементов НЕ (инверторов) 19- 24. 25Работа сумматора иллюстрируется с помощью таблицы. При значении управляющего сигнала С 1= выполняются Функции сумматора, при Я=О - вычитателя. В таблице приведены состояния тран- З 0 зисторов 11-18 при различных комбина 90 2циях входных сигналов: П-проводящее (открытое), 3 - закрытое,Формула изобретения Сумматор, содержащий два элементаНЕРАВНОЗНАЧНОСТЬ и мультиплексор, вы"ход которого является выходом переноса сумматора, входы первого и,второго операндов сумматора соединены свходами первого элемента НЕРАВНОЗНАЧНОСТЬ, выход которого соединен с...
Последовательный сумматор-вычитатель
Номер патента: 1363191
Опубликовано: 30.12.1987
Авторы: Малиночка, Рощинский, Титов, Титова
МПК: G06F 7/50
Метки: последовательный, сумматор-вычитатель
...выполнения операции сложения будет присутствовать сигнал лог,"0", так как четвертый и пятый элементы И 4,5 блокируются сигналом лог, "0" входа 23 вычитания, а шестой элемент И 6 закрыт нулевым потенциалом с прямого выхода второго триггера 13.После смены выполняемой операции, что определяется появлением сигналалог,"0" на входе 22 и сигнала лог, "1" на входе 23, на выходе первого элемента ИЛИ 7 генерируется сигнал3 13 бЗ лог. "1" функции возбуждения 1 триггера 12 до тех пор, пока по прямому входу 14 первого операнда поступают единичные биты уменьшаемого, а первый триггер 12 находится в единичном состоянии. Если же хотя бы одно из указанных условий не выполняется или поступает единичный бит вычитаемого по прямому входу 1 б второго...
Суммирующе-вычитающее устройство
Номер патента: 1363192
Опубликовано: 30.12.1987
Автор: Дьяченко
МПК: G06F 7/50
Метки: суммирующе-вычитающее
...элемента 3, другие входы которого подключены соответственно к шинам 5 и 8второго 11 и третьего 0 входныхсигналов устройства, а выход подключен к шине 9 выходного переноса-заема устройства,Схема устройства работает следующим образом.На входы 4 и 8 коммутируется прямой или инверсный код первого операнда (А;), а на вход 5 - прямойили инверсный код второго операнда(В;) в зависимости от выполняемойоперации. В результате на выходеэлемента РАВНОЗНАЧНОСТЬ 2 Формируется значение суммы-разности (8 ), ана выходе мажоритарного элемента 3 значение сигнала выходного переносазаема (Р. ),Функция мажоритарного элемента 3описывается формулой где а,Ь,с - входы мажоритарногоэлемента.Работа устройства иллюстрируетсятаблицей. 15При реализации двоичного...
Генератор случайного процесса
Номер патента: 1363194
Опубликовано: 30.12.1987
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...4 случайных чисел поступаетсигнал иэ функционального преобразователя 16, После этого происходитФормирование и передача в регистры 7и 8 и в счетчик О новых значенийпараметров импульса,Кодовая последовательность, определяющая мгновенные значения импульсного процесса, вырабатываемая на втором выходе Функционального преобразователя 16, поступает в качествепервого операнда на вход сумматора17, На второй вход сумматора 17 поступают коды, определяющие значениянепрерывного случайного процесса,Для синхронизации и управленияформированием кодов непрерывного слу-чайного процесса используется генератор 22, В исходном состоянии счетчики 11 и 12 находятся в нулевых состояниях. Тактовая последовательностьс выхода генератора 22 поступает навход счетчика...
Устройство для моделирования случайных событий
Номер патента: 1363195
Опубликовано: 30.12.1987
МПК: G06F 7/58
Метки: моделирования, случайных, событий
...элементов И , 11 . Появление импульса на выходе датчика совпадает по времени с прямоугольным импульсом, поступающим на первый вход одного из элементов И 1. Следовательно, на выходе этого элемента И 11, т,е. на 3.-ом (х = 1,2к) выходе устройства появляется импульс (фиг.4 з), характеризующий наступление соответствующего события А; с вероятностью Р, (1, к).Вероятность появления импульса на -ом ( = 1,к) выходе устройства в общем случае равнас 1.Г 1; Т, 1;Т Т иоТаким образом, вероятности наступления событий А,А Асоответствует статическим вероятностям наступления событий32 3.кр р 2 ри э 2 и ээ к и Импульсы (фиг.4 е) с выхода датчика 4 случайных временных интервалов, определяющие осуществление испытаний, поступают на вход счетчика 8 общего...
Датчик случайных чисел
Номер патента: 1363196
Опубликовано: 30.12.1987
Авторы: Зелененький, Цепков
МПК: G06F 7/58
Метки: датчик, случайных, чисел
...А,КарасовТехред А. Кравчук Корректор М.Демчик Редактор А.Долинич Заказ 6363/40 Тираж 671 Подписное ВНИИПИ Государственного комитета. СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб.д.4/5Производственно-полиграфическое предприятие, г,ужгород, ул.Проектная,4 Изобретение относится к специализированной вычислительной технике, вчастности к вычислительным системамс вероятным представлением информации,5и может быть использовано при статистическом моделировании,Цель изобретения - повышение точности.На чертеже приведена блок-схема 1 Одатчика.Датчик содержит генератор 1 шума,формирователь 2,импульсов, блок 3аналоговойпамяти, вероятностныйпреобразователь 4,.генератор 5 пилообразного напряжения.Датчик работает...
Устройство для моделирования обслуживающего прибора
Номер патента: 1363197
Опубликовано: 30.12.1987
Авторы: Мазур, Петров, Фукалов
МПК: G06F 7/58
Метки: моделирования, обслуживающего, прибора
...этом с еговторого выхода снимается разрешающее напряжение с соответствующихвходов элементов И 5 всех М каналов3 обслуживания. Это необходимо длятого, чтобы обеспечить абсолютныйприоритет в обслуживании заявок, таккак все счетчики 7 моделируют один и тот же обслуживающий прибор. Поэтому (одновременная работа списывание чисел, записанных в счетчиках 7)в данном устройстве запрещена. Одновременно сигнал с первого выходатриггера 4 второго канала обслуживания через элемент И 6 подключает питание на счетчик 7, разряды которого с равной вероятностью устанавливается в одно из состояний, приэтом в счетчике 7 будет записанослучайное равномерно распределенноечисло продолжительности времениобслуживания поступившей заявки, Одновременно через элемент...
Генератор случайных чисел
Номер патента: 1363198
Опубликовано: 30.12.1987
Авторы: Голик, Лысенков, Мартыщенко, Пономарев, Филюстин
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...интервале 0,1 число на вычитатель 4.Одновременно этот управляющий импульс воздействует на регистр 2памяти, с .выходов которого постоянные коэффициенты (заранее рассчитанные и введенные в регистр 2 в соответствии с требуемым законом распределения) поступают в определенныеблоки: Р(Х,) - в вычитатель 4, Э, - 40в умножитель ; В, - в умножитель 8;Э - в умножитель 9.В квадраторе 5 и блоке 6 возведения в куб происходит возведениесоответственностепени два и три разности К -(Х, Д, снимаемой с вычитателя 4, Результат соответственнопоступает в умножители 8 и 9, Крометого, разность 1 ф -Р(Х,) с выходавычитателя 4 поступает в умножитель 507. где происходит суммирование четырехчисел,Сумма Х,+ ос-Р(Х,Я 11, +о -Р(Х.)1," +Гм. -Р(Х,)1 и,тупает в блок 11...
Генератор случайных чисел
Номер патента: 1363199
Опубликовано: 30.12.1987
Авторы: Воловик, Голик, Лысенков, Мартыщенко, Филюстин
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...суммирование со случайными числами г иСуммы г + яхпь(соя- 1)(сояМ + + г яз.п м ) и+ сояК (соя /3 - 1)ф ( сояО + г язп М, ) поступают соответственно в делители 13 и 14, где происходит их деление на величину соя , Частные от делений поступают в блоки 15 и 16 регистраций. После регистрации случайных чисел на управляющих выходах блоков 15 и .16 формируются импульсы, которые поступают на элемент 17 И.На выходе элемента 17 И формируется управляющий импульс, который устанавливает в нулевое положение сумматоры 6, 11 и 12. Этот же импульс подается на управляющие входы ключей 18 и 19, В результате этого на выходах генератора одновременно появляются случайные числа у и х. При поступлении на выходе генератора следующих случайных чисел и тактового...
Генератор случайного процесса
Номер патента: 1363200
Опубликовано: 30.12.1987
Автор: Тихомиров
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...мощностигенерируемого случайного процесса.Генератор содержит генератор 1импульсов, регистр 2 сдвига с сумма тором по модулю два в цепи обратнойсвязи, сумматор 3, блок 4 элементовзадержки, вычитатель 5 и преобразователь 6 код-напряжение.Генератор работает следующим образом.На тактовый вход регистра 2 сдвига поступают тактовые импульсы с выхода генератора 1 импульсов, периодследования которых определяет основную частоту спектральной плотностимощности генерируемого случайногопроцесса.Регистр 2 сдвига выполняетфункцию-хранения предшествующих шсимволов последовательности, а сумматор по модулю два производит вычисление последующего символа, поступающего на информационный вход регистрасдвига, Последовательность двоичныхчисел, формируемых на...
Генератор случайных импульсов
Номер патента: 1363201
Опубликовано: 30.12.1987
Авторы: Брехов, Знаменский, Симикин
МПК: G06F 7/58
Метки: генератор, импульсов, случайных
...от 0 до 1.Тактовые импульсы, следующие с периодом Т , поступают на вход первогосчетчика 2, емкость которого К определяет периодТ регулярной последовательности опорных импульсов (фиг. 2,диаграмма 3).Опорный импульс с выхода счетчика 402 сбрасывает содержимое счетчика 5 иустанавливает в единичное состояниетриггер 3, который при этом открываетпо второму входу элемент И 4, Импульсы случайной последовательности с выхода источника 1 поступают на входсчетчика 5 до момента его заполнения(фиг, 2, диаграмма 5). Выходной импульс счетчика 5 (фиг. 2, диаграмма 6)переводит триггер 3 в нулевое состоя- В 0ние, что приводит к закрыванию элемента И 4 по второму входу.Распределение случайного числа Мтактов источника 1, необходимого длязаполнения счетчика...
Устройство для функционального преобразования частотных сигналов
Номер патента: 1363202
Опубликовано: 30.12.1987
Авторы: Бажанов, Лебедев, Попов
МПК: G06F 7/60
Метки: преобразования, сигналов, функционального, частотных
...генератор 2 тактовых импульсов,счетчик 3, блок,4 памяти, элементИ 5, счетчик 6.Устройство работает следующим об-.разом.По перепаду входного сигнала Х,соответствующему началу очередногоперепада Т, формирователь 1 формирует короткий импульс, устанавливающий в счетчике 3 код Н, и код Ив счетчике 6, при этом элемент И 5закрывается сигналом с выхода счетчика 3, Значение кода Б, =ьТеннгде й - частота генератора 1, Тьминимальный период входного сигнала.Числа 11 , соответствует максимальному зйачению измеряемой частоты, Импульсы генератора частотой Хпоступают на вход счетчика 3. Черезвремя Тсчетчик 3 сформируетна своем выходе сигнал, открывающийэлемент И 5. В результате на входсчетчика 6 будут поступать импульсычастота следования...
Устройство для деления
Номер патента: 1363203
Опубликовано: 30.12.1987
МПК: G06F 7/60
Метки: деления
...регистре 2 не окажется записано число С = А - шВВ, где ш - количество полных циклов вычитания делителя из содержимого счетчика 1 делимого. т.е. целая часть результата деления, В этом случае схема 14 сравнения выдаст разрешение на элемент И 20, Схема 15 сравнения сравнивает остаток С с целой частью 40Вчисла -- которое находится на вы 10"ходах сумматора 12, Если С меньше цеделения нуля выдаст сигнал на вход элемента И 22, на другой вход которого подается выход схемы 15 (выход Равно"1, который находится в активном состоянии, С выхода элемента И 22 через элемент ИЛИ 23 на выход 24 также поступит сигнал об окончании деления, В указанных случаях дробная часть результата деления равна нулю для заданной точности, В том случае, когда остаток С...
Устройство для извлечения квадратного корня с перестраиваемым основанием системы счисления
Номер патента: 1363204
Опубликовано: 30.12.1987
Автор: Глазачев
МПК: G06F 7/552
Метки: извлечения, квадратного, корня, основанием, перестраиваемым, системы, счисления
...подаются на входы двухмладших разрядов всех блоков 7 суммирования и на коммутатор 8, На аналогичные входы остальных разрядов блоков 7 суммирования с выходов регистров 9, 10 подаются цифры Ри 0 дляполучения дополнительного кода отрицательного приращения М, После первого такта в регистре 1 записаны всенули, поэтому на выходах дешифраторов блока 3 сигналов нет, В первомтакте в блоках ,1-7.(Р) в соответствии с диаграммой извлечения происходит суммирование в используемойсистеме счисления двух старших разрядов подкоренного выражения в видедополнения с положительными значениями углов первого такта 01,04, 45( Р), ( Р), выр аб атываемых в блоке6 в виде констант, Полученные суммыв виде двух Р-ичных чисел, поразрядных суьщ и...
Устройство для возведения в степень
Номер патента: 1363205
Опубликовано: 30.12.1987
Авторы: Валов, Виткин, Герасимов
МПК: G06F 7/552
Метки: возведения, степень
...3 памяти, в последнем производится вы-борка констант 2 , 2 Р. ,2 , гдер - номер старшего разряда, содержащего единицу при двоичном представлении адреса. Эти константы поступают на соответствующие входы первой группы входов вычислительных блоков 2,1 .2.Б. В формирователе 9 произ ведений каждого -го вычислительного блока производится умножение этих констант на величину Х, снимаемую с выхода регистра 10 этого вычислительного блока, и на соответствующие биноминальные коэффициенты, содержа щиеся в блоках 16.116.М- хранения коэффициентов этого вычислительного блока. В результате проведенных операций на первом (И-х)-ом выходах 25 30 35 40 45 50 55-го вычислительного блока формируются все слагаемые рекуррентных соотношений (4.1)(4,И),...
Устройство для обслуживания запросов
Номер патента: 1363206
Опубликовано: 30.12.1987
Авторы: Айгинин, Огороднев, Полунин, Ухабин
МПК: G06F 9/50
Метки: запросов, обслуживания
...в исходное 60000001 состояниеЗапросы на обслуживание записываются в регистр 1 по группе входов 10устройства.При подаче сигнала лог,. "1" на .вход 12 устройства по заднему фронтутактового сигнала на С-входе триггер5 устанавливается в единичное состояние. Сигнал лог. "1" с единичного выхода триггера 5 поступает на первыйвход элемента И 6 и на выход 9 устройства,Тактовые импульсы, поступающие навход 14 устройства, через элементИ 6 поступают на счетный вход счетчика 3 и на инверсный вход сдвигарегистра 2. Сигнал лог. "1", занесенньй в нулевой разряд по установочному входу регистра 2, циклически сдвигается на один разряд вправо в регистре 2 и производит последовательныйопрос запросов на обслуживание, записанных в первом регистре 1, При...
Устройство для распределения задач между процессорами
Номер патента: 1363207
Опубликовано: 30.12.1987
Авторы: Башкиров, Жменько, Калинин, Карловский, Криштопа, Подколзин
МПК: G06F 9/50
Метки: задач, между, процессорами, распределения
...распределенной задаче распре деление которой происходит через группу элементов И 15 и группу блоков элементов И 19 по разрешающему единичному сигналу с формирователя 10. По окончании цикла распределения 15 формирователь 1 О возвращается в исходное нулевое состояние. При этом с выхода элемента НЕ 9 на вход синхронизации блока 8 поступает единичный сигнал, по переднему фронту которого 20 происходит динамическая запись новых данных в блок 8.На входь коммутаторов 12,13 поступают позиционные кодь 1 количества потребных для решения задачи процес соров (страниц оперативной памяти).Единичные сигналы с вьгходов коммутатора 13 поступают на входы элемента ИЛИ 16, на управляющие входы соответствующего блока элементов И 3 и З 0 на информационные...
Устройство для приоритетного подключения источников информации к магистрали
Номер патента: 1363208
Опубликовано: 30.12.1987
Автор: Ваврук
МПК: G06F 9/46
Метки: информации, источников, магистрали, подключения, приоритетного
...8 нулевой информации на его выходе обратного переноса формируется сигнал, устанавливающий триггер 7 в единичное состояние, который переводит триггер 2 данного канала в состояние лог. "1" ина выходе 20 формируется сигнал, разрешающий источнику информации занять магистраль и начать передачу.После завершения передачи сигнал запроса с входа 18 снимается и его нулевой уровень устанавливает триггер 7 в нулевое состояние, после чего срабатывает элемент 3 НЕ и открывает элемент 5 И-И 31 И, запуская одновибратор б и подавая сигнал опроса на следующий блок 1, Одновременно сигнал с выхода элемента 5 И-ИЛИ сбрасывает триггер 2 в исходное состояние,Начиная с этого момента устройство готово к выборке очередного запроса.Приведенная на чертеже схема...
Устройство приоритета
Номер патента: 1363209
Опубликовано: 30.12.1987
МПК: G06F 9/50
Метки: приоритета
...элементаИ 4 с выходов всех регистров 13поступают лог. "1". На выходахэлементов 13 сравнения поддерживается лог. 0.Второй синхроимпульс поступаетчерез открытые элементы 16 на входысдвига регистров 13, а также счетныевходы счетчиков 17, осуществляет абсдвиг кодов, хранящихся в регистрах13, еще на один разряд. На выходахрегистров 13 устанавливаются логические сигналы "0" и "1" соответственно.На выходе элемента И 4 формируетсялог. "0". На обоих входах двух элементов 14 устанавливаются одинаковыелогические сигналы (лог. "0"); всеостальные элементы 14 фиксируютнесовпадение сигнаЛОв на своих входах - на выходах указанных элементовсравнения появляются лог; "1", перебрасывающие соответствующие триггеры15 в нулевое состояние.В блоке 12 нулевой...
Сигнатурный анализатор
Номер патента: 1363210
Опубликовано: 30.12.1987
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...на управляющем входе 13 лог. 1. Мультиплексор 8 переключает направление передачи информации, Сигнал с информационной группы входов 14 поступают на адресные входы блоков 5 и 6 ассоциативной памяти через мультиплексор 8, Генератор 1 импульсов блокируется. Блок 5 ассоциативной памяти работает в режиме чтения, управляющий вход 13 находится в состоянии лог. 1. При появлении на первом выходе первого блока 5 ассоциатив Формула изобретения 50. циклических программ, анализатор содержит 55 5 10 15 20 25 30 35 40 45 ной памяти сигнала лог. 1, выход формирователя 4 строба установится в состояние лог. 1, разрешая работу в режиме чтения второму блоку 6 ассоциативной памяти, сняв блокировку. Появление на выходе второго блока 6 ассоциативной...
Логический анализатор
Номер патента: 1363211
Опубликовано: 30.12.1987
МПК: G06F 11/25
Метки: анализатор, логический
...7 сохраняет свое состояние до прекращения входного сигнала на синхровходах 6, Его выключение приводит к тому, что на входах элемента 13 устанавливаются различающиеся уровни, и возникающий при этом на ее выходе положительный сигнал поступает на переключение триггера 11, который возвращается в нулевое состояние, Положительный сигнал с элемента 13 не может пройти на выход формирователя 7, так как при выключении тактирующего сигнала на синхровходах 6 входные уровни элемента 12 выравниваются и на ее выходе устанавливается нулевой потенциал. Этот потенциал подается на второй вход элемента И 15 и запрещает прохождение через нее каких- либо сигналов.Таким образом, при заданном - выключенном - состоянии триггера 10 выходной тактовый...
Устройство для контроля больших интегральных схем
Номер патента: 1363212
Опубликовано: 30.12.1987
Авторы: Овсянников, Рапопорт, Смолин
МПК: G06F 11/277
Метки: больших, интегральных, схем
...Тактовая частота, которая поступает на блоки 3 и 10, может быть запрещена сигналом Разрешение приращения адреса, который поступает с блока 1.Формирователь тактовых импульсов пред-назначен для выработки синхросигналов Ф 1 и Ф 2 (фиг. 3) для синхронизации работы проверяемого и эталонного микропроцессоров. Синхросигналы Ф 1 и Ф 2 вырабатываются с помощью ждущих одновибраторов.Блок 3 адресации - двоичный счетчик обеспечивает выдачу адресных сигналов на блок постоянной памяти, в которых хранится тестовая последовательность. Блок включает в себя три счетчика (микросхемы КМ 155 ИЕ 7) и дешифратор (микросхема КМ 155 ТД 4), Один из входов блока адресации является входом синхроимпульсов для приращения счетчиков, второй вход Сброс от блока 1...