G01R 31/303 — интегральных схем
Устройство контроля триггерных блоков
Номер патента: 315131
Опубликовано: 01.01.1971
Авторы: Егоров, Енов, Клейменов
МПК: G01R 31/303
Метки: блоков, триггерных
...контроля. На чертеже изображена блок-схема устройства контроля триггерных блоков на отсутствие перемежающихся и устойчивых отказов.Устройство содержит генератор импульсовзапуска 1, стенд 2 для подключения контролируемых триггеров 3, 4, гг и 3, 3 т, т, образующих матрицу, и схемы контроля 5, 5, 5 п, 5 пг, 5. Один из входов каждого триггера 0 4, и соединен с выходом предыдущего, образуя строки матрицы, второй вход каждого триггера 3 т соединен с выходом предыдущего, образуя столбцы матрицы. Вход триггера 3 первой строки первого столбца соеди нен с выходом генератора импульсов запуска,а выходы триггеров и, и, гп, пг всех последних строк и столбцов подключены к схемам контроля 5, 5 г, 5 п 5 пт 5 гчПри нормальной работе блоков контроли...
Авторы
Номер патента: 392504
Опубликовано: 01.01.1973
Авторы: Громов, Дворак, Лейдман, Рижский, Спитан, Фарафонов
МПК: G01R 31/303
Метки: авторы—
...фазосдвигающего блока, а вход с о аттенюатор а.Такое выполнение устройства позволяетрасширить его функциональные возможности.5 Устройство обеспечивает автоматизацию измерения параметров линейных интегральных схем в режиме возбуждения, так как измеряет параметры усилителей и других линейных схем с разными и заранее неизвестными 10 фазовыми сдвигами, при этом не требуетсяпредварительное измерение или значение величины фазовых сдвигов исследуемых схем, а баланс и возбуждение на заданной частоте осуществляются автоматически для каждой 15 измеряемой схемы.На чертеже показана блок-схема устройства.Она содержит исследуемую схему (ЛИС) 1,регулируемый аттенюатор 2 обратной связи, 20 регулируемый фазосдвигающий блок 3 и индикатор 4 частоты,...
Устройство для измерения динамических параметров микросхем
Номер патента: 432431
Опубликовано: 15.06.1974
Автор: Васильев
МПК: G01R 31/303
Метки: динамических, микросхем, параметров
...уровня заданного опорного напряжения, полярность выходных импульсов дискриминатора 7 (лля рассматриваемого случая неинвертирующсй ИС) совпадает с полярностью входных импульсов. Устройство вырабатывает импульсы, период повторения которых зависит от положения ключей 5 и б. При подаче на вход лискриминатора опорного напряжения (/,= Гг11 ополучают значения 1 зи (1 и 1 зис (/па при подаче (1 = С, - значения 1 11 а и 1 з (1о 1 1 о зис - исо 1 1 о(см. фиг. 2), гле 1 зп и 1 зи - время залержки испытываемой схемы при переключении из состояния О в состояние 1 и из 1 в О соответственно, Но, как видно из фиг. 2, разность времен задержек, измеренных ио отношению к одному и тому же уровню на вхолном импульсе, дает время переключения схемы, т. е. где...
Система для комплексного контроля интегральных схем
Номер патента: 437988
Опубликовано: 30.07.1974
Авторы: Кнышев, Сливицкий, Шибаев
МПК: G01R 31/303
Метки: интегральных, комплексного, схем
...нця программного обеспечения системы и контрольно-измерительной информации. Устройства 1 и машина 2 осуществляют обмен информацией с устройствами и блоками системы посредством блока 3 сопряжения и блока 4 управления, в результате чего синтезируются из независимых устройств и блоков контрольно-измерительные схемы для каждого контрольного теста и для цикла испытаний,Посредством контактиру;ощего устройства 5 выводы контролируемой интегральной схемы 6 соединены с блоком 7 согласования и распределения выводов, который распределяет их по функциональному и испытательному назначению ца выводы статических воздейст.вий и измерений, входы, выходы и т. д а также согласует с высокочастотными контрольно-измерительными цепями для уменьшения...
Устройство контроля контактирования зондовых установок
Номер патента: 472346
Опубликовано: 30.05.1975
Авторы: Ажоткин, Беленький, Берлинков, Гальперин
МПК: G01R 31/303
Метки: зондовых, контактирования, установок
...схемы 1, а с помощью зон- ЗО дов 3 - б и через нормально замкнуты такты реле 7 - 10 выводы схемы 1 соед ся с измерительной схемой 11.После того как интегральная схема подведена под зонды и координатный стол поднят для обеспечения контактов зондов 2 - 6 с контактнымп площадками схемы 1, реле 7 - 10 срабатывают, отключая зонды 3 - 6 от измерительной схемы 11, подсоединения зонды 3 - 6 через сопротивления 12 - 15 к источнику питания 16, обеспечивающему прямое смешение диодов, связанных с контактными площадками. При этом через каждое пз сопротивлений 12 - 15 течет ток, и на входы логической схемы НЕ - ИЛИ 17 поступают уровни низкого напряжения, а на выходе схемы 1-1 Е - ИЛИ 17 появляется уровень высокого напряжения, который перебрасывает...
Зондовое устройство
Номер патента: 481546
Опубликовано: 25.08.1975
Авторы: Казарцев, Кифорюк, Устиненко, Шкуратяный
МПК: G01R 31/303, H05K 13/00
Метки: зондовое
...Каждый зопд 2 снабжен направл ей 6, выполненной, например, из ф опаста, фпанпем 7, спаянным с з ки оий. онждый ем, чт ом 2 ой 8 водным оовои в проводтулкой 11 и пяюшей, выло иной и с цей дсироватрубкслужапавле рпуО, упоромшими дпя при конта ятором 12, спу абжен регулир ктирова Я Енда ния зонда Компен производятки 9 в коизносением ре еже изображено предпагаелстройство. В 11 1 ВИзвестные зо держашие корпус ые стержневые ый прогиб, созд змерении и выз у стройства,11 ель изоЬрет ио зондов и по;нищ размешен в на111 ной В виде зафикс 111 электрическойрз,11 оой Втукой111 РОВ 11 ии ВЕПИЧИЧ иЛИ ГК ГРОВа 11 И.1 Р 1 ом, пружишайбой-изнтр аикоивки давлеи.инв кунар.гве но н нк Москва, 11 нтннт ноо кнкннн инГркгвнЙ и 1,Я 56,ввкк Мнгккк, ,"9, 1,оьнв...
Устройство для автоматического кон-троля больших интегральных схем намоп структурах
Номер патента: 508788
Опубликовано: 30.03.1976
Авторы: Василяускас, Лисицын, Ошемков, Уразов, Шохин
МПК: G01R 31/303, G06F 11/32
Метки: больших, интегральных, кон-троля, намоп, структурах, схем
...имеющихся в БИС для защиты от статического электричества и соединяющих каж 10 15 20 25 30 35 40 дый вывод БИС с подложкой. Если пороговый элемент регистрирует низкое напряжение, то контакт есть, если напряжение равно Е, то в цепи обрыв. В случае нормального контактирования из блока 4 определения контакта поступает разрешение на начало конроля БИС в блок 6 управления.Если какие-либо выводы БИС не законтактировали с контактирующим блоком 2, то блок определения контакта не дает разрешение на начало контроля БИС и на блоке 5 индикации отсутствия контакта включаются лампочки под номерами этих выводов, Когда оператор поправит выводы БИС в контактирующем блоке, лампочки гаснут и после повторного запуска поступает разрешение па...
Устройство для контроля неисправностей интегральных схем
Номер патента: 528517
Опубликовано: 15.09.1976
Автор: Сергеев
МПК: G01R 31/303, G06F 11/26
Метки: интегральных, неисправностей, схем
...выходных сигналов контролируемой интегральной схемы. Если в некотором таес теста Олок 7 00 нару:кивает неравенство п)ачеции .отя бы на одной паре одцоимеццьх выходов обеих схем, то этот факт фиксируется блоком 10 регистрации и индицируетс 51 соответствующей лампОЙ этОГО блок 2 е 21, неправильное функционирование контролируемой схемы (логическая неисправность).Если в каком-либотакте дискриминаторы 3оопаруживают отклонение потечциала ца каком-нибудь Выходе контролируемой интегральной схемы, то блок 10 фиксирует и индццирует параметрическую неисправность схемы.Проверка качества тестов для цифровыхобъектов с ис 1 ользованием устройства для КГштроля неисправноеСй штсграл,ных схем может выполняться двумя способами.1 СРВЫЙ ПЗ ЦЦ:; ПРСДЦЯЗЦЯ 3...
Классификатор линейных интегральных схем
Номер патента: 528520
Опубликовано: 15.09.1976
Авторы: Карнаухов, Синчук, Тарвид, Терпигорев
МПК: G01R 31/303
Метки: интегральных, классификатор, линейных, схем
...горизонтальную шину программатора 3 классификации в данном тесте. Блок 15 классификации в зависимости от состояния шин 9 включает определенную 5 10 15 20 25 ЗО 35 40 лампочку индикатора 24. Устройство 6 управления принимает сигналы от внешних органов управления и шин 5 программатора 2 и выдает команды запуска регисзра сдвига 1, установки диапазона цифрового вольтметра 22 и его внешнего запуска, разрешения сравнения (вход схемы 21 совпадения) и конца цикла 1 вход блока 15 классификации).Определение принадлежности исследуемой схемы к той или иной группе годности или брака и программирование групп классификации осуществляется следующим образом, Для включения в данном тесте определенной лампочки необходимы три условия; наличие диодов,...
Устройство для контроля цифровых больших интегральных схем
Номер патента: 530287
Опубликовано: 30.09.1976
Авторы: Маслов, Пушкин, Самсонов
МПК: G01R 31/303
Метки: больших, интегральных, схем, цифровых
...фиксации совпадений подключен ко вторым входам электронных ключей.На чертеже приведена структурная электрическая схема устройства,Устройство для контроля цифровых БИС содержит генератор 1 тестовых сигналов, сое530287 Составитель А. Рассмотров Техред М. Семенов Редактор Е. Дайч Корректор О. Тюрина Заказ 2177/9 Изд.1685 Тираж 1029 Подписное типография, пр. Сапунова, 2 диненный со входами эталонной и испытуемой БИС 2, 3, выходы которых подключены ко входам цифрового компаратора 4; регистратор 5 брака, соединенный с одним из входов генератора 1; генератор 6 импульсов, выход которого соединен с входом БИС 3 непосредственно, а с входом БИС 2 в чер электронный ключ 7; электронный ключ 8, соединяющий основной выход компаратора 4 с регистратором...
Устройство для контроля интегральных микросхем
Номер патента: 530288
Опубликовано: 30.09.1976
Авторы: Никитушкин, Степанова
МПК: G01R 31/303, G06F 11/277
Метки: интегральных, микросхем
...которого соединен с входными зажимами проверяемой интегральной микросхемы 2, с входными зажимами эталонной схемы 3, а также с запускающим входом интегрирующего усилителя 4,Выходные клеммы проверяемой интегральной схемы 2 соединены с входом схемы сравнения 5, Вычитаюший вход схемы сравнения подключен к выходным зажимам эта - лонной схемы 3, Выход схемы сравнения 5 соединен с входом остановки процесса интегрирования усилителя 4 и входом индикации полярности блока 6 регистрации. Выход интегрирующего усилителя 4 подключен к измерительному входу блока 6 регистрации. Устройство работает следующим образом,Импульсы с генератора 1 поступают одновременно на входные зажимы проверяемой интегральной микросхемы 2, эталонной схемы 3 и на запускающий...
Устройство для контроля интегральных схем
Номер патента: 544924
Опубликовано: 30.01.1977
Авторы: Адаскин, Глухов, Гутман
МПК: G01R 31/303
Метки: интегральных, схем
...упрощение устройства..-.)то достигается тем, что предлагдемос устройство содержит запоминаю)цие элементы коммутатор, первый вход которого сосдиисц с выходом усилителя согласования, а второй - с блоком управления, причем здиомиидющие элементы включены между выходам)1 коммутатора и входа м и испытуемой схем ь 1. Нд чертежс представлена блок-схема лагдемого устройства.Устройство содержит ирсобрдзовдтсль 1 напрыкеиие 1, усилитель согласования 2, мутатор 3, блок 4 управлсиия, здиомиид 1 элементы 5, испытуемую схему 6, 11 змери иый блок 7,Блок 4 управления вырабдтываст код, рый поступает ид вход преобразователя 1 напряжение 1. Выходное идпряжсиие и рдзоватсля 1 через усилитель согласовд) поступает цд вход коммутатора 3. ПослРедактор Е....
Устройство для контроля цифровых объектов
Номер патента: 546888
Опубликовано: 15.02.1977
МПК: G01R 31/303, G06F 11/26
...Работа устройства в процессе контроляобъектов определяется программой, хранимой в блоке 8, в качестве которого может использоваться устройство ввода с перфоленты, накопитель на магнитной ленте, постоянное 15 или оперативное запоминающее устройство ит, п, Система команд, реализуемая устройством, обеспечивает возможность программирования следующих Операций: задания параметров последовательности синхронизации контролируемого и эталонного объектов (длительность и число импульсов в цикле синхронизации, величина пх относительных сдвигов и т. и.); задания псевдослучайного теста путем установки требуемого начального со стояния датчика псевдослучайных последовательностей, входящего в состав генератора тестов 1, задания длины...
Устройство для контроля интегральных схем
Номер патента: 558230
Опубликовано: 15.05.1977
Автор: Терпигорев
МПК: G01R 31/303, G06F 11/24
Метки: интегральных, схем
...ячецкп подан единичный сигнал, а на вход 21 - пулевой, то на выходе первого элемента 9 появится единичный, а на Выходе второго элемента 9 - нулевой сигнал. На вход первого элемента 10 с выхода второго элемента 10 поступит единичный сигнал, и на входе 22 схемы совпадения 11 пояВится нулсВОЙ сиГнял нез)БнспО от состояния входов 20 и 21 ячеек младших разрядов, что соответствует результату сравнения П)Г, Если ня входы 20 и 21 ячейки старшего разряда поданы одноименные сигналы, то на выходах обоих элементов 9 и-псутствуют единичные сигналы и состояние дру 1) 1,) 15 20 )б ЗО 35 40 б 50 бо 65 пх элементов 10 пе о:рсделено. В этом слу 12 с резгль)ат ср)Бнсння будет Опрсдсл 5 тьс 51 у)Овнями Входных СИГИ ялов соссднсЙ млядп)ОЙ 51 Сйкп. Еслп ПЯ н...
Тестовый модуль для контроля параметров интегральных микросхем
Номер патента: 570856
Опубликовано: 30.08.1977
Авторы: Антонов, Дубовис, Чернышов
МПК: G01R 31/303
Метки: интегральных, микросхем, модуль, параметров, тестовый
...и через резистор 10 к выходу операционного усилителя 9, к которому через резистор 11 подключен вход операционного усилителя 12, соединенный с выходом через резистор 13, а другой вход - к делителю напряжения на резисторах 14 и 15, включенному между общей шиной и выходом операционного усилителя 16, неинвертирующий вход которого подключен через резистор 17 температурной стабилизации к общей шине, а инвертирующий вход - к второму входу испытуемой интегральной микросхемы и через резистор 18 к выходу.Режим испытуемой интегральной микросхемы определяется усилителем 1, устанавливающим равенство выходных напряжений испытуемой интегральной микросхемы. Испытуемая интегральная микросхема и усилитель 1 охвачены глубокой отрицательной обратной...
Устройство для бесконтактного измерения сопротивления проводящих пленок
Номер патента: 575934
Опубликовано: 05.09.1978
МПК: G01R 31/303, H01L 21/66
Метки: бесконтактного, пленок, проводящих, сопротивления
...преобразователя и корпусом, а другой - между другим электродом преобразователя и измерительным блоком..На чертеже представлена схема предлагаемого устройства. Устройство содержит генератор 1 измерительный блок 2, например мост, измерительный емкостный преобразователь 3, опервый 4 и второй 5 измерительные электроды, третий электрод 6, индикатор 7,подложку 8, металлический нагреватель9, подстроечный конденсатор 10 и индуктивность 1 1 резонансного контура первого электрода 4, подстроечный конденсатор 12 и индуктивность 13 резонансногоконтура второго электрода 5, емкости 14и 15 зазоров,Устройство работает следующим образом,Устанавливая контур 11, 10 и 14 врезонанс по минимуму индикатора 7, добиваются минимального потенциала на пленке 8...
Устройство контроля контактирования интегральных схем
Номер патента: 646279
Опубликовано: 05.02.1979
Авторы: Ажоткин, Гаврилов, Кушуль
МПК: G01R 31/303
Метки: интегральных, контактирования, схем
...И 5 соединен со входом триггера брака 3. Выход элемента И 6 соединен со входом триггера контактирования 4. Выход триггера брака 3 и выход триггера контактирования 4 соединены с соответствующими входами блока управления 7. Первый выход блока управления 7 соединен со вторым входом элемента И 6, управляющим входом электронного ключа 1 и входом изменения порога блока измереция 8, Второй выход блока управления 7 соединен со вторым входом элемента И 5 и управляющим входом электронного ключа 2.Устройство работает следующимобразом.После опускания зондов, на интегральную схему 11 происходит контроль контактирования, для чего блок управления 7 подает на свой первый выход единичный сигнал, а на второй выход - нулевой сигыал. При этом...
Устройство для контроля динамических параметров интегральных микросхем
Номер патента: 647695
Опубликовано: 15.02.1979
МПК: G01R 31/303
Метки: динамических, интегральных, микросхем, параметров
...микросхемы 6 требуемый режим испытания.Эта матрица состоит из высокочастотных переключателей (реле), Их количество за. висит от типа микросхем, программы и режимов испытаний.Таким образом, тест-импульсы поступают через контакты группы реле на один иэ выходов контролируемой микросхемы. С выхода микросхемы сигнал через другие контакты реле этой же матрицы поступает на вход 7 второго канала двухканального стробоскопического преоб разов ател я 4. Н а вход первого канала сигнал поступает с выхода 2 для тест-импульса генератора 1. Второй двухканальный стробоскопический преобразователь 9 включен последовательнос первым, т. е. выход для проходного сигнала первого канала первого преобразователя 4 присоединен ко входу первого канала...
Устройство для автоматического диагностирования узлов радиоэлектронной аппаратуры
Номер патента: 687422
Опубликовано: 25.09.1979
Авторы: Баранов, Белянин, Егоров, Некрасов, Сулицкий
МПК: G01R 31/303
Метки: аппаратуры, диагностирования, радиоэлектронной, узлов
...электрического режима, который может резко меняться при скачкообразном изменении амплитуды или частоты сигналов, подаваемых на входыкомпонентов, и приводить к увеличениюили уменьшению интенсивности теплового излучения поверхности компонентовв случае исправности соединений, по которым подаются воздействия, и самихкомпонентов. Так, мошность, рассеиваемая интегральной схемой (ИС) изменяется при переключении логического состояния вентилей, входящих в ее состав, Например, переключение одного вентиля изсостояния "лог 1 " в состояние лог. 0" илииз состояния "лог. 0" в состояние "лог.1 в распространенных ИС типа ТТЛвызывает изменение мощности, рассеиваемой корпусом этой ИС на 10-20 МВТ,что приводит соответственно к повьпцению или понижению...
Устройство параметрического контроля интегральных схем
Номер патента: 694822
Опубликовано: 30.10.1979
Авторы: Абясов, Ажоткин, Кушуль, Скороходова
МПК: G01R 31/303
Метки: интегральных, параметрического, схем
...контактами панели 11 коммутации проверяемых номеров выводов.Вторая группа контактов панели 1 соединена с источником 2 питания, подающимсигналы логической единицы на грушу элементов И 10 через сменные вставки, осуществляющие нужные соединения групп контактов панели 11 в соответствии с типомисследуемых схем, т. е, для каждого типа 10 15 20 25 30 оа 4050 д 5 60 65 исследуемых схем сигналы логической единицы Од 51 Отс 51 ц 11 разл 1 пьс;Огцчсскс элементы И 10. Один пз логических элементов И 10 прц совпадении сигналов от источника 2 питания (через пансль 11) и с выхода дешифратора 6 подает сигнал 1, поступа 1 ощий через панель 16 ца программируемый источник 8 питацц 51 для включения требуемого номинала питания ца исследуемую интегральную...
Устройство для отбора интегральных схем идентичными параметрами
Номер патента: 705391
Опубликовано: 25.12.1979
Авторы: Големенков, Денисюк, Шафер
МПК: G01R 31/01, G01R 31/303
Метки: идентичными, интегральных, отбора, параметрами, схем
...на кадровую катушку отклоняющей системы кинескопа 7. Генератор пнлообраэныхнапряжений строчной развертки 2 управляет работой строчного преобразователя возмущений 9, изменяющего по непрерывному закону эа время длительности сигнала строчной развертки параметры генератора входных сигналов 10 и условия работы первой и второй контролируемых интегральных схем 11 и 12 соответственно.Под изменением условий работы интегральных схем 11 и 12 понимается, например изменение напряжения смещения.Генератор пилообразных напряже- ний кадровой развертки 3 управляет работой кадрового преобразователя возмущений 13, изменяющего по непрерывному закону эа время длительности сигнала кадровой развертки параметры генератора входных сигналов 10и условие...
Устройство для контроля интегральных микросхем
Номер патента: 708269
Опубликовано: 05.01.1980
Авторы: Горохов, Николаев, Храпко
МПК: G01R 31/303
Метки: интегральных, микросхем
...которой соединены с соответствующими входами блока сравнения, а выходы последнего708269 Формула изобретения ЦНИИП ираж каз 8478/4 Подписное связаны со входом индикатора исправности.На чертеже прив едена структурнаяэлектрическая схема устройства,Установка тестового контроля 1 задает входные воздействия в виде двоичных кодов на входы контролируемогоцифрового узла 2 и производит поканальное сравнение ответных реакцийузла 2 с заранее известными наборамидвоичных кодов.Сигналы, поступающие. на входыконтролируемой микросхемы 3 и снимаемые с ее выходов, при помощи одноконтактного зонда и коммутатора 4записываются последовательно в блокпамяти 5.Запись информации в блок памяти 5происходит в процессе прохождениятестовой программы для контроля...
Устройство для контроля интегральных схем
Номер патента: 718814
Опубликовано: 29.02.1980
Автор: Рябус
МПК: G01R 31/303
Метки: интегральных, схем
...код в вероятнос, Преобразователь 1 код в вероятнос преобразует поступивший код в случайную последовательность двоичных символов с вероятностью появления символа, например единицы, воставптель Иванов Корректор 3. Тарасова Редактор Е. Караулов Тираж 103 Заказ 2918/1 одписное пографня, пр. Сапунова еф,ЬЙ.;.ъ ,цФч Ф Дфф 1 л;, 3 Ф " уф,ф,:, .7188. "Ф 5случайной последовательности, равной преобразуемому числу. Выходная последовательность преобразователя код в вероятность через согласующий усилитель 2 поступает на вход коммутатора 3. Последнийпо сигналу, поступившему из блока 4 управления, подключает выход согласующегоусилителя 2 к входу соответствующего эле.мента запоминания 5 ь 5, , 5,. При последовательном подключении выхода...
Система контроля параметров интегральных схем
Номер патента: 746437
Опубликовано: 05.07.1980
Авторы: Белянин, Володарский, Самарцев, Туз
МПК: G01R 31/303, G06F 11/07
Метки: интегральных, параметров, схем
...результатам опросаформирует команды очередности, поступающие на дешифратор 3 таким образом, что первой поступает команда,соответствующая наибольшему коду,поступавшему из определенного счетчика блока 15, затем - команда, соответствующая меньшему по величинекбду и так в порядке убывания величины кодов до наименьшего (иначе УВМ1 формирует команды очередности всоответствии с величиной кодов счетчиков в блоке 15 в порядке их убывания). Если коды ряда счетчиков иливсех равны, то команды очередностиформируются в определенной последовательности, определяемой программой, заложенной в УВМ 1,УВМ 1 передает в счетчик 2 начальный адрес номера последовательности тестовых комбинацийВ то жевремя на вход дешифратора 3 и коммутатора 4 из УВМ 1 поступает...
Устройство для контроля интегральных микросхем с памятью
Номер патента: 783726
Опубликовано: 30.11.1980
Авторы: Горохов, Николаев, Храпко
МПК: G01R 31/303
Метки: интегральных, микросхем, памятью
...выходами блока тестового контроля.78372 б Формула изобретения Закаэ 8543/49Подписное ВНИИПИТираж 1019 На чертеже приведена структурнаясхема устройства,Устройство содержит блок 1 тестового контроля, счетный триггер ,групповые элементы 3 и 4 контактирования, эталонную интегральную микросхему 5, компаратор б, ключевой3элемент 7, индикатор 8 и клеммы 9-11,Устройство работает следующим образом.При поступлении на клеммы 10 команды "Пуск" счетный триггер 2 уста- фнавливается в исходное состояние,подавая сигнал "Запретф на управляющий вход ключевого элемента 7. Такимобразом, первый цикл тестовой программы, задаваемой блоком 1 тестового контроля, проходит без регистрации несовпадений на индикаторе 8.По окончании первого цикла тестовой...
Устройство контроля больших интегральных схем на динамических моп-структурах
Номер патента: 788057
Опубликовано: 15.12.1980
Автор: Лигоненко
МПК: G01R 31/303
Метки: больших, динамических, интегральных, моп-структурах, схем
...изобретения Составитель С. БычковТехред А.Ач Корректор Н. Григорук Редактор И. Ткач Заказ 834 б/54 Тираж 1019 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, У.-35, Раушская наб., д. 4/5Филиал ППП фПатент, г. Ужгород, ул. Проектная, 4 фаз генератора 4 фазных импульсов. Входные сигналы генератора 1 входных и контрольных импульсов поступают на проверяемую интегральную схему 5. На анализатор 3 работоспособности одновременно поступают входные сигналы проверяемой интегральной схемы 5 и контрольные сигналы (правильный ответ) генератора 1 входных и контрольных сигналов. Совпадение выходных импульсов с контрольными указываетна правильную работу проверяемой инте гральной схемы 5. На вход модулятора...
Устройство для функционального конт-роля больших интегральных cxem
Номер патента: 802970
Опубликовано: 07.02.1981
Авторы: Грачев, Гузенко, Данилин, Попель, Слуцкий
МПК: G01R 31/303, G06F 11/14
Метки: больших, интегральных, конт-роля, функционального
...для Функционального контроля больших интегральных схем передается блоку 2 синхронизации, который заносит информацию из блока памяти режимов 17 в регистры начального адреса 11, конечного адреса 12, тактов 13, циклов 14 и синхронизации 15. В регистр 11 заносится начальный адрес выдачи информации контрольной последовательности сигналон, в регистр 12 - конечный адрес массива информации контрольной последовательности сигналов, т.е. н целом информация н регистрах 11 и 12 определяетмассив информации,выдавая которыйна блоке 4 Формирования, формируется необходимая контрольная последовательность сигналов или ее часть, Врегистр 14 циклов заносится информация о числе повторений, если это неной последовательности сигналов, а в регистр 13 тактов...
Устройство для измерения парамет-pob линейных интегральных cxem
Номер патента: 809008
Опубликовано: 28.02.1981
МПК: G01R 31/303
Метки: интегральных, линейных, парамет-pob
...усилитель 3, цифровой вольтметр 4, амплитудные детекторы 5 - 7, полусумматор 8 и блок 9 вычитания.5Устройство работает следующим .образом.Переменный сигнал с выхода программируемого источника 1 напряжения поступает на блок 2 эталонных нагрузок, который задает необходимый режим про-верки контролируемой линейной интегральной схемы 10, Выходной сигнал контролируемой линейной интегральной схемы 10 параллельно поступает на входы амплитудных детекторов 5 и б 15 настроенных соответственно на выделение максимального и минимального значений. Сигнал с выхода амплитудного детектора 5, пропорциональный значению Чо +Чти где Чо - постоянная 20 составляющая, Ч, - амплитуда переменной составляющеи на выхода контролируемой линейной...
Устройство для функционального контроля больших интегральных схем
Номер патента: 922773
Опубликовано: 23.04.1982
Авторы: Грачев, Гузенко, Данилин, Задубровский, Лебедев, Попель
МПК: G01R 31/303, G06F 17/00
Метки: больших, интегральных, схем, функционального
...4 сдвига, блок 5 памяти, группы элементов И 6, блок 15 7 формирования сигналов и сравнения, большую интегральную схему 8.При работе устройства из блока .) программного управления через блок 2 синхронизации информация, например 2 я в виде восьмиразрядных двоичных слов, заносится для хранения в блоки 5 памяти.Непосредственно при контроле цифровых больших интегральных схем ин Формации в виде указанных восьми- разрядных двоичных слов параллельным кодом заносится в регистры 4 сдвига,. После чего блок 2 синхронизации за,пускает по канаам синхронизации. ре- Эа гистры 4 сдвига и информация после довательно разряд за разрядом через элементы И 6 поступает на блоки 7 формирования сигналов и сравнения, а. затем на выводы контролируемой большой...
Устройство для контроля интегральных операционных усилителей
Номер патента: 945831
Опубликовано: 23.07.1982
Авторы: Богородицкий, Гарин, Казаков, Мартяшин, Цыпин
МПК: G01R 31/303
Метки: интегральных, операционных, усилителей
...источник 4опорных напряжений, усилитель 5, первый 6 и второй 7 пороговые элементы,инвертор 8, первый 9 и второй 10элементы совпадения, третий элемент11 совпадения, элемент ИЛИ 12, индикатор 13 и проверяемый интегральныйоперационный усилитель 14.Входы блока 1 вычитания подключа 35ются параллельно входам проверяемогоинтегрального операционного усилите-,ля 14, Выход блока 1 вычитания соединен через первый фильтр 2 постоянной составляющей с вторым входомпервого порогового элемента 6 и первым входом второго порогового элемента 7, Другие входы пороговых элементов б и 7 соединены с выходами источника 4 опорных напряжений.45Выход первого порогового элемента 6 соединен с входами первого 9и третьего 11 элементов совпадения.Второй вход...