Патенты с меткой «программно-аппаратных»
Устройство для отладки программно-аппаратных блоков
Номер патента: 1242965
Опубликовано: 07.07.1986
Авторы: Бадашин, Ланда, Леонтьев, Палагин, Сигалов
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...выхода 68 регистра 16 поступает на соответствующую шину отлаживаемой микроЭВМ.Затем дешифратор 11 вырабатывает сигнал обращения к отлаживаемой микро- ЭВМ, При совпадении этого сигнала с сигналом "Блокировка", сигнал уровня логической "1" с выхода элемента И 26 через одновибратор 28 устанавливает по единичным входам триггеры 29 и 30Сигнал уровня логической "1" поступает на вход элемента И 32, а сигнал уровня логического "0" с нулевого выхода триггера 29 поступает на вход элемента ИЛИ 33, Так как в начале машинного цикла управляющей . микроЭВМ сигналы вьдачи информации (поступает на второй вход элемента И 32) и приема информации (поступает на второй вход элемента ИЛИ ЗЗ) отсутствуют (логический "0"), на выходе элемента И 32 и на выходе...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1282139
Опубликовано: 07.01.1987
Авторы: Бадашин, Ланда, Леонтьев, Палагин, Сигалов
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...26. После появления натретьем выходе счетчика 26 сигнала высокого уровня через элемент ИЛИ 31 вырабатывается сигнал "Захват" для отлаживаемой микроЭВМ, После этого управляющая микроЭВМ может считать из блока памяти команд записываемое в коде выполнения программы содержимое внутренних узлов микропроцессора отлаживаемой микроЭВМ. Чтение информации производится аналогично режиму записи.После обмена информацией с внутренними блоками устройства отладки, памятью отлаживаемой микроЭВМ и внутренними узлами микропроцессора отлаживаемой микроЭВМ управляющая мик- роЭВМ переводит устройство отладки в режим прогона программы. Для этого в регистре 16 снимаются сигналы "Сброс", "Захват", "Блокировка" и устанавливается уровень лог. "1" сигнала...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1290329
Опубликовано: 15.02.1987
Авторы: Ланда, Палагин, Сигалов
МПК: G06F 11/36
Метки: блоков, отладки, программно-аппаратных
...ИЛИ 197.Устройство работает под управлением управляющей микроЭВМ, в качестве которой может быть испОльзована, 55например, микроЭВМ УВС, и обеспечивает отладку устройства на основемикропроцессоров, например К 580 ИК 80или 8080, Системная шика управляющей1290329 5 10 5 20 5памяти разбивается на 16 сегментов,определяемых четырьмя старшими разрядами адреса. Для каждого сегмента указывается, какой сегмент памяти управляющей микроЭВМ соответствует данному сегменту памяти отлаживаемой микроЭВМ. Эта информация записывается в ЗБ 3 переадресации по информационным шинам управляющей микро- ЭВМ подключенным к информационным входам ЗБ 3 переадресации через информационные входы-выходы 118, Адрес, по которому записывается эта информация,...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1315984
Опубликовано: 07.06.1987
Авторы: Ланда, Палагин, Сигалов, Скринник
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...внутренних шин устройстваотладки на шины управляющей микроЭВМ через блок элементов И 28 припрямом доступе отлаживаемой микроЭВМк памяти управляющей микроЭВМ и при.чтении информации из отлаживаемоймикроЭВМ. Узлы реализуют следующиелогические выражения:элемент 2 И-ИЛИ 30 у (х Лх )Ъ(х л х),няется на противоположное, так как в соответствии с выражениями (3) и (5) блок элементов И 35 блокируется, а блок элементов И 39 стробируется. Сигналы с информационных шин отлаживаемой микроЭВМ через блок элементов И 39 поступают на внутренние шины 117 данных, а оттуда через блок элементов И 28, который стробируется в соответствии с выражением (1), поступают на информационные шины управляющей микроЭВМ через входную шину данных. Таким образом, информация...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1348839
Опубликовано: 30.10.1987
Авторы: Гудзенко, Кельнер, Сигалов, Юрасов
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...условиямиво время отладки при каждом обращении МП к памяти или УВВ на одном изуправляющих выходов элементов ИЛИ 78или 66 соответственно вырабатываетсясигнал уровня "1".В регистры 8-11 записываются кодыусловий, по которым отладка должнаначаться, а также условия окончанияотладки. В соответствии с этими условиями на единичном выходе триггера 2554 вырабатывается сигнал режима. Врежиме отладки этим сигналом блокируется блок 1 постоянной памяти, включается блок 7 оперативной памяти(через элемент И 87), этот же сигналблокирует работу дешифратора 24,Перейдя в режим отладки, микропроцессор начинает отработку программы, загруженной в блок 12 оперативной памяти отлаживаемых программ, либо находящейся в памяти ОМУ(в зависимости от...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1363219
Опубликовано: 30.12.1987
Авторы: Гудзенко, Леонтьев, Палагин, Сигалов, Цвелодуб
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...входах 61, 60, 63 - 66 устройства имеют активный низкий уровень и проходят сквозь шестой дешифратор 14 только при наличии сигнала разрешения на втором входе 90 второго элемента И уровня лог. 1, что свидетельствует об обращении ЭВМ 1 к памяти отлаживаемого устройства (см. формулы 6 - 12). Сигналы с второй двунаправленной информационной магистрали 59 проходят в отлаживаемое устройство при наличии сигнала разрешения на втором входе 90 второго элемента И 38 и сигнала на входе записи 61. Сигналы с третьих. информационных входов-выходов 46 55 отлаживаемого устройства проходят на вторую двунаправленную информационную магистраль 59 при наличии разрешающего сигнала на втором входе 90 второго эленала уровня лог. О на первом входе 64 задания режима...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1425683
Опубликовано: 23.09.1988
Авторы: Головня, Палагин, Сигалов, Цвелодуб
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...(заблаговременная) выборка кодов команд, а операции выборки и исполнения совмещены,. во времени. Поэтому последователь-с ность выборки не соответствует последовательности их исполнения, в частности, команды, которые выбраны иэ памяти после выборки команды безусловного перехода, в действительности не исполняются, Чтобы восстановить реальную картину исполнения команд, необходимо иметь сведения о взаимодействии блока исполнения команд с блоком очереди команд, Код на выходах 64 и 65 задания режима говорит о том, что в предыдущем такте из блока очереди команд ЭВМ 1 выбран первый байт кода команды, либо последующий байт кода команды, либо блок очереди команд был очищен в результате выполнения команды перехода, либо в предшествующем такте блок...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1497617
Опубликовано: 30.07.1989
Авторы: Абрамов, Глизер, Дзисяк, Леонтьев, Мартынюк-Лотоцкий, Палагин, Сигелов, Цвелодуб
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...элемент 8 задержки,Выполняя отлаживаемую программу,блок 1 производит обращения либо кпервому блоку 23 оперативной памяти,либо к памяти отлаживаемого устройства в зависимости от информации, записанной в третьем блоке 25 оперативной памяти, Обмен информацией междупамятью и блоком 1 производится через шестой дешифратор 14 следующимобразомВ случае передачи информа-ции от блока 1 в память отлаживаемого устройства информация на вторыхадресных входах 58 и второй двунаправленной информационной магистрали59, сопровождающаяся сигналом на втором входе 61 признака записи, передается через шестой дешифратор 14 приналичии разрешающего сигнала на выходе 90 на группу адресных выходов107 и третьи информационные входы-выходы 106 к памяти отлаживаемого...
Устройство для контроля программно-аппаратных средств эвм
Номер патента: 1513454
Опубликовано: 07.10.1989
Авторы: Данилов, Колпаков, Петрова, Тяжев
МПК: G06F 11/28
Метки: программно-аппаратных, средств, эвм
...ре 1513454гистра 2 соединены с информационными выходами 11 устройства, с которых входные значения последовательно считываются в ОД, Метка КВЗ - конца об.ласти входных значений - также посту пает на ОД и служит для него сигналом начала вычислений. Начало вычислений подтверждается поступлениемметки НВ - начала вычислений (Фиг.10 в)10от ОД на информационные входы 13 устройства, Метка НВ распознается дешифратором 3, который вырабатываеткоманду начала отсчета времени выполнения программы, поступающую в блок4 анализа времени. Отсчет временипрекращается только после поступления на входы дешифратора 3 от ОД метки НР - начала результатов, Еслирасчетное время выполнения програм 20мы истекло, а метка начала результатов еще не принята, то блок 4...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1529228
Опубликовано: 15.12.1989
Авторы: Андрющенко, Головня, Леонтьев, Палагин, Сигалов, Скринник, Цвелодуб, Яцеленко
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...к памяти, где М - объем блока 12,Обмен информацией с отлаживаемымустройством в этом режиме осуществляется следующим образом. В случае записи процессором отлаживаемого устройства в область пямяти, расположенную в определенном устройстве,на выходе 58 блока 10 появляется сигнал уровня "1", который через первыйэлемент И элемента И-ИЛИ-НЕ 16 разрешает работу блока 11, согласно (5)сигнал с выхода 70 дешифратора 5 блокирует выбор ЗУ отлаживаемого устройства, При этом на выходе 68 дешифратора 5 согласно (4) появляется сигнал, разрешающий работу блока 29 элементов И, через который информация сМД отлаживаемого устройства поступает на МД предлагаемого устройства ис нее в блок 11, В случае чтения навыходе 67 дешифратора 5 согласно ( 2)появляется...
Устройство для отладки программно-аппаратных комплексов
Номер патента: 1795464
Опубликовано: 15.02.1993
Авторы: Галуза, Денисов, Ленцкевич, Цуканов
МПК: G06F 11/28
Метки: комплексов, отладки, программно-аппаратных
...триггер 4 в нулевое состояние, что подключает шину 3 к отлажиеаемой ЭВМ (через вход 22 и МПП 10), При появлении на входе 22 адреса, равного записанному е схеме 17 сравнения, последним формируется импульс, который через вход 36 включает триггер 47 и триггер 48 блока 18, что создает условие для записимагистрали е блок 15 через вход 45 (аналогично операции "Запись магистрали"), Запись магистрали прекратится при появлении переноса со счетчика 14. Поскольку в счетчик 41 записано число 1, топеренос появится по второму импульсу свьхода 38 блока 18 (зто соответствует второй после сравнения адреса метке сопровождения команды, поступающей на блок18 через вход 35), то есть в блок 15 записалось сОстояние магистрали при выполнениитакой команды,...