G06F 11/263 — генерация тестирующих входных данных, например, тестовые векторы, образцы или последовательности

Устройство для отыскания неисправностей

Загрузка...

Номер патента: 208355

Опубликовано: 01.01.1968

Авторы: Ланденок, Тельных, Цагарели

МПК: G01R 31/02, G06F 11/263

Метки: неисправностей, отыскания

...сче гно-диагностический тест обладает свойством образовывать на выходе контролируемого устройства нечетный код, если в устройстве содержится произвольная пара элементов с обрывами (кроме 1,2 и 4,5, являющихся для данной схемы электрически не различимыми), Построение СДТ принципиально возможно для любых дискретных устройств. Так для схем, изображенных на фиг. 2, 3, могут быпгь составлены СДТ, приведенные в табл.4 5 и 5. Таблица 4 10 1 1 1 1 0( 1 0 1 0 11 О Минимальныи дпагно-О, 11стическпй тест (в ин- ( 0 ( 1 0 версном виде) 1, 0 1О 110 О 100,0 1 1,011(0(1011( Дополнительныевходные комбп нации (в инверсном виде) 35 Зги тесты состоят из двух частей: минимального диагностического теста Т и дополнительной части Тлоп...

Устройство для анализа логики работы релейно-контактных схем

Загрузка...

Номер патента: 244715

Опубликовано: 01.01.1969

Авторы: Воржева, Телемеханики, Хоменко

МПК: G01R 31/28, G06F 11/263, G06N 1/00 ...

Метки: анализа, логики, работы, релейно-контактных, схем

...- расширение функциональных взоможностей устройства анализа ло гики работы релейно-контактных схем.Предлагаемое устройство отличается от известного тем, что оно содержит блок имитации состязаний, входы которого подсоединены к рабочему блоку и блоку управления, а вы ход - к рабочему блоку, и,блок обнаружениясостязаний, вход которого подсоединен к рабочему блоку, а выход - к блоку печати.Блок-схема предлагаемого устройства приведена на чертеже.20 Автоматизация процесса выявления состяза.ний в предлагаемом устройстве возлагается на блок 1 имитации состязаний и блок 2 обнаружения их. Анализируемая схема набирается с помощью шнуровых пар на,штепсельной доске 25 рабочего блока 3.При этом блок 2 обнаружения состязанийфиксирует, при...

Ы1иотека

Загрузка...

Номер патента: 388261

Опубликовано: 01.01.1973

Авторы: Битков, Шувалов

МПК: G06F 11/263

Метки: ы1иотека

...с фиксированным нейтральным положением.Подвижные части всех переключателей ком- ЗО мутаторов 3, 4 соединены последовательно388261 4 Фиа 1 одна с другой общей шиной, с которой через схему 2 управления связан положительный полюс источника 1. Каждому переключателю коммутаторов 3, 4 соответствует вполне определенная переменная логической функции или подфункции диагностируемого автомата. Верхнее положение переключателей соответствует набору переменной логической функции или подфункции без и 1 нверсии, а нижнее этой же переменной, но с инверсией,Дешифратор Б тестовых наборов представляет собой электромеханическую решающую схему.Индикатор б тестовых наборов выполнен в видв светового табло из коммутационных электрических ламп, с...

Устройство для контроля статистических анализаторов

Загрузка...

Номер патента: 392501

Опубликовано: 01.01.1973

Автор: Свердличенко

МПК: G06F 11/263, G06F 17/18

Метки: анализаторов, статистических

...преобразователя,Устройство работает следующим образом.Генерируемые последовательности с выходов регистров сдвига 2 и 3 параллельными кодами поступают на входы цифро-аналоговых преобразователей 7 и б соответственно, затем на фильтры нижних частот 4 и б соответственно и далее на выходы устройства, По истечении 2" - 2 тактов (где п число ступеней регистра сдвига) заполняется счетчик импульсов 9 и выдает сигнал на сумматор по модулю два 10, на выходе которого при этом сигнал не вырабатывается, т. е. пропускается такт сдвига последовательности, она окажется сдвинутой на временной интервал, равный периоду следования тактовых импульсов, по отношению к последовательности в другом канале. По окончании следующих 2" - 2 тактов произойдет...

Устройство формирования теста для контроля тракта передачи данных

Загрузка...

Номер патента: 595734

Опубликовано: 28.02.1978

Авторы: Крюков, Перфильев, Резенко, Ряполов, Чистяков

МПК: G06F 11/263

Метки: данных, передачи, теста, тракта, формирования

...3 елинТттт.Палее, чепез вновь откпытый элемент И 10 ОПЯт 1, ИЯпилОт ПРОХОЧИтЬ СИГНЯЛЫ ИЛ ВХОЧ стетчися 3, и описанный ппоиесс выработки адресов ц слов повтопяется. Такая последовательная вы.Тача инфопмацпи осуществляется до момента появления сигнала на четвертом вьКоле рлспрелелцтгля. Этот сигна,ч подается на в.соль элементов И 11. ИЛИ 13 и на вхол блока 4 формированТчя кода. Если на входе 16 имеется сигнал запрета, сигнал с четвертого выхода распределителя 2 проходит через элемент И 11 на вход триггера 7, персго,чя сго В 1 лсвэс состояние. При этом тсрс)лцд 10 тся иолаТя сигия,ТОВ Г гсисГТдтот)Я ич 1- Т 11 Л ЬСГТВ И Д В ОЛ Р ЯСП П СЛСЧ ЦТСЛЯ И ВЫЛДТД ТС- стд. В сл, ае отсутствТТЯ сигцала запгстя нд входе 16 в момсцт Выработки сигнала...

Устройство для поиска неисправностей в дискретных объектах

Загрузка...

Номер патента: 656076

Опубликовано: 05.04.1979

Авторы: Калявин, Кизуб, Мозгалевский, Никифоров

МПК: G06F 11/263

Метки: дискретных, неисправностей, объектах, поиска

...зафиксирована в момент несовпадения выходных сигналов проверяемых блоков 1, то на выходах проверяемых блоков 1 сохранились логические сигналы (О или 1), характеризующие состояние каждого из проверяемых блоков 1, Задача упрощается благодаря х-му индикатору 14, который указывает х-е идентичные выходы проверяемых блоков 1, на которых зарегистрировано несовпадение сигналов. Подключение контактных щупов 18 типа игла двухвходового элемента6 ко входам к-го элемента 13 позволяет определить с помощью индикатора 17 1-й вход, значение сигнала на котором не совпадает со значениями сигналов на остальных входах. Связанный с 1-м входом 1-го элемента 13 1-й проверяемый блок 1 является на данном этапе неисправным.Случай, когда на 1-м такте х-м...

Устройство для функционального контроля цифровых объектов

Загрузка...

Номер патента: 792255

Опубликовано: 30.12.1980

Авторы: Айламазян, Арутюнов, Веселовский, Крайзман

МПК: G06F 11/263

Метки: объектов, функционального, цифровых

...параметров, блок 5 выборки долговременной информации, первый вход которого соединен со вторым выходом блока 3, второй выход с четвертым входом блока б вычисления параметров, первый вход которого соединен с первым выходом блока 2.памяти текущих параметров, а второй - с первым выходом блока 3 задания эталонной информации; блок 7 коррекции параметров, соединенный двусторонней связью с блоком долговременной памяти параметров 8, первый вход которогс подключен ко второму выходу блока б вычисления параметров, первый выход - к,третьему входу блокг 5 выборки долговременной информации, а второй выход - к третьему входу блока б вычисления параметров, блок 9 вывода контрольной информации, первый вход которого подключен к первому выходу блока б...

Устройство для автоматическогоконтроля больших интегральных cxem

Загрузка...

Номер патента: 798841

Опубликовано: 23.01.1981

Авторы: Березов, Сергеев, Чучман

МПК: G01R 31/28, G06F 11/263

Метки: автоматическогоконтроля, больших, интегральных

...одноименных выходах БИС, то генератор 1 тестов останавливается, и блок индикации сигнализирует о неисправности контролируемой БИС 3. При этом в каждом такте проверки дешифратор 9 состояния выводов выявляет те выводы эталонной БИС 4, которые в данный момент находятся в .состоянии логической "1" или "0", и сообщает об этом в блок 8.управления, который выдает е 0 соответствующий сигнал в блок 2 формирования входных сигналов, запрещающий подавать в данном такте на указанные выводы какой-либо двоичный сигнал. 65 При проверке БИС на детерминированных тестах, задаваемых от внешнего источника программ или предварительно записанных в блок памяти,запуска генератора тестов не прОизводится. Последовательность набороввходных сигналов контролируемой...

Устройство для синтаксическогоконтроля программ

Загрузка...

Номер патента: 807299

Опубликовано: 23.02.1981

Авторы: Гужавин, Кокаев

МПК: G06F 11/263

Метки: программ, синтаксическогоконтроля

...содержит код синтерма и занимает 1,одКбит,"6 - содержит ассоциативный приззнак подмножества правил-приемниковдля подмножества с признаком указанным в 6, и занимает 109 г 1 бит;6 - содержит код операции состековой памятью и занимает 2 бита;6 - содержит операнд операцийс кодом укаэанным в 64 и занимаетод г бит,Горизонтальное сечение 6 - массива в общем составляет 3 109 г++ 109 К + 2 бит, а весь С - массив Ь (3 0092 г 1 + ой К 3+ 2)бит, где ( - длина всего массива С,т.е, количество правил в грамматике алгоритмического языка. Общийобьемпамяти под массивы Г и 6 составити(Е 1 о 92 К 3 + Е 109 иЗ) + Ь(3092 г + 1 о 9 1 К+ 2),Причем на долю блока 3 приходитсяи ( 1109К + 110 дд и) + + Ь (109 г+ 109К 1) у а на долю блока 5 соответственно 2...

Устройство для контроля цифровыхблоков

Загрузка...

Номер патента: 809210

Опубликовано: 28.02.1981

Авторы: Акименко, Горохов, Нюхалов

МПК: G06F 11/263

Метки: цифровыхблоков

...индикатор 14 исправности, 5 шину 15, дифференциальные усилители 16 и 17, Р 5-триггеры 18 и 19, индикатор 20 и шины 21 и 22.Устройство работает следующим образом.При поступлении команды "Пуск"ЭО по шине из блока 2 тактовая частота поступает на генератор 1 и на вход "сдвиг" регистра 11. Генератор 1 выдает по всем выходам тестовые последовательности, поступающие на идентичные входы эталонного 3 и контролируемого 4 блоков, Ответные реакции блоков 3 и 4 сравниваются между собой блоками 5 и 6 и,в случае рассогласования в каналах контроля, 40 сбои регистрирует блок 7, При полном соответствии ответных реакций блоков 3 и 4 на тестовые последовательности срабатывает индикатор на выходе 8 блока 7. Выходные сигналы 4 блока 3 с помощью блока 9...

Устройство для контроля многовыходных цифровых узлов

Загрузка...

Номер патента: 928367

Опубликовано: 15.05.1982

Авторы: Николаев, Храпко, Щербаков

МПК: G06F 11/263

Метки: многовыходных, узлов, цифровых

...цля контроля многовыхоцных цифровьгх узлов.Устройство для контроля цифровых узлов 1 содержит генератор 2 тестов, рещстры 3 спвига; первый и вторые сумРматоры 4 по модулю пва, индикатор 5.Устройство работает слецующим образом,Генератор 2 тестов выдает нв вхоаыпроверяемого узла 1 контрольные последовательности сигналов в вице епиниц инулей.Савиговые регистры 3 в каждом изпроверяемых каналов, охваченные обратнойсвязью через сумматоры 4 по модулюпва и соединенные в кольцо, осуществля-45ют сжатие цифровой последовательности вдвоичный цифровой коа, снимаемый с выходов сумматоров по модулю ава последних каналов. На разрядность регистровне накладываются никакие ограничения,поэтому. они могут соцержать 1-5 разрядов.Индикатор 5 преобразует...

Устройство для контроля интегральных схем

Загрузка...

Номер патента: 966699

Опубликовано: 15.10.1982

Авторы: Агафонов, Галка, Крамской, Мущенко, Никитин, Петров, Хоменко, Щирин

МПК: G06F 11/263

Метки: интегральных, схем

...схемы выход амплитудного Формирователя блока 8 через контакты реле КР 1, повторитель56 - через контакты реле КР 2, корпус - через контакты реле КР 3, эквивалент нагрузки 55 - через контактыреле КР 4 и блок 1 О - через контактыреле КР 5,Команды управления реле записываются в регистры 4 с линии Д 7 - ДО,,9 9666а выбор требуемой коммутирующей ячейки 53 осуществляется по линиям адреса АУ-АО.При работе вывода контролируемойинтегральной схемы б в режиме приема зинформации включены контакты релеКР 1, При этом, из блока 8 на данныйвывод контролируемой интегральнойсхемы 6 через блок 5 подаются импульсы тестовой последовательности, сформированные по амплитуде.В режиме чтения информации из контролируемой интегральной схемы бвключены...

Устройство для контроля многовыходных логических блоков

Загрузка...

Номер патента: 1277137

Опубликовано: 15.12.1986

Авторы: Калявин, Мазин, Мозгалевский, Щербаков

МПК: G06F 11/263

Метки: блоков, логических, многовыходных

...лагаемом устройстве определяется врем нем Т генерации тестовых воздейст 1вий генератором 2, в то время как в известном усгройстве сигнатура формируется в два этапа, временные затраты 25 на которые определяются временем Т Генерации тестовых воздействий и временем Т переписи состояний регист 2ров сдвига в сигнатурный анализатор,Таким образом, данное устройство позволяет повысить быстродействие при контроле логических блоков в о.раз, т.е.+1 2- Т+Т ТТ1 2 351 Формула изобретения1Устройство для контроля мнОГО - выходных логических блоков, содержа щее генератор тестов, первые выходы которого являются выходами устройст - ва,. и сумматоров по модулю два, пер - вь е входы которых явля 1 отся соответствующими первыми входами устройства, 45 а...

N-канальный линейный цифровой фильтр с контролем

Загрузка...

Номер патента: 1325512

Опубликовано: 23.07.1987

Авторы: Колесов, Мосягин, Подкопаев

МПК: G06F 11/263, G06F 17/17

Метки: n-канальный, контролем, линейный, фильтр, цифровой

...неравенства на выходе 11 вырабатывается сигнал ошибки;Повышение достоверности Функционирования достигается следующим образом, Пусть входные сигналы линейныхцийровых фильтров х,х х1 ф 2 ф 1 фх(.=1,Б, М - количество каналов 1 р Фильтрации), тестовый , функции передачи основных и дополнительных систем 1 (все фильтры предполагаютсяидентичными ). Тогда, в случае отсутствия дефектов системы, сигналы навыходах сумматоров 2-1, 2-2. 2-Ми 6 равны хр , х О+хОи хИ х Ох ь соответственно( где О+ означает поразрядное суммирование по модулю два), сигналы на 2 О выходах блоков 3-1,3-23-Й фильтрации 1. (х 8 ), 1. (х О+ ), 1. (х О+),(х 9 ) на выходе блока 7фильтрации .(х 9 х О+ О+ х),на выходе блока 8 йильтрации 1Послед ний сигнал подается на вторые...

Устройство контроля микропроцессорных блоков

Загрузка...

Номер патента: 1332320

Опубликовано: 23.08.1987

Авторы: Андроник, Гремальский

МПК: G06F 11/263

Метки: блоков, микропроцессорных

...записываемой из блока 12 вводав регистр 47 команды.Хранимые тесты загружаются в блок10 памяти через блок 8 мультиплексорови блок 6 обработки информации. Приэтом адреса ячеек блока 10 принимаются от блока 12 ввода в счетчик 51 адресов. Модифицированная матрица переходных вероятностей и коды загружаются в память 40 и 42 соответственно,также через блок 8 мультиплексорови блок 6 обработки информации. Адреса памяти 40 модифицированной матрицы переходных вероятностей задаютсясчетчиками 38 столбцов и 39 строк, аадреса памяти 42 кодов - счетчиком41 адресов. При этом в память 40 загружается модифицированная матрицапереходных вероятностей А, получаемая следующим образом.Пусть задана простая однороднаяцепь Маркова Б = 1 Б;,= О,п,с матрицей...

Устройство для локализации неисправностей

Загрузка...

Номер патента: 1339564

Опубликовано: 23.09.1987

Авторы: Баранов, Уваров, Шестаков

МПК: G06F 11/263

Метки: локализации, неисправностей

...триггеры 11 и 12 устанавливаются в нулевое состояние, запрещая прохождение информационных и тактовых сигналов на формирователь 14 и узел 16 МПС 18 с помощью сигнала АС определяет нулевое состояние триггеров и снимает сигнатуру с формирователя 14 через коммутатор 15 с помощью последовательно выработанных сигналов АСи АСц. Сигнатура фиксируется в памяти МПС и аналогичным образом с аналогичной точки снимается сигнатура с эталонного блока 5. Содержимое регистра 7 адреса остается неизменным, пересчетный узел 16 имеет тот же коэффициент пересчета, отличие лишь в том, что в исходное состояние устанавливаются генератор 4 и эталонный блок .5, а в единичное сосчояние триггер 12. Информационный сигнал Б с мультиплексора 6 поступает на второй...

Устройство для тестового контроля и диагностики цифровых модулей

Загрузка...

Номер патента: 1376087

Опубликовано: 23.02.1988

Авторы: Алумян, Папян, Степанян, Ямутов

МПК: G06F 11/263

Метки: диагностики, модулей, тестового, цифровых

...выходе дешифратора 13 формируется импульс, который за" писывает информацию, задающую распределение входных и выходных кон 5 тактов контролируемого модуля на первом тестовом слове в блок 4 по нулевому адресу, В общем случае конт. ролируемый модуль может иметь большое количество выводов, поэтому чтобы ограничить количество разрядов входа 15, тестовое слово и информацию о коммутации можно записывать в блоках 1 и 4 по группам. При этом каждой группе на входе 17 должен соответствовать код выборки, который дает возможность записать информацию в .блоках 1 и 4 по группам. Затем на входе 17 устанавливается код, соответствующий сигналу прибавления к содержимому счетчика 6 адреса "1 ", и подается импульс сопровождения. На соответствующем выходе...

Устройство для контроля цифровых устройств

Загрузка...

Номер патента: 1509901

Опубликовано: 23.09.1989

Авторы: Богданов, Лупиков

МПК: G06F 11/263

Метки: устройств, цифровых

...2 обнуляется. На вход 12 записи подается сигнал логической "1", определяющий режим чтения для блока 3 памяти, На управляющем входе 11 устанавливается сигнал логической "1", задающий режим имитации информационных сигналов. На синхровход 10 подаются тактовые импульсы.Рассмотрим работу на примере формирования Фрагмента выходной последовательности кодов (Фиг 3).Предположим, что для контролируемого объекта запрещенными являютсякодовые комбинации 000100001110000 и 101001000011. В исходном состоянии в регистре 8 сдвига записана началь- ная комбинация 100001110000000, счетчик 2 обнулен и на выходах блока 3 памяти установлена первая инструкция программы селекции, К сумматору 6 подключены только 14-й и 15-й разряды регистра 8 сдвига т.е, в...

Генератор цифровых последовательностей

Загрузка...

Номер патента: 1513449

Опубликовано: 07.10.1989

Автор: Иванов

МПК: G06F 11/263

Метки: генератор, последовательностей, цифровых

...на выходыбез изменения. По указанной причинеблоки 2 на фиг.2 показаны пунктирнойлинией. Блок М осуществляет делениена -а, = -ы = ж (умножение на ы),где ы -,примитивный элемент поляСР(2) = 10,1,ы,оР , Разрядность каждого из регистров 1 на фиг.2 равнаК =1 оц 1 = 2. Сигнал х на первомвыходе дешифратора 5 принимает единичное значение, когда регистры 1находятся в одном из состоянийИ) СЧ, И)о, И)й, И) 3Г 1 0 03 или Я (с) = 0 хх ( (с)Я"= 0 0 0, гдеч .(е) - содержимое х-го регистра вмомент времени , Сигнал у на второмвыходе дешифратораравен "1", когда регистры 1 генератора находятсяВ состоянии Ц (с) л1 0 0 , сигналВ на третьем Выходе дешифратора равен "1" когда регистры 1 находятсяв состоянии, предшествующем состоянию Ц " (Ф), для случая,...

Устройство для диагностики неисправностей логических блоков

Загрузка...

Номер патента: 1520548

Опубликовано: 07.11.1989

Авторы: Калашников, Новиков, Якшов

МПК: G06F 11/263

Метки: блоков, диагностики, логических, неисправностей

...9, а также, проходя через элемент 18, устанавливаюттриггер 17 в положение, запрещающеепрохождение сигнала "Конец" черезэлемент 16, результат контроля в этомслучае не переписывается из блока 12сигнатурного анализа и регистр 11.При работе устройства в режимефункциональных измерений переключателем 34 устанавливается выбранная функция, выдающая режим работы блока 15. При этом сигнал с ечзхода элемента 30запрещает вывод информации с регистра 11 и разрешает вывод информациис регистра 14.;Сигналом "такт" с выхода генератора 20 производится формирование сетки частот в блоке 15, используемых нразличных режимах функциональных измерений.Если разрешен режим измерения частоты сигналом с входа Г, то при поступлении сигнала "Начало на входблока...

Устройство для автоматического контроля больших интегральных схем

Загрузка...

Номер патента: 1529220

Опубликовано: 15.12.1989

Авторы: Бургасов, Каре, Краснова, Максимов, Мальшин, Метелкина, Пешков, Рейнберг, Чунаев, Ярославцев

МПК: G01R 31/303, G06F 11/263

Метки: больших, интегральных, схем

...может быть выполнен в виде 12-разрядного устройства для запоминания текущего цифрового кода уровня, 35 связанного с ним цифровыми входами 12 разрядного ЦАП и выходного сглаживающего фильтра. В качестве устройства для запоминания уровней порогового усилителя 35 может быть использован реверсивный счетчик, а в аналогичных ЦАП 42 и 43 для запоминания уровней сравнения компараторов 36 и 37 может быть использован регистр.Первый преобразователь 12 код-напряжение может быть выполнен в виде стандартного программируемого источника питания Б 5 - 46.Второй преобразователь 13 код - напряжение может быть выполнен в виде стандартного прецизионного источника напряжения Б 6 - 8,АЦП 14 напряжение - код может быть выполнен в виде универсального...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1603385

Опубликовано: 30.10.1990

Авторы: Губанов, Ковалев, Обухов, Соколов

МПК: G06F 11/263

Метки: узлов, цифровых

...блока17, а следовательно, и сигнал несравнения (ошибки) на выходе схемы 4сравнения исчезнут. В связи с этимсостояние на выходе элемента 9 неизменится, триггер 10 не запуститсяи не остановит работу устройстваконтроля, а ложный сигнал, свидетельствующий о неисправности контролируемого блока 17, таким образом, необнаружится. С целью фиксированияложных сигналов любой длительностив устройстве контроля используютсяи идентичных по исполнению и принципу работы селекторов 11 ошибки.Перед опросом первого результатасравнения на объединенные управляющие входы селекторов 11 с выхода генератора 1 через элемент 12 задержкипоступает задающий синхроимпульс,обнуляя содержимое счетчиков 19, входящих в состав селекторов 11 (фиг,2) .Временная величина...

Устройство для локализации неисправностей

Загрузка...

Номер патента: 1674128

Опубликовано: 30.08.1991

Авторы: Баранов, Коновалов, Уваров

МПК: G06F 11/263

Метки: локализации, неисправностей

...наиболее"перспективные" точки, неисправность в 45 которых проявляется при наиболее короткой длине контролируемой последовательности, Ввиду того, что нам необходимы именно те точки, на которых сигнатуры не совпадают при длине контролируемой по следовательности на 1 большей, чем та, которая хранится в РПП после выработки низкого уровня на выходе СС 26, то именно с этой целью вводится разрешение отображения в блоке 2. "Перспективные" точкиотображаются при поступлении на входразрешения блока 2 сигнала с выхода элемента И 2, Запись формируется только принесовпадении сигнатур на блоке 6 и выработке импульса на прямом выходе 29 формоменту стоит на входе 25. На вход 25 информация поступает с выхода 30. Эта информация свидетельствует о...