Многофункциональный модуль для устройств встроенного контроля
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1529222
Автор: Ярмолик
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК а) 4 б 06 Г 11/00 ОПИСАНИЕ ИЗОБРЕТЕНИЯН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР 1(71) Минский радиотехнический институт(54) МНОГОФУНКЦИОНАЛЬНЫЙ МОДУЛЬ ДЛЯ УСТРОЙСТВ ВСТРОЕННОГО КОНТРОЛЯ(57) Изобретение относится к вычислительной технике и предназначено для построеИзобретение относится к области вычислительной техники и предназначено для построения контролепригодных цифровых устройств.Цель изобретения - расширение функциональных возможностей за счет обеспечения дополнительно режимов параллельного многоканального сигнатурного анализатора, анализатора четности информационной последовательности, генерирования детерминированной последовательности и режима регистра сдвига. На фиг. 1 приведена функциональная схема модуля для гп=4 (где т-разрядность модуля) и для порождающего поли- нома р(х) =1 хЩх, на фиг. 2 - 11 - эквивалентные схемы модуля в различных режимах его работы.Модуль (фиг. 1) содержит гп Р-триггеров 1, первую 2 и вторую 3 группы из гп элементов 2 И, сумматор 4 по модулю два, гп сумматоров 5 по модулю два, гп элементов ИЛИ-НЕ 6 и элемент И 7, первый - четвертый входы 8 - 11 задания режима, синхровход 12 и группу информационных выходов 13 модуля, причем входы сумматора 4 по модулю два под.ЯО 1529222 А 1 2ния контролепригодных цифровых устройств. Цель изобретения - расширение функциональных возможностей за счет обеспечения дополнительно режимов параллельного многоканального сигнатурного анализатора, анализатора четности информационной последовательности, генерирования детерминированной последовательности и режима регистра сдвига. Модуль содержит п 1 0-триггеров 1, группы 2 и 3 из гп элементов 2 И, сумматор 4 по модулю два, гп сумматоров 5 по модулю два, т элементов ИЛИ-НЕ 6, элемент И 7. Модуль позволяет организовать десять режимов его работы, 11 ил. ключены к единичным выходам Р-триггеров 1, номера которых определяются образующимм пол иноном р (х) .Количество Р-триггеров 1 определяется требуемой разрядностью модуля. Для реальных случаев величина гп принимает значение в диапазоне от 4 до 32. Выбрав величину гп на основании существующих таблиц примитивных полиномов, выбирается примитивный полином р(х), для которого сед р(х) =гп. Так, для гп=4 можно выбрать полином р(х)=1 х Ях. Вид выбранного полинома р(х) определяет номера 0-триггеров 1, выходы которых подключаются к входам сумматора 4. Так, для р(х) = =19 хх,можно заключить, что к входам сумматора 4 подключаются единичные выходы первого и четвертого 0-триггеров 1. Общее количество входов сумматора 4 равняется количеству ненулевых членов полинома р(х). Для рассматриваемого примера число входов сумматора 4 равняется трем, так как р(х) =1 х + х" содержит три ненулевых члена.Для задания режимов работы модуля на его входах 8 - 11 формируются логические переменные 0 или 1 - управляющие сигналы СЗ, С 2, С 4 и С 5. Для1529222Последовательный генератор псевдослучайных тестовых наборов.В данном режиме С 2=0, СЗ=О, С 4=0,С 5=1 и схема модуля преобразуется в генератор М-последовательности (фиг. б),Параллельный генератор псевдослучайных тестовых наборов.В данном режиме С 2=0, С 3=1, С 4=0,С 5=1 и схема модуля преобразуется в генератор псевдослучайных чисел, при этом10 последующий тестовый набор полностью отличается от текушего (фиг. 7).Генератор детерминированной последовательности. Для случая в=4 при С 2=0, С 3=1, С 4=0, С 5=0 на выходах 13.1 13.4 устройства (фиг, 8) формируется следуюшая детерминированная тестовая последовательность.Я 1Я ЯЗ Я 40 0 О, 01 0 0 00 1 0 01 1 1 00 0 0 11 0 0 1О 1 0 11 1 1 10 0 0 0 25 3этих целей можно использовать двухпо зиционные переключатели, формирующие на выходе значение 0 или 1, а также генераторы логической единицы и логичес кого нуля.Модуль работает следующим образом В зависимости от значений управляю щих сигналов С 2, СЗ, С 4 и С 5 возмож ны следующие режимы работы, все мно жество которых можно разбить на три под множества. Последовательно рассмотрим все режимы каждого из них.Подмножество режимов работы модуля когда его элементы памяти используются по своему прямому назначению, т. е, выпо няют функцию хранения информации.Режим гп элементов памяти.Данный режим обеспечивается следую шими значениями управляюших сигналов С 2=1, СЗ=О, С 4=1, С 5=Х, где Х оз начает, что сигнал С 5 может принимать значение нуля либо единицы. В этом ре жиме для гп=4 схема модуля преобразует ся к следующему эквивалентному виду (фиг. 2). Как видно из фиг. 2, уст ройство представляет собой набор элемен тов памяти, в которые записывается ин формация путем подачи синхронизирующе го импульса на вход устройства 01. Под действием данного сигнала входной вектор х 1 ххзх 4 записывается на элементы пам яти.Режим установки в ноль элементов памяти модуля.Данный режим обеспечивается следующими значениями управляющих сигналов С 2=0, СЗ=О, С 4=1, С 5=Х. Все элементы памяти установятся в нулевое состояние под действием синхроимпульса С 1 (фиг. 3) .Режим хранения.В этом режиме С 2=0, СЗ=О, С 4=1, С 5=Х и при подаче синхроимпульсов на вход 12 (сигнал С 1) элементы памяти будут сохранять свое предыдущее состояние (фиг. 4).Режим регистра сдвига.В этом режиме С 2=0, СЗ=О, С 4=0, С 5=0. Эквивалентная схема устройства для данного режима приведена на фиг. 5. Она представляет собой регистр сдвига, сдвигаюший на один разряд вправо, При сдвиге информации на первый элемент памяти записывается значение единицы. Микрооперация сдвига осуществляется под действием синхроимпульса С 1.Последовательно используя приведенные режимы первой группы, можно выполнять и ряд других действий, Так, например, последовательное выполнение режимов 1.2 и 1.4 позволяет установить все элементы памяти в единичное состояние.Подмножество режимов работы модуля, обеспечивающих генерирование тестовых воздействий. Подмножество режимов работы модуляв качестве анализируюшей схемы.Многоканальный сигнатурный анализа- ЗО тор.Для обеспечения данного режима С 2=1,СЗ=О, С 4=0, С 5=1. В данном режиме устройство будет формировать значение сигнатуры как результат сжатия т входныхпоследовательностей х, 1=1,т. Для в=4 З 5 эквивалентная схема устройства приведенана фиг. 9.Параллельный многоканальный сигнатурный анализатор.В этом случае С 2=1, С 3=1, С 4=0, С 5=1и схема устройства будет представлять 40нсобои параллельныи многоканальный сигнатурный анализатор (фиг. 10).Схема, определяющая четность количества единиц в последовательностях х =1, в.л 4 В этом случае С 2=1, С 3=1, С 4=1,С 5=0 и эквивалентная схема примет вид (фиг. 11). Содержимое элементов памяти устройства будет определять четность единичных символов в анализируемой последовательности.БО Таким образом, данное техническое решение позволяет организовать десять режимов его работы, за счет чего заметно расширяются функциональные возможности устройства. 55 Кроме того, надежность модуля повышается за счет увеличения достоверности контроля в режиме многоканального сигнатурного анализатора и улучшения ка15292225чества псевдослучайных тестовых последо- овательностей в режиме генератора.п Формула изобретения5Многофункциональный модуль для устройств встроенного контроля, содержащий т В-триггеров, где в - разрядность модуля, первую и вторую группы из гп элементов И, сумматор по модулю два, и входов которого подключены к прямым выходам Р-триггеров, номера которых определяются ненулевыми коэффициентами образующего многочлена, синхровходы Р-триггеров объединены и образуют тактовый вход модуля, прямые выходы Р-триггеров образуют группу информационных выходов модуля, первые входы элементов И первой группы объединены и образуют первый вход задания режима модуля, первые входы элементов И второй группы объединены и образуют второй вход задания ре жима модуля, отличающийся тем, что, с целью расширения функциональных возможностей за счет обеспечения дополнительно режимов параллельного многоканального сигнатурного анализатора, анализатора четности информационной последовательности, генерирования детерминированной последовательности и режима регистра сдвига,н содержит группу из т сумматоров о модулю два, группу из т элементов ИЛИ-НЕ и элемент И, причем инверсный выход 1-го Р-триггера (1=1, т) соединен с первым входом (1+1) -го элемента ИЛИ-НЕ группы, вторые входы элементов ИЛИ-НЕ группы объединены и образуют третий вход задания режима модуля, выходы 1-х элементов И первой группы =1,т), выходы 1 - х элементов ИЛИ-НЕ группы и выходы 1 - х элементов И второй группы соединены соответственно с первыми, вторыми и третьими входами )-х сумматоров по модулю два группы, выходы которых соединены с информационными входами 1-х В-триггеров, прямые выходы которых соединены с вторыми входам и 1-х элементов И второй группы, вторые входы элементов И первой группы образуют группу информационных входов модуля, (и+ 1)-й вход сумматора по модулю два подключен к шине единичного потенциала, где п - число ненулевых коэффициентов образующего многочлена, выход сумматора по модулю два соединен с первым входом элемента И, второй вход которого является четвертым входом задания режима модуля, выход элемента И соединен с первым входом первого элемента ИЛИ-НЕ группы.го ком Москв льский Редактор О. СпесивыхЗаказ 7642/44НИИПИ Государственн113035,Производственно. издатИванов Составитель МТехред И. ВересТираж 668итеа,ко та по изобретения Ж - 35, Раушск мбинат Патент Корректор А. Обруч арПодписноеи открытиям при ГКНТ СССРнаб., д. 4/5
СмотретьЗаявка
4246412, 18.05.1987
МИНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
ЯРМОЛИК ВЯЧЕСЛАВ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 11/25
Метки: встроенного, многофункциональный, модуль, устройств
Опубликовано: 15.12.1989
Код ссылки
<a href="https://patents.su/5-1529222-mnogofunkcionalnyjj-modul-dlya-ustrojjstv-vstroennogo-kontrolya.html" target="_blank" rel="follow" title="База патентов СССР">Многофункциональный модуль для устройств встроенного контроля</a>
Предыдущий патент: Многоканальный сигнатурный анализатор
Следующий патент: Устройство для фиксации сбоев
Случайный патент: Состав для обработки семян