G06F — Обработка цифровых данных с помощью электрических устройств

Страница 493

Устройство для анализа случайных сигналов

Загрузка...

Номер патента: 1327123

Опубликовано: 30.07.1987

Авторы: Алехин, Гурский, Кубышкин, Кузин

МПК: G06F 17/18

Метки: анализа, сигналов, случайных

...перезапись состояния триггеров 25-28 в триггеры 29-31 с учетом приоритета. После того, как запрос принят одним иэ триггеров 29-32, 45 соответствующий триггер 25-28 сбрасывается для приема нового сигнала.Блок 36 памяти микропрограмм запрограммирован следующим образом. По адресам "1000-1111" находится программа режима "Накопление", по адресам ф 1000-10111" - программа реаииа работы с ЭВМ, по адресам "100000- 100111" - программа режима выдачи, аналоговой информации, по адресам "100000-1000111" - программа режима индикации. Импульс запроса режима индикации записан по последнему адресу программы каждого режима. 23аВ арнфметико-логическом блоке элемент И 41 анализирует состояния выходов счетчика 38На его выходе появляется...

Устройство для отображения информации

Загрузка...

Номер патента: 1327156

Опубликовано: 30.07.1987

Автор: Андреев

МПК: G06F 3/147, G09G 3/28

Метки: информации, отображения

...на входы делителя1 частоты и счетчика 7, которыйчерез дешифратор 9 обеспечивает горизонтальную развертку изображенияна экране ГИП 12 и выборку информации иэ блоков 8 и 10 памяти, Информация из первого блока 10 памяти черезблок 11 ключей поступает на горизонтальные шины ГИП 12. Первый блок памяти имеет емкость, равную объемуотображаемой информации (а не удвоенную, как в прототипе), Делитель 1частоты, на выходе которого формируются импульсы с частотой, достаточно низкой для того, чтобы наблюдательразличал мерцание информации на экране ГИП 12, и инвертор 2 обеспечивает поочередную подачу информации собоих выходов второго блока 8 памяти,который имеет разрядность, равную 2,на вход разрешения выборки информации первого блока 10 памяти...

Устройство для отображения графической информации

Загрузка...

Номер патента: 1327157

Опубликовано: 30.07.1987

Авторы: Данишкин, Морозов, Строкова

МПК: G06F 3/147, G09G 3/28

Метки: графической, информации, отображения

...шины ГИП 4, формируемый 40счетчиком 5. При совпадении кодов им -пульс синхронизации с выхода. второгоблока0 сравнения поступает на второйвход блока 8 задания адреса. Блок 8 за -дания адреса формирует адрес той ячей-.45ки блока 1 памяти, в которой хранитсякод параметра У, соответствующий выбранному из блока 9 памяти коду параметра Х. Код параметра У с выходаблока 1 через блок 2 выбора масштаба50поступает на вход дешифратора 3, Последний осуществляет выбор одной изгоризонтальных шин первой группы 1100 ГИП 4, в это время счетчиком 5выбирается соответствующая вертикаль 55ная шина ГИП 4, На экране ГИП 4 напересечении выбранных горизонтальнойи вертикальной шин отображается светящаяся точка графика местоположение которой определяе тся диск ре...

Устройство для вычисления обратных тригонометрического и гиперболического тангенсов

Загрузка...

Номер патента: 1328812

Опубликовано: 07.08.1987

Авторы: Санников, Чуватин

МПК: G06F 7/548

Метки: вычисления, гиперболического, обратных, тангенсов, тригонометрического

...): .Олу(- Ч ННЫЙ НСМ т ( 3 тГ Ст ЯСТСЯ (:Р (ЕРвые чб (Втоые 55) ело,ты шестого сумматора 9, который ряс(гает в ржимеВьт(иЯнк ., (я в, ; д: х 8 я ее; т Орьт-. ,чрматора 9 чт(рмкутся мер 1 вы, - .о:(вН 5 Е Май т1 Е П 5( ИГ110 ЭТОМ(т НОМС р г 3 010 кяб 1) -Л 51 Т И С Ч И Т Ы В Я Е ." С Я С С О . Б С Т С Т В У) Ш Я Я К С Н--(рОМ (СднЛГЯТ(Зт.":Х В р 1 ПОЛНН Е ТС я СТВИГ соответстьенно одиня"ы у к бсцкссь:х векОРЯ НЯ . ЯЯРЯДов влРЯвсрт.е.на зыходах 28 к О первого 10 и нтоаго 11 сдвкгате.ей формируются со- . 5тгветствуошк е ве. Нчккь )2 и хНа первомз.орск 5 к :,ретьем 6сумматорах формлуся новь е 11:яче -ния соатвегстьенно орцкнять ектряур абсцисс вект(ря х к угла век-оряСр КОТО(ЫЕ (РИКСИУЮТС 5( СОО.ВЕТСТВЕННСна первом 1 втоам 2 и третьем 3...

Множительно-делительное устройство

Загрузка...

Номер патента: 1328813

Опубликовано: 07.08.1987

Автор: Кравцов

МПК: G06F 7/68

Метки: множительно-делительное

...19 начинают поступать на тактовый вход триггера 16 иустанавливают его в О . В этот момент элемент И 17 открывается, импульсы с генератора 19 начинают приходить на счетный вход делителя 3 ина информационные входы коммутаторов 505 и 6. Импульсы с выхода делителя 3поступают на вход счетчика 9, а импульсы с генератора 19 - на вход вычитающего счетчика 13, Содержимоесчетчика 13 линейно убывает и в момент перехода через "0" дешифратор 14от перепада ("1"-"0") на выходе "Перенос" счетчика 13 срабатывает и устанавливает триггер 15 в "0". На выходах элементов И 11 группы формируется результат измерения.В следующем измерении предположим 1В . После окончания импульса"Пуск", на выходе схемы 24 сравненияформируется сигнал уровнем логической "1"...

Вероятностный интегратор

Загрузка...

Номер патента: 1328814

Опубликовано: 07.08.1987

Авторы: Алиев, Танцоров, Тер-Хачатуров, Черногуз

МПК: G06F 7/70

Метки: вероятностный, интегратор

...5 - Олти:ЯЛЬЕ(ОЕ ЗНЯЧЕ: КЕ, тсЯцс) 3 Оцс,;СО, -р с 1 В 1-1 О М Е р Н О 1) с 1 С П р Е а )3 Л Е Н П я яСт)(насЯЯ Вс: стигЬВ ЯИ(с).1 Язо)е -б,. 5 О,. ; ( г )зь хода генера.ора 7 шума.1 а 13 торой вход блока 10 пэ(.т)-аетнагряжение с вьжода блока 11 который храцит значение текущей оцен(п;)ате-" ыа кче(коО Ож)гя)кя иМер)яемог( с,учайного сигнала Б).,.3 ПЕЬЕНТ 1 Сряв НЕНИя НЫПОП с 5(Е .СЛЕДУЮЩУЮ ЛОГИЧЕСКУЮ От ЕРЯЦ 3 О.1 О: 1 )1. Ъ 1= о;Сигнал с выхода злемента 1 поступает на нход блока 2, работающегоПО ПРИНЦИПУ УС)ЕДНЯЮЕГО ЭЕ)Е:1 Я С ПОСТОЯННОЙ ВрЕсЕНИл1 )иЬУ л)с 1с;) ске нк я Г) а 13 ц; В МОМЕНТ В3,;ЧЕ:1-11 У(:ТРО."3(.Г;а Зблок 8 заносится начальное значение(3 - начальное нулево значение. Благодаря обратной св 5 з,л между сигналом 1 и Ь...

Программируемый контроллер

Загрузка...

Номер патента: 1328815

Опубликовано: 07.08.1987

Авторы: Андерсон, Хохлов

МПК: G06F 9/00

Метки: контроллер, программируемый

...зяпомин 3 ется 3 т 1)игГере 2Со следусего шага начинаетс подсчет ответвлений от аргументов 1 лева вни 3 и справа Вниз. Паслс. проверки)К ДЬ В ЫЧ И С1 3 Н и Я,Блок логическсй обработки в качестве унифидироьанного блока подключается к стандартному трехшиннсму ин- ТЕРфЕйСУ (Ш 3 НЯ ДспНЬП(. ШИНа аДРЕСа, пина управлеия) вычислительной системы для ор днизщии ее работы как программируемого контроллера. При7 13288этом конфигурация системы может бытьтакой, как указано на фиг, 4, где операционный блок 38 (микропроцессор) пошине 42 данных, шине 43 адреса ишине управления, включающей разряд44 признака записи во внешнюю память,разряд 45 признака чтения внешней па,мяти и разряд 46 тактовой частотымикропроцессора, подключен к блоку,39 логической...

Устройство для загрузки групповых данных

Загрузка...

Номер патента: 1328816

Опубликовано: 07.08.1987

Авторы: Богданов, Ганитулин, Попов

МПК: G06F 9/50

Метки: групповых, данных, загрузки

...по номеру входного регистра 2 первым записано в выходной регистр 13По сигналу запуска, поступающему по входу 25, триггер 21 управления устанавливается в состояние "1". Единичным сигналом с прямого выхода триггера 21 открывается по первому входу элемент И 18 и первым импульсом генератора 16, поступающим через элемент И 18 на счетный вход счетчичика 19, его содержимое увеличивается на единицу. При этом на первом выходе дешифратора 17 формируется единичный сигнал, по которому открываются элементы И 12 первого блока, и содержимое приоритетного на данный момент регистра 2 через открытые элементы И 11 соответствующего блока записывается в первый выходной регистр 13, . Через некоторое время, определяемое элементом 22 задержки, устанавливается в...

Устройство для контроля текстовой информации

Загрузка...

Номер патента: 1328817

Опубликовано: 07.08.1987

Авторы: Колибан, Комлев, Пиотровский, Попескул, Тэрэчилэ, Шингарева

МПК: G06F 17/21

Метки: информации, текстовой

...22 и группу 12 элементов И, В формирователе для значения признака вырабатывается соответствующая пентаграмма, которая поступает в схему 21 для сравнения, для правильного значе 74ния - в буфер 27 через группу 12 элементов И и группу 26 элементов ИЛИ,а разделитель типа К 2 подается в буФер 27 через группу 8 элементов И сзадержкой в П-триггере 24, группу 26элементов ИЛИ. В результате в буфере 27 к записанному ранее тексту дописывается последовательно значениепризнака и разделитель К 2,Для разделителей типа КТ по четвертому выходу дешифратора 30 сигнал сшины КТ разрешает запись кода разделителя в буфер 27 через группу элементов И, группу 26 элементов ИЛИ. Поэтому же сигналу осуществляется выдача всего текста на выходную шину...

Контролируемый сумматор

Загрузка...

Номер патента: 1328818

Опубликовано: 07.08.1987

Авторы: Аспидов, Гусев, Мисько, Селетников

МПК: G06F 11/30, G06F 7/50

Метки: контролируемый, сумматор

...истинности полногоодноразрядного сумматора. В режиме"Контроль" на вход 7 задания режимаработы подается сигнал, соответствующий логическому "О", а на информационные входы 8 и 9 и вход 10 переноса - сигналы, соответствующие логической " 1". При этом в цепи элементов1 и 6, охваченных обратной связью,возникает генерация. На выходе элемента ИЛИ 6 вырабатывается серия импульсов с периодом Т=41, где- длительность задержки на одном элементе.Эта серия импульсов поступает на первые входы элементов И 3-5, на остальных входах этих элементов присутствуют постоянные сигналы, равные "1".В результате на выходе сумматора 2по модулю два появится серия импульсов, что свидетельствует об исправномсостоянии элементов 1-6. Этот фактможно регистрировать...

Устройство для контроля хода программы

Загрузка...

Номер патента: 1328819

Опубликовано: 07.08.1987

Авторы: Боборыкин, Комарова, Крюков

МПК: G06F 11/26

Метки: программы, хода

...в ячейку без считывания может возникнуть при зацикливании, когда на участке программ, накотором происходит зацикливание, естьхотя бы одна команда записи в какуюлибо ячейку памяти и отсутствует команда чтения из этой же ячейки, тогдапри каждом прохождении цикла в этуячейку проводится запись без считывания, при сбоях, нарушающих ход выпол кения программ, в результате чего могут не выполняться некоторые командысчитывания в каких-либо ячейках памя-ти, тогда при обращении к этим ячейкам в режиме записи выдается сигнал 50ошибки. При отладке программы повторная запись возникает при неправильнойадресации к ячейкам памяти, вызваннойошибками в программе.55При обращении к любой ячейке памяти ЦВМ в блок 5 памяти записывается в каком режиме (записи...

Устройство для адресации памяти

Загрузка...

Номер патента: 1328820

Опубликовано: 07.08.1987

Авторы: Ефимов, Зарецкий, Костюченко, Мазаник

МПК: G06F 12/00

Метки: адресации, памяти

...49 и 50 исходныекоды адреса и сдвига (то же будет,если идет обращение не к объединенно- Юму массиву) на выходы 26 и 27.Еслиадрес обращения находится во второммассиве из тех, которые выделеныи объединены, то на выходе 27,26 выдяются коды начала второго массива 15с регистра 34 и сдвига во втором массиве с сумматора 47, равного разностиполного адреса обращения и адресаконца первого массива.Коммутатор 28 работает следующим 20образом. Сигнал запуска потенциального вида на входе 76 поступает наформирователь 68, с выхода которогоимпульсный сигнал устанавливает триггер 73 в "1" и запускает элемент 69задержки, выходные сигналы которогопо очереди открывают пары групп элементов И 70 блока. Коды объемов иадресов двух выбранных свободных массивов...

Устройство для сопряжения цифровых вычислительных машин (цвм) по последовательному каналу

Загрузка...

Номер патента: 1328821

Опубликовано: 07.08.1987

Авторы: Майдыковский, Филиппычев

МПК: G06F 13/00

Метки: вычислительных, каналу, машин, последовательному, сопряжения, цвм, цифровых

...последовательно включенными резисторамивеличиной 10 м позволяет увеличитьколичество подключаемых ЦВМ и организовать радиальный интерфейс вычислительной системы. 1 ил. открытым коллектором. Обмен информацией между блоком 1 и блоками связигруппы 2 происходит по методу с явнойпередачей права. После опроса всехблоков связи группы 2 и выявления наличия запросов на обслуживание ЦВМблока 1 представляет право обменаЦВМ с наивысшим приоритетом. Закончивввод информации, ведущая ЦВМ можетпредоставить возможность обмена следующей по приоритету ЦВМ или выполнитьцикл опроса для выявления сигнала запроса на обслуживание. формула изобретения Устройство для сопряжения цифровых вычислительных машин(ЦВМ) по последовательному, каналу, содержащее блок связи...

Устройство для обмена информацией

Загрузка...

Номер патента: 1328822

Опубликовано: 07.08.1987

Авторы: Самецкий, Сергеев, Соколов, Сорока

МПК: G06F 13/14

Метки: информацией, обмена

...сравнение, черезблок элементов И 7, коммутация данныхосуществляется при помощи блока 1элементов И-ИЛИ, сравнения адресовна схемах сравнения 5 и 6. Стробирование блоков 1 и 7 выполняют элементы И 3 и 4. 4 ил. ра 2 Ь = 1 одМ) поступает на первые входы схемы 5 сравнения, на вторые входы которой подается код номера ЭВМ, в результате чего на вход элемента И 3 подается разрешающий потенциал,Первый тактовый импульс, поступивший с входа 9, проходит через элементы И 3 на входы блоков И-ИЛИ 1, разрешая каждой ЭВМ записывать информацию и адрес ее получателя в соответствующий регистр. Поступающий по входу 8 тактовый импульс (Фиг,4) подается на другие входы блоков И-ИЛИ 1, осуществляя перепись информации регистров 2Поданные с входа 9 последующие...

Многоканальное устройство для сопряжения абонентов с двумя общими магистралями вычислительной системы

Загрузка...

Номер патента: 1328823

Опубликовано: 07.08.1987

Авторы: Богатырев, Иванов

МПК: G06F 9/50

Метки: абонентов, вычислительной, двумя, магистралями, многоканальное, общими, системы, сопряжения

...Р 4 допускается работацепей захвата как первой 15, так и второй 16 магистралей. Причем в соответствии с заданным расписанием при каждом состоянии счетчиков 1 одновременный захват одним абонентом двух магистралей исключается.Первая 15 (вторая 16) общая магистраль захватывается абонентом по сигналу с выхода элемента НЕ 14 при требовании захвата магистрали ("1" на выходе триггера 5 11), сигнале на выходе дешифратора 2, подключенном к входу элемента И 12 (13), незанятости магистрали 15 (16), т.е, при высоком уровне (отсутствие сигнала занятости) на линии 17(18),При одновременном выполнении указанных условий на выходе элемента И 12 (13) формируется сигнал, производящий запись "1" в триггер 3 (4). При единичном состоянии триггера 3 (4) на...

Цифровой коррелятор

Загрузка...

Номер патента: 1328825

Опубликовано: 07.08.1987

Авторы: Авдеев, Мадыев, Минаев, Ященко

МПК: G06F 17/15

Метки: коррелятор, цифровой

...(1-3) в М-м фиксаторе 13 сдвигаприводит к тому, что первый в циклеформирования формирующий импульсне проходит через этот фиксаторсдвига. На выходе блока 6 умножения"0", который и поступает на первыйвход сумматора 8, на второй вход которого поступает из последней (М/2)-йячейки блока 10 памяти последняя текущая ордината текущей корреляционной функции самого большого аргумента (М) Л , В сумматоре 8 эта ордината сложится с "0" и это значениеподается на вход блока 10.Таким образом, сумматоры 7 и 8содержат соответственно обновленнуютекущую ординату аргумента (М/2-1)дГи переднюю текущую ординату аргумента (М)дь, Запись этих ординатв те же блоки памяти, но уже в ихпервые ячейки происходит по первомуимпульсу опроса, поступающему, в...

Вычислительное устройство для диагностики двигательных возможностей больных

Загрузка...

Номер патента: 1328826

Опубликовано: 07.08.1987

Авторы: Плавский, Ященко

МПК: G06F 19/00

Метки: больных, возможностей, вычислительное, двигательных, диагностики

...адреса параметра с выхода элементов И 2. В соответствии с содержимым старшей части адреса параметра коммутатор 4 направляет количественные параметры на свой выход, который подключен к адресному входу блока 5 памятиоценок, а качественные параметры - на выход, который подключен к адресному входу блока 6 памяти оценок, По шестой микрокоманде вырабатываются сигналы разрешения чтения блоков 5 и 6, которые поступают на входы 23 и 24 соответственно. В соответствии с ними с выходов блоков 5 и 6 считываются значенияоценок, хранящиеся по адресам, поступающих с выходов коммутатора 4, которые поступают на входы группы 7 элемента ИЛИ. По седьмой микрокоманде вырабатывается сигнал записи и суммирования, который поступает на вход 26 сумматора 8 и...

Устройство для формирования сигнала псевдоошибки

Загрузка...

Номер патента: 1329631

Опубликовано: 07.08.1987

Авторы: Садао, Тадаеси, Хироси

МПК: G06F 7/58, H04L 11/08

Метки: псевдоошибки, сигнала, формирования

...2 в колебание с частотой, совпадающей с центральной частотой узкополосного фильтра 3.Выходной сигнал первого смесителя 2 после узкополосного фильтра 3подается через последовательно соединенные ограничитель 4, делитель 5и второй смеситель 6 на выход сигнала восстановленного несущего колебания устройства, в котором составляющая помехи значительно ослабленапо сравнению с составляющей помехиво входном сигнале,Цепь автоматической подстройкичастоты содержит фазовращатель 8,фазовый детектор 7, фильтр 9 нижнихчастот, управляемый генератор 15,задающий генератор 13 (с кварцевойстабилизацией), третий смеситель 14и второй умножитель 12,При изменении несущей частотывходного сигнала, приводящем к сме 25 30 35 40 45 50 55 щению величины...

Устройство для сдвига операндов

Загрузка...

Номер патента: 1330626

Опубликовано: 15.08.1987

Авторы: Заблоцкий, Самусев, Спасский, Шпаков

МПК: G06F 7/38

Метки: операндов, сдвига

...нуле вой сигнал на выходе при равенстве нулю значения входа 4 и единичный сигнал - в противном случае.Соединение разрядов информационного входа 5 устройства с информационными входами модулей 1 сдвига выполняется по следующему правилу,В каждом -м модуле сдвига разряды 3-й группы информационного входа модуля 1 сдвига соединяют с раэряда 20 ми 1-группы разрядов информационного входа 5 устройства с сохранением порядка расположения разрядов в группах, гдеесли 25(3-1), если 11; 1 0 1В 3ккода с входа 5 на выход 6 устройства. При этом на выходе преобразователя Э и входах 9 модулей сдвига формируется нулевой код, так как дополнительный код от нулевого кода также является нулевым кодом, При установке на входе 7 кодов ЦП, ЛП, ЦЛ значение...

Специализированный процессор для вычисления элементарных функций

Загрузка...

Номер патента: 1330627

Опубликовано: 15.08.1987

Авторы: Водяхо, Емелин, Пузанков, Шаляпин

МПК: G06F 7/544

Метки: вычисления, процессор, специализированный, функций, элементарных

...10 появляется ИП, содержащий АБН блока уп-25 равлеция 9, в зависимости от АБН формирует сигнал цРаэрешить эансьц (РЗ),которьп позволяет записать ИП в соответствующий блок назначения по прибытию сицхроимпульсаТ . В следующемтакте работы процессора может проиэоцти обмен данными между двумя другими блоками процессора. Каждый блокисточник ИП имеет выходной буфер стрехстабильцыми выходами, эа счет чего осуществляется работа с ИШ 10. Вкаждьп момент времени посредством бло.ка 9 с ИШ 10 взаимодействуют толькодва блока: блок-источник ИП и блокприемник данного ИП.С выхода узла 11 код функции поступает в узел 27 и узел 28 управления, номер процесса поступает в узлы 26 и 27, мантисса аргумента поступает на шифратор 16 и на сдвига тель 18, порядок...

Синусно-косинусный преобразователь

Загрузка...

Номер патента: 1330628

Опубликовано: 15.08.1987

Авторы: Грездов, Дубовой

МПК: G06F 17/17, G06F 7/548

Метки: синусно-косинусный

...квадранта, в кот м оп е еляиу х р У оро Р д+1 где А,значение аргумента на левом краю участка;значение аргумента на правом краю участка;приращение аргумента, с(0,13, о =сг +во/2Ч.ос.= ь/2; се 0,2 3;% с 1 - старшие разряды аргумента.Такая организация синусно-косинус- ного преобразователя позволяет реализовать функции синуса и косинуса в четырех квадрантах в виде прямого кода и знака. ется функция синуса и косинуса, аостальные разряды н знак преобразуются в непрерывную форму, график преобразования показан на фиг.2. По стар"шим разрядам вырабатываются узловыезначения функций синуса и косинуса.Приращения функций формируются умножителями, реализующими выражение где у - производная функции;х - младшие разряды аргумента; Р - разрядность...

Устройство для обработки чисел в избыточном последовательном коде

Загрузка...

Номер патента: 1330629

Опубликовано: 15.08.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/64, G06J 1/02

Метки: избыточном, коде, последовательном, чисел

...16, где происходит сложение старших разрядов функции Г;, и приращения рГ,.1В блоке 17 записана таблица перемножения цифр в избыточной четверичной системе счисления. Полученное произведение имеет два разряда. Старший рязряд поступает непосредственно на блок 21, а второй разряд через элементы задержки 18, 19 и 20. В блок 21 записана таблица слоения трех цифр. Третья цифра есть цифра остатка, поступающего иэ регистра 26. Ре" зультат сложения трех цифр есть двухраэрядная сумма, старший разряд которого поступает на сумматор 25 непосредственно, а мпадший разряд через элементы задержки 22, 23 и 24. В сумматоре 25 происходит сложение старшего текущего разряда и младшего предыдущего ряэряда. Полученный самый старший разряд является разрядом...

Устройство для сравнения двух частот

Загрузка...

Номер патента: 1330630

Опубликовано: 15.08.1987

Автор: Курченко

МПК: G06F 7/64

Метки: двух, сравнения, частот

...5 установится код 11-111, а импульс с его выхода заема переведет0-триггер 7 в противоположное (единичное ) состояние, После вычитания десятого импульса на выходах реверсивного счетчика 5 появится инверсныйдвоичный код 11-1011 десятичногочисла четыре, а на выходах группы 6элементов ИСКЛЮЧАКЩЕЕ ИЛИ - прямойдвоичный код 00-0100, Иэ-за неравенства кодов на первой и второйгруппах входов блока 8 сравненияна его выходе смены уровня выходногосигнала не произойдет,Пусть на первую входную шину 2поступило пятнадцать импульсов, После суммирования первых пяти импульсов на выходе реверсивного счетчика5 установится двоичный код 00-000,а с его выхода переполнения на первый установочный вход 0-триггера 7поступит импульс, который переведетего в...

Устройство для умножения комплексных чисел в модулярном коде

Загрузка...

Номер патента: 1330631

Опубликовано: 15.08.1987

Авторы: Василевич, Коляда, Ревинский, Селянинов

МПК: G06F 7/72

Метки: коде, комплексных, модулярном, умножения, чисел

...16 хранения констант, на второй и третий адресные входы которого поступают неличицы 1 и 1 =1. Содержимое З 0Овспомогательного регистра 24 записывается но вспомогательный регистр 27, а во вспомогательный регистр 24 поступает набор вычетов г;(Ы , 1 ,1), который формируется ца первом выходе 35 первого блока 16 хранеция констант.На 1-м ныходе первого блока 16 хранения коцстацт формируется набор вычетов К;. (Ы. 1,1), поступаюций на входы блоков 21 суммирования выче тов, а блок 17 вычисления интервального индекса числа начинает вычисления по модулю тинтернального индекса 1(Л )На третьем такте работь содержи мые вспомогательных регистров 24 и 27 поступат соотнетственно на первый и второц входы блока 15 схем сравнения, ця выходе которого...

Устройство для масштабирования чисел в системе остаточных классов

Загрузка...

Номер патента: 1330632

Опубликовано: 15.08.1987

Автор: Попов

МПК: G06F 7/72

Метки: классов, масштабирования, остаточных, системе, чисел

...организуется считывание иэ второго блока 3 постоянной памяти 30констант (5).Задними фронтами тактовых импульсов на втором выходе блока Ь синхронизации указанные константы фиксируются в первом регистре 4. Импульс35 на третьем выходе блока 6 синхронизации очищает второй регистр 5, подготавливая таким образом к накоплению сумм (2) и (3). Накопление суммы длится 1 тактов, При этом на каждом 40 такте вычеты, представляющие значения констант, с выходов первого регистра 4 поступают на первые группы входов соответствующих модулярных сумматоров 7. Каждый 1-й модулярный 45 сумматор 7 выполняет суммирование по модулю Р. за исключением (и+1)-го модулярного сумматора, который складывает по модулю Р . На каждом тактеьпроисходит суммирование...

Многопрограммное устройство управления

Загрузка...

Номер патента: 1330633

Опубликовано: 15.08.1987

Авторы: Вернигора, Костенко, Куликов, Рыжих, Эллис

МПК: G06F 9/22

Метки: многопрограммное

...1 Оз через элемент ИЛИ-И 22, элемент ИЛИ-И 3 и элемент ИЛИ 4 переключает счетчик 5 на следующую позицию. Сигналами 6- 1 от дешифратора 82 включа" ется таймер 10 . По истечении заданного времени сигнал с выхода таймера 104 переключает счетчик 5 на следующую позицию. Сигналами Г с дешифратора 82 включается таймер 1 О. По истечении заданного времени сигнал с выхода таймера 10 переключает счетчик 5 на следующую позицию. Сигналами Д - выдается сигнал на выход 122 (по которому, например, включается следующий привод и датчик). По сигналу с входа 132 счетчик 5 переключается на следующую позицию. Сигналами : - е выдается сигнал на выход 12 з (по которому включается очередной привод и датчик). По сигналу с входа 13 переключается счетчик 5 и...

Микропроцессор

Загрузка...

Номер патента: 1330634

Опубликовано: 15.08.1987

Авторы: Литвиненко, Покровский, Шумейко

МПК: G06F 15/00

Метки: микропроцессор

...команды начального пуска и процедуры прерыванияпрограммы.1Накопительный регистр 13, регигистры 14 общего назначения, счетчик15 команд и дополнительный блок 47регистров образуют единый узел регистров (УР), в котором накопительный регистр 13 и его продолжение вблоке 47 регистров обеспечивает выполнение операций и промежуточноехранение операндов, регистры 14 и ихпродолжения в блоке 47 регистровиспользуются как универсальные программно доступные регистры для построения эффективных программ, а счетчик 15 и его продолжение в блоке 47330634 При поступлении команды по магистралям 17 на вход УП 9 на магистрали12 разворачивается соответствующаяей последовательность микрокоманд,обеспечивающая обработку операндов 25 находящихся в регистрах...

Устройство для решения дифференциальных уравнений

Загрузка...

Номер патента: 1330635

Опубликовано: 15.08.1987

Авторы: Высочанский, Петров, Степанов

МПК: G06F 17/13

Метки: дифференциальных, решения, уравнений

...выводятся через блок 1 пользователю.Рассмотрим более подробно передачу информации, например, из решающего блока 6, в решающий блок 5.Решающий блок 6, устанавливает на шинах 13 адрес решающего блока 5, "1" - на соответствующей шине данных и выдает сигнал ЗП. В исходном состоянии у каждого блока 7 триггер 91 находится в нулевом состоянии и на выход элемента ИЛИ 92 поступает "О". Для рассматриваемого случая в блоке 7 триггер 91 устанавливается в единичное состояние, на выходе элемента НЕ 89 формируется нулевой сигнал, который является сигналом пЗахват , поступающим в узел 56 управления решающего блока 5,. Поскольку выходы всех элементов НЕ 89 группы блоков 7 объединены по схеме МОНТАЖНОЕ ИЛИ, на первый вход каждого элемента И 85 поступает...

Устройство для классификации полных циклов

Загрузка...

Номер патента: 1330636

Опубликовано: 15.08.1987

Авторы: Ахматова, Исмаилов, Павлов, Подборонов, Рева

МПК: G06F 17/18

Метки: классификации, полных, циклов

...и 37 выхода формируются коды . и 31.Выход 38 блока 21 является параллельными входами 3-(п+2) ячеек памятивторой секции, т.е. на 35 выходе формируется код уБлок 21 реверсивным регистровсдвига может быть реализован, например, на интегральных микросхемах 555ТМ 2, 555 ЛАЗ. В этом случае связьмежду ячейками секций может быть организована путем объединения на тактовом входе триггеров по "ИЛИ" сигналов "Положительный сдвиг" и "Отрицательный сдвиг поступающих с выходов27 и 28 блока 20.Блок 22 вьщеления полных циклов предназначен для формирования сигналаналичия полного цикла в последовательности экстремумов у У 1,У 1-Сигнал= 1, если число экстремумов в последовательности, проверяемой на наличие полных циклов, не меньше трех, т.е. ,= О, и если...

Счетчик с контролем

Загрузка...

Номер патента: 1330754

Опубликовано: 15.08.1987

Авторы: Самчинский, Смертыга

МПК: G06F 11/16, H03K 21/40

Метки: контролем, счетчик

...на выходахсчетчика 1 и регистра 2.Выходная шина 14 устройствапредназначена для выдачи информации45 о сбое регистра 2,Выходная шина 15 устройства предназначена для выдачи информации осбое счетчика 1.На шине 16-18 поступают одни и50 те же синхроимпульсы, но со сдвигомво времени (фиг.2, диаграммы 22,23и 24). Счетчик работает следующим обра 55 зом, Работа счетчика происходит в три этапа. Первый этап осуществляется за время ТТ (фиг.2). Перед началом ра 133075451015 20 Счетчик с контролем, содержащий счетчик, регистр, сумматор, блок сравнения, группу элементов НЕ, три элемента И, элемент И-НЕ, элемент НЕ, три элемента ИЛИ, причем группа информационных входов регистра соединена с группой выходов разрядов счетчика, первой группой входов блока...