G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для автоматического контроля и поиска неисправностей
Номер патента: 1322288
Опубликовано: 07.07.1987
Авторы: Мунтяну, Суярко, Тимонькин, Тищенко, Ткаченко, Харченко
МПК: G06F 11/16
Метки: неисправностей, поиска
...обеспечивает 40 совпадение сигнала неисправности с задним фронтом только одного тактового импульса, по которому соответствующий триггер 2. переключается в единичное состояние. Единичный сигнал с его выхода поступает через узел 8 на вход Р 1 регистра 7 и соответствующие входы элемента ИЛИ 11 и коммутатора 6. Единичный сигнал с выхода 18 элемента ИЛИ 11 поступает на второй вход узла 5 формирования импульса записи и на блок 4, вызывая кратковременное срабатывание светодиода "Больше одного". Коммутатор 6 заперт и на его выходе 17 устанавливается нулевой потенциал. Так как на входе 21 узла 5 также присутствует единичный сигнал, то в соответствии с работой узла 5 формирования импульса загиен ца ее выход формцруетея цм -пульс, по...
Устройство для контроля микросхем
Номер патента: 1322289
Опубликовано: 07.07.1987
МПК: G06F 11/22
Метки: микросхем
...прямые выходы в состояние логического "0". Если на первый вход компараторов 43поступает +1 то на соответствующих выходах формируется сигнал логической "1", если выполняется нера- венство Сигнал логической "1" с выходов компараторов поступает на входы инверторов 44. Сигнал логического "0" с выходов инверторов 44 поступает на вторые установо ные входы триггеров 45 и переводит соответствующий прямой выход в состояние логической 1, В случае невыполнения неравенства, т.е. отсутствия надежного электрического контакта, значение сигнала на выходе соответствующего триггера не изменяется.С выхода ПЗУ 37 блока 4 ввода программы по шине 28 на второй вход элемента И-НЕ 39 коммутатора 27 поступает сигнал логической "1", при котором в...
Устройство для отладки программ
Номер патента: 1322290
Опубликовано: 07.07.1987
МПК: G06F 11/28
...только в том случае, когда код счетчика 5 равен 000.Устройство работает в соответствии с алгоритмом, представленном на7 13222 фиг.5 - 9. В исходном состоянии (цепи установки блоков устройства в исходное состояние на фиг.1-4 не показаны) регистры 1-3, счетчики 4 и 5, ячейки блоков 6 и 7 памяти содер жат код 000, Устройство всегда начинает свою работу в режиме ввода информации, поэтому блок 8 в исходном состоянии ожидает сигнал "Запись в устройство" с входа 16, мультиплексор 12 подключает вход 15 к регистру 1 числа (блоки 40-42 алгоритма),Устройство может работать в трех режимах: ввода информации, контроля функционирования ЭВМ, вывода резуль татов контроля.Режим ввода информации устанавливается потенциальным сигналом Запись в...
Устройство для контроля кода “1 из
Номер патента: 1322291
Опубликовано: 07.07.1987
Авторы: Афанасьева, Тимченко
МПК: G06F 11/30
Метки: кода
...2 переводится вединичное состояние, На входах и выходе елемента ИСКЛЮЧАМЦЕЕ ИЛИ 5 в канале присутствуют нулевые сигналы. 4 рНа входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5поступают единичные сигналы, а на выходе формируется нулевой сигнал, Таким образом, при нормальной работераспределителя 1 на выходе интегратора 7 присутствует сигнал логическогонуля,Пусть, например, исчез импульс навыходе У и не появился на выходе Ураспределителя 1, В этом случае зад Оним фронтом через формирователь канала 2 триггер 4 устанавливается вединичное состояние. На первом входеэлемента ИСКЛОЧАИЦЕЕ ИЛИ 5 присутствует единичный сигнал, на втором входе - нулевой сигнал, а на выходахэлемента 5 и интегратора 7 - единич-,ные сигналы. Это свидетельствует оненормальной работе...
Устройство для адресации по содержанию блока памяти
Номер патента: 1322292
Опубликовано: 07.07.1987
Авторы: Кулик, Лысков, Питерский, Рахов
МПК: G06F 12/00, G11C 15/00
Метки: адресации, блока, памяти, содержанию
..."1" указывает на позицию последней буквы слова-ключа в списке слов, расположенных вдоль горизонтальной стороны матрицы (в данном примере получена 19 позиция). Однозначность этого указания позволяет полученный вектор превратить в удобное двоичное число или применить непосредственно для реализации известными механизмами вы борки при обращении к блоку памяти, Если полученный вектор пуст, заданное слово-ключ в списке ключей отсутствует, если в полученном векторе содержится более, чем одна "1", столько же слов-ключей содержится в списке (вектор укажет позиции их всех),Не описывая известные процедуры занесения информации в блок памяти, рассматривают работу устройства в режиме "Запись" (режим подготовки логических векторов), От внешнего...
Устройство для сопряжения информационных каналов программно коммутируемой логической сети
Номер патента: 1322293
Опубликовано: 07.07.1987
Авторы: Денисенко, Заславский, Серебряков, Фельдман
МПК: G06F 13/00
Метки: информационных, каналов, коммутируемой, логической, программно, сети, сопряжения
...сигнала , с второго выхода блока 3 памяти.При этом на выходе элемента 6 появляется сигнал прямой или инверсный поотношению к сигналу на его первомвходе в зависимости от значения аравного 1 или О соответственно. Этотсигнал поступает на второй вход элемента И 10 и активизирует на его выходе эквивалентный сигнал при наличиина первом входе сигнала, равногопоступающего с выхода элемента 11,Последнее имеет место в случае, есликод, образуемый всеми сигналами навходе элемента 11, используемого вфункции контроля на четность, не содержит информации об отказе блокапамяти (содержит четное число единиц). В противном случае на выходеэлемента И 10 появляется сигнал, равный нулю, независимо от значения сигнала на его втором входе. Сигнал свыхода...
Устройство для сопряжения цвм с магнитофоном
Номер патента: 1322294
Опубликовано: 07.07.1987
Авторы: Войтович, Мурашко, Чижденко
МПК: G06F 13/00
Метки: магнитофоном, сопряжения, цвм
...на выходе 32 устройства появляется сигнал, сопровоящающий записанную ранее в триггер 17 информацию, По синхросигналу с выхода 32 информации с выхода 31 переписывается в цифровую вычислительную машину. Кроме того, отрицательный импульс с вьжода одновибратора 25 через элементы И-НЕ 22 и 23 устанавливает триггер 10 в исходное состояние. Наряду с этим по переднему фронту импульса одновибратора 4 запускается одновибратор 2, сигнал с которого через элемент И-НЕ 18 обнуляет счетчик 6 и блокирует генератор 3.При поступлении в дальнейшем единичных посылок с магнитофона (интервал 111, фиг.За) в течение посылки происходит трюкды срабатывание одновибратора 4 по перепадам уровня входного сигнала; по началу, концу посылки и по ее середине, По первому...
Устройство для сопряжения
Номер патента: 1322295
Опубликовано: 07.07.1987
Автор: Баранов
МПК: G06F 13/00
Метки: сопряжения
...на его выходе сигнал "0", и навыход 21.После поступления на выход 26 сигнала "0" вычислительная машина 27устанавливает на выходе 18 следующееинформационное слова, подготавливаятем самым устройство для его передачи.,После приема информационного слова во все устройства 29-129-Ина входе 14 появляется сигнал "1",который через элемент И 5 поступаетна вход элемента И 6, открытого сигналом "1" с входа 17 устройства. Свыхода элемента И 6 сигнал "1" черезэлемент ИЛИ 1 и формирователь 7 сбросит триггер 8 и установит на его инверсном выходе сигнал "1", которьйпоступает через выход 23 на вход 10устройства 29-1 и сбросит его триггер 8. В свою очередь с выхода 23устройства 29-1 сигнал " 1" поступаетна вход 10 устройства 29-2 и т.д. дотех пор,...
Устройство сопряжения процессора с памятью
Номер патента: 1322296
Опубликовано: 07.07.1987
Авторы: Левков, Меховской, Супрун, Сычев
МПК: G06F 13/00
Метки: памятью, процессора, сопряжения
...ЦВМ,8Продолжение тдпл.3 0011 0100 Таблица 21 О 0101 верхопе рвая половина 10 10 011 100 01 001 -110 011 - 110 0 000 01 0010 1101 0100 - 1110 0110 -1111 01 111011 1111 Элементы 39 и 40 блоков 16 и 17 признаков обращения к сверхоператив" ной памяти предназначены для формирования сигналов разрешения обращения к первой и второй половинам сверхоперативной памяти в режимах преббразования адресов мультиплексорами 14 и 15 (передача кодов адресов через четвертые группы информационных входов мультиплексоров 14 и 15), При этом элемент И-НЕ 39 блока 16 (17) вырабатывает упомянутый сигнал (низкого уровня), если четвертый младщий разряд счетчика 8 (9) имеет единичное значение, а элемент И-НЕ 40 - если нулевое значение (высокий сигнал на выходе...
Устройство для вывода информации
Номер патента: 1322297
Опубликовано: 07.07.1987
МПК: G06F 13/00
Метки: вывода, информации
...исходном состоянии на адресные входы числа блока 4 памяти ло входной шине 28 устройства поступает код адреса вводимого числа. С приходом в момент , сигнала "Ввод", синхронизированного с началом второго импульса 1 О второго распределителя 20 импульсов (фиг, З,т), разблокируются четвертый и пятый элементы И 23 и 24 и счетчик 3, с выхода которого на адрес ные входы разрядов числа блока 4 па мяти поступает в этот момент нулевой код адреса младшего (старшего) разряда вводимого числа, Передним фронтом третьего импульса (фиг. Зс, ) второй триггер 18 устанавливается 20 в единичное состояние, разблокируя третий элемент И 22. С выходов арифметико-логического устройства 1 на информационные входы коммутатора 17 поступают синхросигналы, а на его 25...
Устройство для сопряжения каналов ввода-вывода с оперативной памятью
Номер патента: 1322298
Опубликовано: 07.07.1987
Авторы: Егорова, Карпейчик, Пронин, Цесин
МПК: G06F 13/00
Метки: ввода-вывода, каналов, оперативной, памятью, сопряжения
...9 формирования кода модификации по значению младших разрядов адреса данных, полученному от блока 7, и значению разрядов счета данных, полученному от коммутатора 2, вырабатывается код модификации. Код модификации выдается иэ блока 9 на выход 27 устройства и используется для модификации адреса данных и счета байтов, Эта модификация для встроенных каналов обычно выполняется н процессоре, для автономных каналов может выполнятьсян каналах.В блоке 9 младшие разряды адреса данных со связей 93-95 подаются на информационные входы дешифратора 29, младшие разряды счета со связей 68- 70 подаются на информационные входы дешифратора 30. Управление дешифратором 30 производит разряд счета, поступающий по связи 71. При счете больше или равном 8 сигнал со...
Устройство для обмена информацией
Номер патента: 1322299
Опубликовано: 07.07.1987
Авторы: Виленкин, Мамедли, Плясов, Супрун, Уваров, Чернышов
МПК: G06F 13/14
Метки: информацией, обмена
...обменником 6 информации иуправления процессорными элемента"ми 37, входы 114 и 115 первого и вто рого синхросигналов,Элемент И 3 предназначен для выработки на выходе 10 устройства сигнала, при наличии хотя бы одного от казавшего канала в группах мажоритарно -резервированных каналов и отсутствии каналов дополнительного резерва. В этом случае на выходах 28 всех блоков 7 вырабатываются единич ные сигналы по окончании реконфигурацни устройства.Элемент ИЛИ 4 предназначен для выработки на выходе 19 в заданные моменты времени сигнала при неравенстве проверяемой информации хотя бы в одном из каналов 8 мажоритарно-резервированных группу каналов 8. Выработка элементом ИЛИ 4 сигналов в ос тальные моменты времени не влияет на работу устройства....
Устройство для сопряжения цвм с абонентами
Номер патента: 1322300
Опубликовано: 07.07.1987
Авторы: Аксенов, Голицын, Лычев, Стишковский
МПК: G06F 13/20
Метки: абонентами, сопряжения, цвм
...и блокирование запросов от ЦВМ на период записи и постановки сообщения в очередь,Если свободные каналы (эоны памя ти) отсутствуют, то на выходе элемента И 60-5 устанавливается сигнал логического "0", который выдается на выход 27 (в сторону источника сообщений) и на вход элемента И 60-2, тем 45 самым производится блокирование записи сообщений.На прямом выходе триггера 63 при наличии свободных каналов устанавливается сигнал логической "1", который 50 транслируется в блоки 2, 6, 9 и 10. В блоке 2 данный сигнал подается на дифференцирующую цепочку 39, на выхо" де которой появляется импульс, воздействующий на узел 36. (фиг. 2,9).На соответствующем выходе узла36 появляется импульс, который устанавливает соответствующий триггер38 в...
Устройство для обмена информацией с общей шиной
Номер патента: 1322301
Опубликовано: 07.07.1987
Авторы: Володарский, Снегирев
МПК: G06F 13/36
Метки: информацией, обмена, общей, шиной
...23. Блок 23 снимает запрос прямого доступа и выставляет сигнал подтверждения выбора, по ко" торому процессор 1 снимает сигнал разрешения прямого доступа. Между двумя устройствами, подключенными к общей шине, в режиме прямого доступа к памяти устройство 5передает одно слово данных за двацикла обмена данными по общей шине,В первом цикле устройство 5 выполняет чтение данных по адресу общей шины, хранимому в регистре адреса источника, во втором - запись этихданных по адресу иэ регистра адресаприемника. Для временного храненияданных используется буферный регистрданных - один иэ регистров 58 блока16,Указанные операции выполняютсяследующим образом.По сигналам блока 22 содержимоерегистра управления и состояния ирегистра адреса источника...
Многоканальное устройство для сопряжения вычислительных машин
Номер патента: 1322302
Опубликовано: 07.07.1987
Авторы: Петров, Степанов, Яцунов
МПК: G06F 13/00, G06F 15/16
Метки: вычислительных, машин, многоканальное, сопряжения
...выходе 22 запроса появляется 1 О активный сигнал в виде логического нуля. Дальнейшая работа устройства аналогична описанной.Если в исходном состоянии на два канала 1 одной группы приходит од" 5 новременно две заявки и устанавливают соответствующие триггеры 2 в единицу, при этом единица с выхода триггера 2 канала 1 с более высоким прио-. ритетом через элемент И 3 и элемент 20 ИПИ 4 по выходу 29 поступает на вход элемента НЕ 5 канала 1 с более низким приоритетом. На выходе элемента И 6 этого канала 1 устанавливается потенциал нуля и заявка, записанная 25 в триггере 2 канала с более низким приоритетом, на выход 22 не проходит. В канале 1 с более высоким приоритетом на выходе 22 запроса появится сигнал, который через арбитр 32 запретит...
Устройство для моделирования направленных графов
Номер патента: 1322304
Опубликовано: 07.07.1987
Авторы: Додонов, Котляренко, Приймачук, Щетинин
МПК: G06F 15/173
Метки: графов, моделирования, направленных
...поиск свободной от вычислений модели ветви блока 4 моделей ветвей, запись в формирователь временного интервала свободной модели кода длительности ветвей, запись цомера ветви сети по адресу модели ветви в узле 8. Кроме того, производится запись "0" в узел 6 памяти по адресу начального узла загружаемой ветви,Далее считанный из узла 72 памяти выходящих ветвей блока 2 формирования топологии по адресу номера первой выходящей из узла ветви код номера следующей ветви поступает через элемент ИЛИ 91 на информационный вход регистра 78 и с приходом второго импульса ГИ записывается в укаэанный регистр, Записанный в регистр78 код снова поступает на адресный вход узла 74 памяти, а также через полюс 31 и элемент ИЛИ 12 - на адресный вход узла 9...
Устройство для моделирования графов
Номер патента: 1322306
Опубликовано: 07.07.1987
Авторы: Буряк, Лаврик, Печунов, Скорин
МПК: G06F 15/173
Метки: графов, моделирования
...ИЛ 11 23 в кдчестве признака чтения кодл пути из блока 21 памяти К-го блока 12 по адресу, хранящемуся в счетчике 34 Р-го 45 блока 12 (в данном случае па первому адресу), 11 ути передачи импульса чтения и адреса рассмотрены выше. Считдццый из блока 21 памяти К-га бцакд 12 код пути поступает через вход 47 50 Р-го узла 12 и ключ 19 этого блока в блок 27Здесь поступивший код пути складывается с кодом Р-й вершины, хранящимся в регистре 37, в результате чего образуется код пути от на чапьной к Р-й вершине, Этот кад через коммутатор 18 поступает ца информационный вход записи блока 21 памяти,Прц поступлении через элемент ИЛИ25 нд вход признака записи блока 21тактового импульса, задержаццого навремя формирования кода пути в элементе 30...
Устройство для исследования путей в графе
Номер патента: 1322307
Опубликовано: 07.07.1987
Автор: Колесник
МПК: G06F 15/173
Метки: графе, исследования, путей
...23 и останова устройства в единичном состоянии оказываются те триггеры 20 через соответствующие номерам которых вершины проходят максимальный путь иэ первой начальной вконечную тп-ю вершину графа,Для нахождения второго (по длине) 25максимального пути независимо повершинам от первого найденного пути подают единичный сигнал на вход исключения дуг устройства, при этом обнуляются регистры 6 (кроме щ-го) и 30 открываются элементы И 18, вследствие чего единичный сигнал с выходов тех триггеров 20, которые соответствуют вершинам первого максгпчального пути и находятся в единичном состоянии, поступает на входы установки в "0", триггеров 2 одноименных строк матрицы 1 и устанавливают их в "0", Этим из топологии графа исключаются дуги,...
Устройство для решения дифференциальных уравнений
Номер патента: 1322308
Опубликовано: 07.07.1987
Авторы: Кабанец, Петров, Степанов, Яцунов
МПК: G06F 17/13
Метки: дифференциальных, решения, уравнений
...Фо рм 1 дион ные вы:оды т-го решающего блока подключцы соотвстсгвеццо к входу записи и ь ицформдциоццолту входу т.-го буферного реги.трд второй гттуппы, второй управляющий вкод д-го решаюлего блока подключц к т.-лту входу записи блока буфрцьк регистров, второй информационный вьтхц 1 т - го решдюшего блока подключен к т.-лту информационному вхо;ту блока буфершк регистротт вход записи и ицфорлтд 11 итццтпт выход буферцого регистра по 1 ктцвчецы соответственно к (р+1)-му вхо;ту зацдния режима ик второму иттфорлтдциоццолту входу блока упраттления, цхол ттб рд и вход считывания буфсрцого р гистрд полкчюченысоответственно к чтвсртому и пятоВнходдм блока у 1 рлнлсцил, первый и второй ицформдциоццыст втко 1 ы блока преобразования результата...
Устройство для быстрого действительного преобразования фурье
Номер патента: 1322309
Опубликовано: 07.07.1987
Авторы: Дашук, Демиденко, Кончак, Куновский
МПК: G06F 17/14
Метки: быстрого, действительного, преобразования, фурье
...шагом алгоритма, результаты вновь поступают на регистры 4 и далее ца входы И/2(ЗИ/2-1) первого комутатора 1.Затем начинается выполнение 3-го шага алгоритма. Он включает два подшдгд. Первый содержит только операции суммирования-вычитания и выполцяется аналогично второму шагу алгоритма, цо с другими сигналами из блока 2 синхронизации, поступающими на входы управления коммутатора 1 и сумматоров 3. Причем операнды, подаваемые цд сумматоры 3 с выходов коммутатора 1, выбираются так, чтобы отсчеты, для которых на втором подшаге предусмотрено умножение, поступали на сумматоры 3, к выходам которых через соответствующие регистры 4 подключены умножители 5, т.е. имеющие номера (11/2+1)И. Наличие в устройстве (11/2-1) умножителей 5 объясняется...
Устройство для преобразования по функциям хаара
Номер патента: 1322310
Опубликовано: 07.07.1987
Авторы: Золотой, Легонин, Садыхов, Шаренков
МПК: G06F 17/14
Метки: преобразования, функциям, хаара
...в блок 2 задержки 25(1=1) и задерживаются ца один тдкт.Коммутатор 4 (1=1) управляется триг -гером 5 (1=1), делящим входу тдктовую частоту ца дца, таким обрдэом,что на Выход коммутатора 4 послдо 3 Свательно проходят (С,+С,), (С, - С,),-С). Эта последовательность, поступив на вход блока 1 эаержки второгояруса (1=2), задерживается тдкж цдодин такт. В результате в третьемтакте ца выходе блока 1 запер. ки (е.==2) сформировано (С,+С,), цд второйвход сумматора- вычитателя(=2)поступает С, следовательцо цд ьхоеее 40суммы (+) сформировано значение (С++С+С). Последнее число поступдетчерез коммутатор 4 (1=2) на вход следующего яруса, на выходе разности (-)сумматора-вычитателя 3 (1=2) сформцруется (Со+С,-С ) и поступает н блок2 задержки...
Устройство для выборочной идентификации сигналов
Номер патента: 1322311
Опубликовано: 07.07.1987
Авторы: Андрофагин, Климова
МПК: G06F 17/15
Метки: выборочной, идентификации, сигналов
...на вход, а затем на выход элемента ИЛИ 10, а также черезвторую группу элементов И 12 - навход сумматора 6. Логическая единицас выхода элемента ИЛИ 10 поступаетна вход элемента НЕ 11 через элемент17 задержки. Элемент НЕ 11 через вторые выходы элементов И 12 блокируетвходы сумматора, Кроме того, логическая единица с выхода элемента ИЛИ 10управляет генератором 14, которыйвдвигает в регистр 13 сдвига логические нули до тех пор, пока на выходе элемента ИЛИ 1 О не исчезнет единица. После того происходит разблокировка входов сумматора и сдвиг регистров сигнала 1, маски 5, и продолжает сравнение,Устройство обеспечивает контроль монотонности порядка следования сравнивающихся разрядов в эталоне и сигнала, т.е. повышенную достоверность...
Устройство для исследования сетей петри
Номер патента: 1322312
Опубликовано: 07.07.1987
Авторы: Герасимов, Колесник, Переваров
МПК: G06F 17/16
Метки: исследования, петри, сетей
...3. Она имеет вид:0001т.е. данная сеть Петри имеет четыреЗО позиции и три перехода. Первоначальная маркировка находится в блоке 4 и имеет вид:Требуется определить достижима ли маркировкаиз маркировкиПредполагают, что маркировка (и достижима из маркировки р , Тогла су40 ществует последовательность (возможно пустая) запусков переходов б , которая приводит изк. Это означает, что Г(б) является неотрицательным целым решением следующего матричного45 уравнения для Хр= ш+ х.д.Если р достижима из р, уравнение (1)50 имеет решение в неотрицательных целых, если уравнение (1) не имеет решения,не достижима изПод действием синхросигналов с блока 11 информация с выхода блока 1 поступает на вторые входы блоков5-15-Е схем сравнения группы, где...
Устройство для определения среднего арифметического электрических величин
Номер патента: 1322313
Опубликовано: 07.07.1987
Авторы: Батршин, Дудыкевич, Маслий, Пархуць, Стрилецкий
МПК: G06F 17/18
Метки: арифметического, величин, среднего, электрических
...ячейку цд кто,оЙ;Оцре.ге кдд1 оммугдтор 5, б:ск 9 лемсцтоц 11 .".смецт ИЛ 11 10 предстдвляст собой ,.,ч;т е: . ч 1 с т о т и .1;оличсстьо импульсов цд выходе лсмснтд ИП 1 10 описывдется уравненс 3 3(1) где . - количество тактов за врем 1СЬ количество тактов 3. мяс - оли цество тактов зд мякоп 1 чество тактов здмя д,; е - количество тактов за времяГ - количество тактов за время д,- количество тактов за вре 4Уравнение (1) можно записать в следующем виде Л +А+А + Л Л - -1 - СР 4а+Ь+с+д;Ь+с+д+е;с+д+е+с 1+е+1+цчно для п каналов уравнеапишется=1Аи сормулдиз обретения 1. Устройство для определения среднего арифметического электрических величин содержащее 11 формирователей импульсов ,1 одновибраторов, гецердтор импульсов, группу из 11 элементов...
Устройство для определения текущей медианы
Номер патента: 1322314
Опубликовано: 07.07.1987
Авторы: Василькевич, Крищишин, Черкасский
МПК: G06F 17/18
...цгцдл с выхода одновибрдторд 5 (ф .2 г ) через элемент 1 задержкиоггудст ца вход элемента ИЛИ 27 и црсзводит начальную установку регистра 12 (фиг,2 г) . После этого производятся цзмецения условий на первом и второ входах выбора режима (фиг.2 Б,1) .При выполнении операс сцредел - ния медианы на втором входе 34 вьбора режима установлен сигнал лоического "О" (фиг.2 Б ) . На первом вхо;е 37 выбора режима также ус тдовлс гигцдл логического "О (фиг. 2 ь ), т, е, вбор максимального числа в дггцс . По сигналу начальной установки цд входе 36 начальной установки (ь .2 г ) сбрасываются регистры 12, 24 и 32 и счетчики 3, 6, 8 и 9. 1 о сигналу "Пуск" с входа 35 "Пуск" (ф .2) по переднему фронту тактового мпульса (фиг.2 о ) триггер 15...
Устройство для вычисления математического ожидания
Номер патента: 1322315
Опубликовано: 07.07.1987
Авторы: Байков, Баканов, Вашкевич, Попов
МПК: G06F 17/18
Метки: вычисления, математического, ожидания
...на вход управления сдвигом регистра 15, и через элемент 6 задержки на вход управления сдвигом регистра 3, начинают поступать импульсы с генератора 7 тактовых сигналов. Каждый импульс обеспечивает сдвиг содержимого регистра 15 вправо на один разряд, а затем проходя через элемент 6 задержки,сдвиг содержимого регистра 3 вправо также на один разряд, что соответствует операции деления на коэффициент, равный 2 , где- номер тактового импульса. В момент, когда на выходе регистра 15 формируется импульс, содержимое регистра 3 подается на подсуммирование в накапливающий сумматор 4 с соответствующим знаком, где формируется результат вычисления математического о кидания в виде (2). Кроме того, импульс с выхода регистра 15 устанавл:1 вает триггер...
Устройство для усреднения сигналов
Номер патента: 1322317
Опубликовано: 07.07.1987
Авторы: Алехин, Гурский, Кубышкин, Кузин
МПК: G06F 17/18, G06T 9/00
Метки: сигналов, усреднения
...зад;иному коду абсциссы метки ца выходеэлемента 10 сравцецил пояВс тся импульс, запускающий Формироззатель 11импульсов, т.е. переводяг 111 й его в нулевое состояние на время с =- 8-10 Т,где Т - период следования счетныхимпульсов. 1 Слюч 14 закрываетсл и счетчик 8 Остацавизается на время с . Вэтот момецг ца экране осциллографа,отображающем обработанный сигнал,полззллется яркостная метка вследствиезадержки луча на время с , Этим жеимпульсом, поступившим с выхода формирователя 11 на вход разрешеня записи регистра 12, в регистр записывается код ординаты метки блока э памяти, Отображаемый индцкатаром 16 ор-,дццаты метки. 11 оложение метки на кривой определяется кодом метки, поступающим на вхоц элемента сравнения. Таким образом, может быть...
Устройство для нахождения экстремумов
Номер патента: 1322318
Опубликовано: 07.07.1987
Авторы: Брейтман, Литвин, Мартинкевич
МПК: G06F 17/18, G06F 7/06
Метки: нахождения, экстремумов
...выхода третьего регистра 33, а эцдчецие (5 с выхода пятого1322318 гарифмического пречереэ него на ныход вход обратного ла образавателя б и устройства, иначе ца выходе Меньше схемы 57 сраннени появляется сигнал или равно" нторой я, и значение припоступает на вход го вычитателя 59 рашения аргумента вычитаемого перво ется. накапливающего сумматора 41 через девятый ключ 4(3,поступает на вход вычитаемаго третьего вычитателя 42 и вход седьмоГо умцожителя 44, на другой вход которого поступает значение 2 с выхода первого регистра 14, значение Е поступает через второй экспоненциальный преобразователь 48 ца вход девятого умножителя 47, на другой вход которого поступает знанй; чение М = (1/Ь,) 11 /С; / Ь; ) , ца3.- О 1вход уменьшаемого третьего...
Устройство для сортировки
Номер патента: 1322319
Опубликовано: 07.07.1987
Авторы: Воробьев, Кислицын, Ланских
МПК: G06F 17/00
Метки: сортировки
...35 прохождение кода со счетчика 12, соответствующего номеру данной сортировочной группы, на блок 24 индикации. Этим же сигналом с второго выхода схемы 16 сравнения производится запись в регистр 15 нового остатка контрдеталей в группе, который меньше предыдущего на единицу.Вычитание единицы из предыдущего остатка контрдеталей осуществляется сумматором 20, на вход которого подается код с выходов регистра 15, а на другой вход поданы логические единицы(т.е. число "1" в дополнитель ном коде). Если код в регистре 14 больше кода в регистре 15, сигналом с первого выхода, схемы 16 сравнения, поступающим на управляющий вход коммутатора 23, разрешается прохождение кода со счетчика 21, соответствующего номеру следующей сортировочной группы, на блок...
Устройство для сопряжения внешних устройств с цвм
Номер патента: 1322321
Опубликовано: 07.07.1987
Автор: Хельвас
МПК: G06F 13/00
Метки: внешних, сопряжения, устройств, цвм
...блока 6 формируется высокий уровень потенциала, которыйфиксируется триггером 23Потенциалом с нулевого выхода триг 4 О гера 23 через элемент ИЛИ 25 по шине11 осуществляется сброс триггера 23в блоке 5 анализа ВУ 2, и при этомснимается с группы шин 12 код приоритета ВУ 2.Одновременно потенциалом с единичного выхода триггера 23 через элемен,ты И 18-20 и магистральные усилители15-17 код приоритета ВУ 3 выдается нагруппу шин 12,Подобным образом производится пос 50ледовательный анализ уровня приоритетов всех ВУ, причем, если в процессе последовательного анализа обнаруживается ВУ с более высоким приоритетом, сигналом на шине 11 производится55отключение ранее выведенного на группу шин 12 кода приоритета ВУ, и послеанализа кодов в блоке 7...