Шатилло

Устройство для умножения

Загрузка...

Номер патента: 1770960

Опубликовано: 23.10.1992

Авторы: Прохоров, Шатилло, Явиц

МПК: G06F 7/52

Метки: умножения

...в разных радах частично компенсируют друг друга, полнаяошибка результата. вычислений уменьшается,Применение такого подхода вызывает вобщем случае появление ошибки, изменяющейся в зависимости от величины операндов от максимальной "со знаком минус" домаксимальной "со знаком плюс", со средним значением, равным нулю,Максимальная ошибка "со знаком минус" получается, когда максимальное число"со знаком плюс", т,е. когда разряд част 1 чного произведения каждоо ряда в весе 2 ЗОравен. нулю, а возможно большее число разрядов с меньшими весами этого частичногопроизведения равно единице, Этот случайотражен на фиг.4. Кружками обведены разряды частичных произведений, которые в 35сумме создают ошибку.Для определения величины ошибкисуммируют...

Устройство для деления

Загрузка...

Номер патента: 1721602

Опубликовано: 23.03.1992

Авторы: Богаевский, Прохоров, Шатилло, Явиц

МПК: G06F 7/52

Метки: деления

...точностью на входы заема усеченных рядов матрицы необходимо подать соответствующий корректирующий операнд заема, Для определения вида корректирующего операнда проанализируем отбрасываемую часть матрицы. Анализ проведен для двух примеров: деление 0,100 на 0,101.и деление 0,100 на 0,110 (фиг. 3 и 4).Из рассмотренных примеров видно, что точность вычисления усеченной матрицы не ухудшается, если в качестве корректирующего операнда использовать операндделителя, Моделирование показало, что если в качестве корректирующего операнда заема использовать операнд делителя, усеченная матрица деления обеспечивает вычисление частного с точностью не хуже 2 " (и - количество рядов матрицы).Дробная часть частного от деления содержит в общем случае и...

Устройство для умножения

Загрузка...

Номер патента: 1714592

Опубликовано: 23.02.1992

Авторы: Богаевский, Прохоров, Шатилло, Явиц

МПК: G06F 7/52

Метки: умножения

...Ь - двоичный разряд множителя, с - разряд частичного произведения, д - разряд переноса,Для исчерпывающего тестированияФункциональных модулей в составе вычислительной ячейки необходимо 1 Отестовых входных наборов, вторые вФормате (аЬсд; представлены на Фиг.5,причем восемь тестовых наборов дляисчерпывающего тестирования одноразрядного трехвходового сумматора(Т, ) и два входных тестовых набораиз четырех (ТИ) для исчерпывающеготестирования двухвходового элемента Ивычислительной ячейки, которые не покрываются Т;Е,йа Фиг. 6 приведен пример распре"деления входных тестовых наборов вФормате (аЬсд для развернутой во времени замкнутои конвейерной матрицытт гтт тК К В в воооов Я. 1 00 К = 000 Й+тшВ равна К,дополниостаточное дляактике...

Устройство для умножения

Загрузка...

Номер патента: 1697078

Опубликовано: 07.12.1991

Авторы: Золочевский, Прохоров, Шатилло, Явиц

МПК: G06F 7/52

Метки: умножения

...неисправной области такова, что ее можно локализовать в пределах ц колонок матрицы, при соответствующем сдвиге операндов можно получить и правильных разрядов результата. Младшие п 1 разрядов результата из устройства не выводятся.Оценим величину возможной областинеисправн ых ячеек.45о Для и = 32 и ги = 32 величина ц = 25:вают условное "размыкание" устройства на границах рабочей области.Устройство может работать в двух режимах: при наличии локальной области неисправных ячеек матрицы 1 и без неисправных вычислительных ячеек матрицы 1.Устройство работает следующим образом Рассмотрим работу устройства в режиме без неисправных вычислительных ячеек матрицы 1, В этом случае перед началом вычислений на входы 7.1-7 т отключения строк и на...

Вычислительное устройство

Загрузка...

Номер патента: 1697077

Опубликовано: 07.12.1991

Авторы: Пономарев, Прохоров, Четверикова, Шатилло, Явиц

МПК: G06F 7/52

Метки: вычислительное

...зустройства подается единичнь.й сигнал, ко 25 торый запоминает информацию в ячейкахвторого ряда матоиць 1 и в ячейках 3 памятивтороо ряда группы и запоещает обработкуинбормации в этих ячейках.С момента времени 2 Т 1 вычисление30 продолжагпся в третьей строке матриць 1.1 госколг ку гервый ряд ячеек матрицы 1; перь готов к рабств, на вход 121 устройства в момент зремени Тг+Тпподается сигнал "0", который разрешает обработку35 вновь поступлвшей информации ячейкамирядэ матркць ", Сигнал этот устанавливается иа врем. т+Т, что обеспечивает правильное вычислен ет - задеркка вэлементе 1 Е и элементе задеркки),40 К моменту времени 2 Т+Тл+ т зычиспение в первом ряду матрицы, заканчиваетсяи начинаеся вы;испение во втором ее ряду. Далее - вычисление...

Цифровой фильтр

Загрузка...

Номер патента: 1693613

Опубликовано: 23.11.1991

Авторы: Прохоров, Шатилло, Явиц

МПК: G06F 17/17, H03H 17/00

Метки: фильтр, цифровой

...млаДших 5)азрядОВ 1-Г 1 частл но"го резуль. ата запоминяэтся в элементе 1задержки и устанавливасгс 5 на -с ОтветстВую,ц)х 1 эазрядах Второго ВьХоца 1-й) Ячейи )5=1 Г), сигнаг) перенэса из р-го разряда сум.маторд .) Эачоминяетс 5) В ОДВОраз 1 эядномэлемент 9 задерк)и и ус) ананливается навходе переноса сумматора 1 СЬ Одговременно с этим старшие гп разрядов произведения 1 х) аД и и) старших разрядов (1-1)-го астичного результата с сыхода Ц)-го модуля )-.2,г запоминается соответственно в элементах б и 7 задержки, Кроме того. по (1+")-Му тактовому импульсу на вход 2,1 устройства пос;упает новый входной отсчет Х 1В (1+1)-м такте щстарших разрядов произвед 8 ни 5)1 Х( а суммируются с и) старшими разрядами (1-1)-го частичного результата н...

Устройство для умножения

Загрузка...

Номер патента: 1688238

Опубликовано: 30.10.1991

Авторы: Прохоров, Шатилло, Явиц

МПК: G06F 17/16, G06F 7/52

Метки: умножения

...дополнительно, еще й тактов, что определяется временем сброса соответствующего регист"т л ра, хранящего разряды А . аатем осуществляется еще 2 щ тактов работы устройства (тест МИ), в которых на входы элементов И всех рядов матрицы 3 подаются два входных тестовых набора (в формате (аЬсд) ) 01 -- и 00 8, 1 Окоторым фа ктичес ки соот ветствуют 0100,0110,и 0010,0000 (табл.1,2),При тестировании не проверяетсяцепь сброса одноразрядных сумматоровматрицы последнего ряда, поэтому онадублируетсяЗначения установочнь 1 х тестов опеРандов (длЯ ПРимеРа табл,2) разрясти М устанавливаются за счет подачина входы 11.1-11 Л сигналов "0", навходы 12.1, 12,3, 12,5 сигналов н 1 ф,на входы 12,2, 12.4, 12,6 сигналов"0" (реализация установки описана ранее)...

Устройство для деления

Загрузка...

Номер патента: 1667057

Опубликовано: 30.07.1991

Авторы: Прохоров, Шатилло, Явиц

МПК: G06F 7/52

Метки: деления

...и остатка соответственно частного и остатка от первого вычисления. По окончании записи матрица деления готова к повторному вычис- . лению. Повторное вычисление начинается с момента установки разрядов делителя на входах. 1.1-1.(п) и разрядов делимого на входах 2,(-п+1)- 2,(п), а на входы 1,и, 2.п 2, (и) в повторном вычислении подаются сигналы "О".70 166705Через вреия Т переходного процесса в матрице деления частное и остаток от повторного вычисления устанавливаются на выходах соответственно5частного и остатка матрицы деленияи на соединенных с ними входах первых операндов компараторов частногои остатка, на входах вторых операндов которых установлены соответственно сдвинутые на один разряд вправочастное и на два разряда вправоостаток от...

Устройство для деления

Загрузка...

Номер патента: 1635183

Опубликовано: 15.03.1991

Авторы: Прохоров, Шатилло, Явиц

МПК: G06F 11/00, G06F 7/52

Метки: деления

...рабочая зона устройстваограничена рядами с (1+К+1)-го поИ -1)-й, нерабочая зона - рядами с1-го по (1+К)-й ряд, являющийся нижним рядом нерабочей зоны (неисправныхсумматоров не содержит).В исходном состоянии на входы блокировки 4.(1+К+1) - 4.(1-1) подаютсясигналы "1", на вход блокировки 4,14.(1+К) - сигналы "О", Как и в описанном выше случае, подача сигнала"О" на вход 4,(1+К) обеспечивает исключение влияния нерабочей зоны навычисления в рабочей, так как независимо от сигналов, появляющихся напервых трех информационных входахсумматоров (1+К)-го ряда, на их выходах суммы после подачи на матрицусумматоров делимого и делителя устанавливаются соответствующие разрядыделимого что необходимо для вычислений в рабочей зоне, а также подачу на...

Матричный умножитель

Загрузка...

Номер патента: 1615704

Опубликовано: 23.12.1990

Авторы: Прохоров, Шатилло, Явиц

МПК: G06F 11/07, G06F 17/16

Метки: матричный, умножитель

...разряд вхЬда 3 приводитк тому, что на выходах переноса исуммы одноразрядных сумматоров матрицы 2 этого столбца будут нулевые сигналы независимо от того, какие сигналы поступают на их информационныевходы,Таким образом, исключается влияние нерабочей зоны на рабочую. Навходы 4 и 5 подаются множимое и множитель. Через некоторое время, определяемое переходными процессами, навыходах результата групп 6 и 7 появляется результат умножения. Результатполучается округленным, так как (ш)младших разрядов, результата отбрасываются (ш в . разрядность множителя),При наличии неисправных узлов матричный умножитель работает следующимобразом,Будем полагать, что область неисправных узлов определена, например,путем тестирования. Нерабочая зона,ограниченная...

Устройство для умножения

Загрузка...

Номер патента: 1603379

Опубликовано: 30.10.1990

Авторы: Прохоров, Шатилло

МПК: G06F 11/00, G06F 17/16

Метки: умножения

...прохождениясигналов через логические элементы И;макс .- величина, равная боль.шему из элементов,записанных в квадратных 20скобках,Работа устройства для умноженияв режиме тестирования (фиг.6) отлича-ется от работы в режиме вычислениятем, что в исходном состоянии на уста новочный вход 13.6 одновременно с импульсом сброса подается положительныйимпульс длительностью Ь .с с,с р30Этот импульс устанавливает навсех выходах переноса одноразрядных сумматоров 4.г (г = 1, 3, 5,) сигнал " 1". Затем осуществляется подача тестовых значений первого операнда А (множимого) и второго операнда В (множителя) аналогично тому,какэто осуществлялось в режиме вычислений. Кроме того, синхронно с разряда" ми первого операнда В осуществляет ся подача разрядов...

Устройство для умножения

Загрузка...

Номер патента: 1501047

Опубликовано: 15.08.1989

Авторы: Прохоров, Шатилло

МПК: G06F 7/52

Метки: умножения

...Таким образом, учитывается алгебраическийзнак множимого 4. Для обеспечения пр зильной работы устройства для умножения, максимального быстродействия, а также для обеспечения возможности считывания промежуточной информации и коммутации разрядов множителя В величина 1р должна определяться, исходя иэ следующей системы неравенств; Алгебраический знак множителя В Э 5 учитывается путем расширения разрядной сетки (т,е. подачи в последнихи тактах умножения на входы 8,1-8.4знакового разряда В) и начальнойустановки "1" по выходу переноса сум матора 5.4.При необходимости ускорения получения результата умножения используются выходы 13.1-13,2 п, на которых после и первых тактов получается 45 двухразрядный код старших разрядовпроизведения С,...

Устройство для умножения

Загрузка...

Номер патента: 1501045

Опубликовано: 15.08.1989

Авторы: Прохоров, Шатилло, Явиц

МПК: G06F 7/52

Метки: умножения

..."0", разрешающий работу первой ступени, а к моменту "эмме+3 "микО на вход 7,3 подается сигнал "1", обеспечивающий запоминание информации на выходах одноразрядных сумматоров 3.1-3,п и запрещающий обработку сигналов, появляющихся на их информационных входах.Когда все К разрядов множителя В будут поданы, на входах 6,1-.6.3 устанавливается сигнал "0", а вычисление продолжается до получения всех и+К разрядов произведений С с выходов 9,1-9.3.формула изобретенияУстройство для умножения, содержащее матрицу из (шч и) элементов И и матрицу из (шп) одноразрядных сумматоров (и - разрядность первого операнда, ш - произвольное целое число), причем первые входы элементов И х-го столбца матрицы (ь=1п) соединены с входом соответствующего разряда первого...

Арифметическое устройство

Загрузка...

Номер патента: 1451679

Опубликовано: 15.01.1989

Авторы: Прохоров, Шатилло

МПК: G06F 7/38

Метки: арифметическое

...й на выходе 86 появляетсясигнал " 1", Его совпадение с событиемх (при этом на выходе 84 (" Событие" )устанавливается в " 1") вызывает выработку управляющего сигнала У ("Исполнить"), сигнала Ь (" Выполнение выходного условия"), выходного сигнала8, равных "1", на выходах 85, 87 и1451679 5 10 15 20 25 ЭО 35 40 45 50 55 88 соответственно. Появление сигнала1=1 соответствует рабочей фазе управляющего модуля. Переход из рабочейФазы н фазу гашения возможен толькопри условии, что сигнал на выходе 89(подтверждение вызова Я) равен "1",а сигнал на входе 86 равен "О".Устройство работает следующим образом,При включении питания устройства в счетчик 66 блока 4 записываются "0", что обеспечивается соединением управляющего входа 113 счетчика 66 с выходом...

Конвейерный делитель

Загрузка...

Номер патента: 1164699

Опубликовано: 30.06.1985

Авторы: Прохоров, Шатилло

МПК: G06F 7/52

Метки: делитель, конвейерный

...к вычислению, в другой -вычислительный процесс, и наоборотПри этом для достижения максимальнойпроизводительности, минимальное чис- З 5ло ячеек в ступени конвейера выбираегся так, чтобы время, .необходимоена подготовку одной ступени конвейера к вычислению, не превышало времени вычислительногопроцесса в другой 40ступени конвейера.В исходном состоянии на управляюЙ), (2), (1)щих входах 2, , 2, 2 , 2установлен сигнал "1", на управляющем входе г, - сигнал "О",Щ45Эти управляющие воздействия в первой и второй ступени конвейера готовят элемент 10 памяти к приему информации о делимом, разрешают работу схемам формирования суммыпервой ступени конвейера и схемеформирования переноса вычислительной ячейки 2-1.Процесс вычисления начинаетсяс подачи на...

Устройство для умножения

Загрузка...

Номер патента: 1156064

Опубликовано: 15.05.1985

Авторы: Дербунович, Шатилло

МПК: G06F 7/52

Метки: умножения

...тактовыми входами устройства, вторые управляющиевходы одноразрядных сумматоров р-йи 2 р-й строк матрицы соединены соответственно с первым и вторым входамисброса устройства, выходы переносаодноразрядных сумматоров 2 р-й строкиматрицы соединены с вторыми информационными входами соответствующих од"норазрядных сумматоров первой строкиматрицы, выходы одноразрядных сумматоров с второго по и -й и 2 р"й строкиматрицы соединеныс третьимивходами одноразрядных сумматоровсоответственно спервого по(д) -й первой строки матрицы. 2В исходном состоянии на входах 8. 1, 8. 2, 9, 1 и 9. 2 установлен сигнал "1". Перед началом работы умно- жителя на вход 9.2 подается отрицательный импульс, который сбрасывает одноразрядные сумматоры 4. 1-4, и в нулевое...

Вычислительное устройство

Загрузка...

Номер патента: 1117635

Опубликовано: 07.10.1984

Автор: Шатилло

МПК: G06F 7/52

Метки: вычислительное

...выходами матричного умножителя,Умножитель более эффективен, применение конвейерной организации обеспечивает полное использование матричной логики 2 .Однако введение ячеек памяти увеличило число логических уровней, через которые должны пройти сигналы,.что снизило. быстродействие умножителя еЦель изобретения - увеличение быстродействия матричного умножителя за.счет сокращения количества логических уровней, через которые проходятсигналы, при условии сохранения конвейерного принципа работы.Поставленная цель достигаетсятем, что вычислительное устройство,содержащее матрицу вычислительныхячеек размерностью а и где а,п - разрядности соответствейно множителя имножимого, каждая вычислительнаяячейка содержит девять элементов И,четыре...

Установка для подачи наполнителя в опоки

Загрузка...

Номер патента: 1072981

Опубликовано: 15.02.1984

Авторы: Беляев, Пепелин, Протасов, Самсонов, Шатилло

МПК: B22C 9/04

Метки: наполнителя, опоки, подачи

...рычагов.На фиг. 1 изображена установка,разрез на фиг. 2 - разрез А-А нафиг. 1.Установка содержит футерованнуюванну 1 для огнеупорного песчаногонаполнителя 2. Ванна снабжена устройством для псевдоожижения наполнителя, которое содержит трубчатый,коллектор Э, размещенный на дне ванны и соединенный с источником подачиприродного газа - вихревыми двухпро-.водными горелками (не показаны ).20 Коллектор обеспечивает создание вванне псевдоожиженного слоя. В ваннувстроено средство транспортировкиопок в виде склиза 4 для перемещения спок 5 с размещенными в них ке;рамическими блоками (формами) спомоцью например, толкателя непоказан). Возможен также другойвариант транспорта, например, в виде подвесного толкающего конвейера.30 В корпусе ванны...

Чугун

Загрузка...

Номер патента: 1067074

Опубликовано: 15.01.1984

Авторы: Абросимов, Валеев, Дегтярева, Макаревич, Сивко, Филиппов, Шатилло, Шерман, Шестаков

МПК: C22C 37/08

Метки: чугун

...приводит при .трении к повышенномуизносу.Наиболее близким по техническойсущносги и достигаемому результатук предлагаемомуявляется чугун 2),содержащий, вес.;Углерод . 2,7-3,5Кремний 0,4-2,0Марганец 0,2-1,0Хром 12,0-20,0Никель 0,6-1,5Медь 0,6-1,5Молибден 0,5-1,0Ванадий 2,0-3,0Титан 0,1-1,7Бор 0,1-0,4Церий 0,03-0,1Железо ОстальноеОднако укаэанный чугун при нагреве существенно снижает твердость 35и не обладает достаточной износостойкостью.Цель изобретения - повышениеизносостойкости при сохранениитвердости. 40Поставленная цель достигаетсятем, что чугун, содержащий углерод,кремний, марганец, хром, никель,молибден, ванадий, медь и железо,дополнительно содержит фосфор и кальций при следующем соотношении компонентов, мас.:Углерод 2,3-3,0...

Устройство для умножения

Загрузка...

Номер патента: 894703

Опубликовано: 30.12.1981

Авторы: Дербунович, Шатилло

МПК: G06F 7/52

Метки: умножения

...процесса в логическом элементе И припереходе из "1" в "0",9 й- максимальное время переходного процесса в сумматоре. при переходе действительного состоянияв инертное,1 Е -ОС - максимальное время переходного процесса в логическом элементе ИЛИ припереходе "1" в "0", и определяется элементной.ба 19зои, в которои выполняетч мся устройство для умножения.Второй этап - рабочий. На входахустройства А, А, А , А, В В 2, ВВ 4 устанавливаются сигналы, соответствующие разрядам двоичных сомножителей А(А 1, А, А, А)и В(В 1, В,В, В 4 ). По установлении этих сигналов на вход г подается сигнал "1",приводящий устройство в рабочее сос"тояние. Сигнал со входа г, черезвремя, определяемое элементом 18 за"держки поступает на входы сумматоров 6-17. Задержка...

Устройство для решения систем алгебраи-ческих уравнений

Загрузка...

Номер патента: 807317

Опубликовано: 23.02.1981

Авторы: Дербунович, Евдокимов, Зубенко, Плющ, Шатилло

МПК: G06F 17/12

Метки: алгебраи-ческих, решения, систем, уравнений

...выражением (1), смладшими разрядами полученной суммы на сумматоре 12 и со значениемкомпоненты свободнйх членов РНа сумматоре 12 производится сум 2мирование частичных произведенийискомого вектора переменных х накоэффициенты и-ой строки матрицыВ с и младшими разрядами полученнойсуммы на сумматоре 124 и со значением компоненты свободных членов РВ искомое состояние на выходахгруппы Д-триггеров 1.5 записан вектор начального приближения х , Приопоступлении на входы 1 и 2 устройства вектора, правой части Р уравнения (1), на выходах первой группы сумматоров 124 и 12 вырабатывается в течение времени переходного процесса в схеме устройства,промежуточное значение вектора х".Группа компараторов 16 производитпоразрядное сравнение...

Комбинационный сумматор

Загрузка...

Номер патента: 800992

Опубликовано: 30.01.1981

Авторы: Дербунович, Шатилло

МПК: G06F 7/50

Метки: комбинационный, сумматор

...у которых входы а 3 равны 00 и 11.5 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 Таблица 2 1 0 0 -- 0 0 0 1 1 0 0 0 0 1 0 1 1 0 0 1 1 1 0 1 1 О 1 0 1 1 0 1 1 0 1 1 0 О 1 1 0 1 0 0 1 1 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 0 0 1 О, 1 1 1 1 0 1 0 0 0 0 50 со входами инверсных значении пер .го и второго операндов и входом прмого значения переноса из предыдущего разряда сумматора, входы четвертого элемента И соединены соответственно со входами прямых значений первого и второго операндов и входоминверсного значения переноса из предыдущего разряда сумматора, входы пятого элемента И соединены соответственно со входами инверсного значения 60 первого, прямого значения второгооперандов и входом прямого значенияпереноса из предыдущего разрядасумматора,...

Устройство для решения системалгебраических уравнений

Загрузка...

Номер патента: 798861

Опубликовано: 23.01.1981

Авторы: Дербунович, Евдокимов, Плющ, Шатилло

МПК: G06F 17/12

Метки: решения, системалгебраических, уравнений

...системы уравнений (1) Г -.Г на входы устройства 1 на выходах группы сумматоров вырабатывается новое значение вектора Х в течение времени Переходных процессов схемы. Компаратор б сравнивает поступающие на первую и вторую группы входов значения кодов и как только произойдет изменение 40 какого-либо входа, компаратор вырабатывает сигнал несоответствия, который поступает на элемент задержки 7. Элемент задержки 7 задерживает выходной сигнал с компаратора б на время, 45 необходимое длятого, чтобы все группы выходов сумматоров установились в устойчивое состояние.По истечении времени задержки на элементе задержки 7 генератор одиноч- о ных импульсов 8 выдает импульс на входы синхронизации группы Д-триггеров 4 и производит запись значения...

Устройство для определения тактильной и болевой чувствительности

Загрузка...

Номер патента: 671805

Опубликовано: 05.07.1979

Автор: Шатилло

МПК: A61B 10/00, A61B 5/05

Метки: болевой, тактильной, чувствительности

...7, находящуюся в патроне-изо.ляторе 5 между его дном и графитовым стержнем, на противоположном конце которого нахо.дится держатель 8 раздражителя 9, выполненно.го в виде иглы.Электрическая цепь образуется последовательным включением элементов: от одного полюсаисточника питания 3 через металлический колпачок 10, проводник 11, скользящий контакт6, которые крепятся к патрону-изолятору 5,через участок графитового стержня 4, междускользяшим контактом 6 и держателем 8, черезметаллический держатель 8, проводник 12, кор.пус 1, переключатель 13, находящийся в верхней части корпуса 1, миллиамперметр 2, про.водник 14, металлическую пружину 15 к другому полюсу источника питания, Для изоляцииот корпуса 1 пружина 15 крепится на изолируюшем...