Патенты с меткой «двухразрядный»
Десятичный двухразрядный сумматор в коде «2 из 5
Номер патента: 259480
Опубликовано: 01.01.1970
Авторы: Андреев, Дроздов, Киселева
МПК: G06F 7/49
Метки: двухразрядный, десятичный, коде, сумматор
...второго слагаемого, старшего разряда первого слагаемого и старшего разряда второго слагаемого, матрицы сложения б, схемы коррекции 7, схемы переноса 8 и 9 младшего и старшего разрядов, шифратор И и схемы 11 выдачи старшего разряда суммы.Сумматор работает следующим образом.Сигналы, соответствующие командам сложить или вычесть, поступают через схему местного управления на управляющие входы преобразователей кодов 2, 3 и б. Преобразователи 2 - б расшифровывают подаваемые на них слагаемые в код 1 из 10 и посылают их на матрицы сложения б, Одновременно указанные преобразователи посылают сообщения в схемы коррекции 7 о четности или нечетности прошедших через них слагаемых. Матрицы сложения б выполняют суммирование или ЗО вычитание...
Двухразрядный комбинационный сумматор
Номер патента: 374600
Опубликовано: 01.01.1973
Авторы: Глухой, Долгов, Плотников
МПК: G06F 7/50
Метки: двухразрядный, комбинационный, сумматор
...сочетание которых определяет реализуемую сумматором функцию. Выходы 22 и 23 используются при построении группового переноса.На вход схемы 1 и 1 с входа 18 подается управляющий сигнал, имитирующий на выходе схемы единицу функции а/Ь. На вход схемы 2 и 2 с входа 19 подается управляющий сигнал, имитирующий на выходе схемы единицу функции а/Ь и единицу переноса в первый разряд, На вход схемы 3 и 3 с входа 20 подается управляющий сигнал имитирующий на выходе схемы 3 и 3 единицу функции а/ Ь.Схема формирования переноса первого разряда схемы 5, б формирует функцию Св зависимости от операндов а, Ь, и отрицания переноса С поступающего из предыдущего разряда.С=(а,/Ь) С /(а/Ь)(а/Ь) ХХ (а/ Ь). 374600рого разряда, При подаче управляющего сигнала на...
Комбинационный двухразрядный сумматор
Номер патента: 627478
Опубликовано: 05.10.1978
МПК: G06F 7/50
Метки: двухразрядный, комбинационный, сумматор
...групп входов элемента И-ИЛИ-НЕ старшего разряда подключены соответственно инверсные значения старших разрядов второго и первого операндов. При поступлении на сумматор кодовслагаемых, соответствующих первой стро-ке таблицы, на выходах сумматора будетсформирован код ОО". При поступлениина сумматор кодов слагаемых, соответствующих второй и пятой строке таблицы,на выходах сумматора будет сформирован 66 78 4На чертеже представлена функциональная схема двухраэрадного комбинационногссумма тора,Младший разряд сумматора выполненна элементе И-ИЛИ-НЕ 1, старший раз.Ряд - на элементе И-ИЛИ-НЕ 2. К входам элементов ИИЗИ-НЕ 1 и 2 подключены шины младшего разряда первого слагаемого 3, младшего разряда второго слагаемого 4, младшего инверсного...
Двухразрядный сумматор в коде”m из
Номер патента: 798828
Опубликовано: 23.01.1981
Автор: Гуменюк
МПК: G06F 7/50
Метки: двухразрядный, коде"m, сумматор
...входов элементов ИЛИ шифраторов2,8 и 9 соответственно;М - количество единицв кодовом слове;Р - основание системы счисления.Выходы элементов ИЛИ являются выходами соответствующих шифраторов2,8 и 9.Матрицы 4 и 7 представляют собойматрицы многовходоных элементов И(фиг,2). Количество входов элементаИ равно 2 М, Входы элементов И матриц4 и 7 соединены с определенными шинами кодов операндов, согласно выбранному алфавиту. Шины кодов операндов соединены с входами матриц 4 и 7.Диагональные шины, объединяющие выходы элементов И, соответствующиходинаковым результатам (учитываяперенос) сложения, соединены с группами матриц 4 и 7.Блоки 5 и б переноса представляютсобой группы из двух элементов ИЛИ,Р входов одних элементов ИЛИ соединены с 1-ми...
Двухразрядный сумматор в коде “м из n
Номер патента: 980092
Опубликовано: 07.12.1982
Автор: Гуменюк
МПК: G06F 7/49
Метки: двухразрядный, коде, сумматор
...сигналов "ПО" и "П"(перенос нуля и перенос единицы) соответственно, Выходы элементов И первой и второй групп соединены с первым и вторым выходами блока, соответственно. Входы, предназначенные дляподачи сигналов "Перенос нуля" и"Перенос единицы", блока соединеныс соответствующими выходами блоканепосредственно. Выходы элементов Ив каждой группе соединены с соответствующими входами блока таким образом,что при этом учитываются возможностициклического переноса в старший раз.ряд из любого другого разряда многоразрядного сумматора и из самого старстаршего разряда, если во всех остальных - суммы равны р. Следует отметить, что к-ый разряд (где к=2) многорязрадного сумматора, построенного7 98009на основе предлагаемого устройства,отличается...
Двухразрядный двоичный умножитель инжекционного типа
Номер патента: 1150626
Опубликовано: 15.04.1985
МПК: G06F 7/52
Метки: двоичный, двухразрядный, инжекционного, типа, умножитель
...коллектором девятого транзистора, второй коллектор которого соединен с вторым коллектором второготранзистора, второй коллектор пятого 5транзистора соединен с базой десятого транзистора, коллектор которого соединен с выходом второгостаршего разряда умножителя, входыстаршего и младшего разрядов первого операнда которого соединенысоответственно с базами первого идевятого транзисторов, а входы старшего и младшего разрядов второгооперанда - с базами второго и . 15третьего транзисторов соответственноэмиттеры всех п-р-и-транзисторовсоединены с шиной нулевого потенциала, первые коллекторы. второго,четвертого, пятого, шестого, седьмого, восьмого и одиннадцатого транзисторов, вторые коллекторы первогои третьего транзисторов и базы де,сятого...
Двухразрядный двоичный умножитель инжекционного типа
Номер патента: 1335984
Опубликовано: 07.09.1987
МПК: G06F 7/52
Метки: двоичный, двухразрядный, инжекционного, типа, умножитель
...будут рагны единице 1 , поэтому с баз пороговых детекторов 7 и 11 будет отбираться ток, равный единице 1 , а так как в базы этих транзисторов инжектируются токи 0,51 то они закроются. Следовательно, на выходных шинах 18 и 19 будем иметь сигнал высокого логического уровня: 5=8,=1, 8=хУ,=О (так как х,=О), а Б =х, х, лу у =0 (так как х =0).Поэтому результат умножения двух частей (10) =2 , и (11), =3, равен (848 8,5)=(0110), -6 .Ес.пи все входные сигналы равны нулю: х,=х =у,=у=1, то пороговые детекторы 8 и 12 и отражатели 5,6,9, 10 тока будут закрыты (их коллекторные токи равны нулю), следовательно с баз пороговых детекторов 7 и 11 ток отбираться не будет. Поэтому транзисторы 7 и 11 откроются: Я=8,=8 =5 =-О.Аналогичным образом можно...
Двухразрядный двоичный умножитель
Номер патента: 1501048
Опубликовано: 15.08.1989
Авторы: Криворучко, Рогозов, Тяжкун, Чернов
МПК: G06F 7/52
Метки: двоичный, двухразрядный, умножитель
...и-р-и-транзистор 8, инверсныевходы разрядов первого х, х ивторого у у операндов и выходыразрядов произведения Б, , Б. 20Умножитель работает следующимобразом.На входы х х и у у подаются инверсные значения разрядовсомножителей. При этом в соответствии с принципами работы схем ИЛ-ло-гики на базе транзистора 5 формируется сигнал, описываемый логическимвыражением ху на базе транзистора6 - сигнал х,у, на базе транзисто- Зора 7 - сигнал х у, х у, на базетранзистора 8 - сигнал ху ху, ., В результате на выходах разрядовпроизведения умножителя. формируют,ся сигналы, описываемые следующимилогическими ныоаженияьи;ху Формула изобретения Двухразрядный двоичный умножите;ь содержащий восемь и-р-и-транэ то он,3но первого и второго...